点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - EDA—电子抢答器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA课程设计(八位数字电子抢答器)
用VHDL语言编写的八位数据抢答器,其中包括抢答前倒计时,用mux分组积分,译码器选择锁存对象,有报警音乐
所属分类:
专业指导
发布日期:2009-06-25
文件大小:2097152
提供者:
steven177170490
基于VHDL语言的8路抢答器控制系统设计
:EDA技术的应用引起了电子产品系统开发的革命性变革。利用先进的EDA 工具,基于硬件描述语言,借助CPLD(复杂的可 编程逻辑器件).可以进行系统级数字逻辑电路的设计。本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设 计数字逻辑电路的过程和方法
所属分类:
嵌入式
发布日期:2009-07-17
文件大小:144384
提供者:
xingxing3477
基于verilog 设计的抢答器
① 用EDA实训仪的I/O设备和PLD芯片实现电子抢答器的设计。 ② 电子抢答器具有1只主持人按钮和8只抢答选手按钮。 ③ 只有在主持人按钮按下后才开始抢答,当最先抢答的选手按钮按下后,其余选手的抢答按钮被封锁(无效)。 ④ 用EDA实训仪上的1只八段数码管显示抢答选手的序号
所属分类:
嵌入式
发布日期:2009-11-15
文件大小:1024
提供者:
jmm18557
EDA课程设计 电子抢答器
EDA课程设计压缩包 QUARTUS环境下运行 电子抢答器的设计
所属分类:
专业指导
发布日期:2010-01-10
文件大小:1033216
提供者:
dinglina777
8人电子抢答器程序EDA
这是用EDA程序编写的8人抢答器,可以用来8位选手进行抢答,并有加分,减分,音乐报警等功能。
所属分类:
专业指导
发布日期:2010-06-19
文件大小:2097152
提供者:
ayutian001
基于FPGA四路抢答器的设计
现场可编程门阵列(简称FPGA)是20世纪80年代中期出现的高密度可编程逻辑器件,采用SRAM开关元件的FPGA是易失性的,每次重新加电, FPGA都要重新装入配置数据。本文针对学生电子技术综合实验的要求,利用EDA技术中的Max + plusⅡ作为开发工具,设计了一款基于FPGA的智力竞赛抢答器。
所属分类:
硬件开发
发布日期:2010-07-11
文件大小:2097152
提供者:
saddam119
EDA四人抢答器Verilog编程
① 用EDA实训仪的I/O设备和PLD芯片实现智能电子抢答器的计。 ② 智能电子抢答器可容纳4组参赛者抢答,每组设一个抢答钮。 ③ 电路具有第一抢答信号的鉴别和锁存功能。在主持人将复位按钮按下后开始抢答,并用EDA实训仪上的八段数码管显示抢答者的序号,同时扬声器发出“嘟嘟”的响声,并维持3秒钟,此时电路自锁,不再接受其他选手的抢答信号。 ④ 设计一个计分电路,每组在开始时设置为100分,抢答后由主持人计分,答对一次加10分,答错一次减10分。 ⑤ 设计一个犯规电路,对提前抢答和超时抢答者鸣喇叭
所属分类:
嵌入式
发布日期:2010-11-18
文件大小:2097152
提供者:
wtm_dxyb
基于EDA的多路抢答器的设计
多路抢答器是一种竞赛中常见的仪器,基于数字电子技术,模拟电子技术,和电路等基础专业课的知识
所属分类:
专业指导
发布日期:2011-03-19
文件大小:303104
提供者:
pp880705
《数字电子技术》四路智力竞赛抢答器
制作抢答器可以用很多的方法,可以用单片机来完成,它的功能强大制作简单,并且外围的元件也很少;也可以用PLC来实现,他的制作也是比较简单;还可以用我们学过的EDA技术来制作;最后也可以用数字电路来实现,它的原理比较简单,集成块的价格也比较便宜且很容易购买,与我们学完的<>联系紧密,能将我们所学知识用于实际,对巩固所学知识有重要意义,用了一些成型电路,如NE555标准秒脉冲电路等,使总体方案易于实现
所属分类:
专业指导
发布日期:2011-05-29
文件大小:830464
提供者:
gonglerr
电子抢答器设计EDA VHDL语言
完整的电子抢答器设计 包含计分 计时 抢答 选择四部分
所属分类:
硬件开发
发布日期:2011-12-05
文件大小:70656
提供者:
xiao_fangzi
基于EDA的电子抢答器的设计
目录 1 引言 1.1 设计背景 2 1.2 设计目标 2 1.3 实施计划 2 1.4 必备条件 2 2 电子抢答器的功能 2 3 电子抢答器的结构原理 3.1 电子抢答器的整体结构 3 3.2 鉴别与锁存模块设计 3 3.3 电子抢答器定时与犯规模块设计 5 3.4 计分模块的设计 7 4 电子抢答器的硬件验证 8 5 总结与致谢 8 参考文献 10
所属分类:
嵌入式
发布日期:2011-12-15
文件大小:518144
提供者:
xj_8912
抢答器设计-FPGA
次设计在EDA开发平台QUARTUSⅡ6.0上利用VHDL语言设计六人抢答器电路。电路中设有六个抢答键,可供六人同时抢答;我们利用一个二十进制计数器,将其输入频率设定为一赫兹,成功实现了二十秒倒计时的功能;我们利用VHDL语言中的IF和CASE语句结合空操作语句NULL实现开始抢答与超前抢答的区别;各个模块配以一时钟频率由蜂鸣器输出可实现抢答成功、超前抢答犯规、超时抢答等各种情况的报警效果;本设计采用的是杭州康芯电子有限公司生产的GW48系列/SOPC/EDA实验开发系统,FPGA目标芯片型号
所属分类:
其它
发布日期:2012-01-12
文件大小:389120
提供者:
jh5254622
EDA课程设计
基于EDA技术的八路电子抢答器,通过编写代码及硬件仿真,成功完成了电子抢答功能
所属分类:
硬件开发
发布日期:2012-05-18
文件大小:1048576
提供者:
chaoyuee0
EDA电子抢答器课程设计
是一篇应用EDA的课程设计,电子抢答器。
所属分类:
专业指导
发布日期:2012-08-04
文件大小:718848
提供者:
baimaode
八位抢答器
基于quartus的EDA八路抢答器电子设计,电路图齐全
所属分类:
嵌入式
发布日期:2014-06-03
文件大小:1048576
提供者:
xuanhuige
八路抢答器
quartus的EDA八路抢答器电子设计
所属分类:
硬件开发
发布日期:2014-06-17
文件大小:1048576
提供者:
aichensuhua
基于VHDL语言的8路抢答器控制系统设计
EDA技术的应用引起了电子产品系统开发的革命性变革。利用先进的EDA工具,基于硬件描述语言,借助CPLD(复杂的可编程逻辑器件),可以进行系统级数字逻辑电路的设计。本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设计数字逻辑电路的过程和方法。
所属分类:
嵌入式
发布日期:2008-12-27
文件大小:28672
提供者:
wjh20064713
基VHDL的数字抢答器
可以容纳四组参赛队进行比赛的电子抢答器:具有第一抢答信号的鉴别和锁存功能;具有计时功能,规定时间内未答完提眯,扬声器报警;具有记分功能,在设置的初时分值上加减得分;具有犯规设置电路,犯规鸣喇叭示警并显示犯规组别。
所属分类:
专业指导
发布日期:2009-04-26
文件大小:6144
提供者:
sissyco_cn1
EDA/PLD中的电子抢答器的EDA设计与实现
0 引言 数字抢答器控制系统在现今许多工厂、学校和电视台等单位所举办的各种知识竞赛中起着不可替代的作用。基于EDA技术设计的电子抢答器,以其价格便宜、安全可靠、使用方便而受到了人们的普遍欢迎。本文以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言VHDL为主要表达方式,以OuartusⅡ开发软件和GW48EDA开发系统为设计工具设计的电子抢答器,具有抢答鉴别与锁存功能以及60秒答题限时功能、对抢答犯规的小组进行警告和对各抢答小组进行相应的成绩加减操作等功能。 1 电子抢答器的
所属分类:
其它
发布日期:2020-11-04
文件大小:475136
提供者:
weixin_38691319
电子抢答器的EDA设计与实现
0 引言 数字抢答器控制系统在现今许多工厂、学校和电视台等单位所举办的各种知识竞赛中起着不可替代的作用。基于EDA技术设计的电子抢答器,以其价格便宜、安全可靠、使用方便而受到了人们的普遍欢迎。本文以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言VHDL为主要表达方式,以OuartusⅡ开发软件和GW48EDA开发系统为设计工具设计的电子抢答器,具有抢答鉴别与锁存功能以及60秒答题功能、对抢答犯规的小组进行警告和对各抢答小组进行相应的成绩加减操作等功能。 1 电子抢答器的功能
所属分类:
其它
发布日期:2021-01-19
文件大小:722944
提供者:
weixin_38522529
«
1
2
»