您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于FPGA的帧同步系统设计方案

  2. 摘要:本文介绍了集中式插入法帧同步系统的原理,分析了帧同步系统的工作流程。采用模块化的设计思想,利用VHDL设计了同步参数可灵活配置的帧同步系统,阐述了关键部件的设计方法,提出了一种基于FPGA的帧同步系统设计方案。   在Xilinx的FPGA器件XC3S200-4FT200上对方案中设计的帧同步系统进行了实现,利用Modelsim 6.0软件进行了仿真测试。仿真结果表明,本方案设计的同步系统工作稳定,满足性能要求。   0 引言   在数字通信系统中,发送端一般以一定数目的码元组成一个
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:269312
    • 提供者:weixin_38502814
  1. EDA/PLD中的FPGA复位的可靠性设计方案

  2. 对FPGA设计中常用的复位设计方法进行了分类、分析和比较。针对FPGA在复位过程中存在不可靠复位的现象,提出了提高复位设计可靠性的4种方法,包括清除复位信号上的毛刺、异步复位同步释放、采用专用全局异步复位/置位资源和采用内部复位。上述方法可有效提高FPGA复位的可靠性。   对FPGA芯片而言,在给芯片加电工作前,芯片内部各个节点电位的变化情况均不确定、不可控,而这种不确定且不可控的情况会使芯片在上电后的工作状态出现错误。因此,在FPGA的设计中,为保证系统能可靠进进入工作状态,以及避免对FP
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:119808
    • 提供者:weixin_38651450
  1. EDA/PLD中的基于FPGA的多按键状态识别系统设计方案

  2. 1 引言   按键作为普通的输入外设,在仪器仪表工业设备和家用电器中得到广泛应用。目前,按键输入电路Ⅲ主要有2种:一种是非扫描方式可以判断多键状态(允许多键同时动作),但是不适用于大量按键情况,所需I/0端口多;另一种是扫描阵列方式,适用于大量按键,但不能多键同时动作。因此,需要开发一种既适合大量按键又适合多键同时动作,并能节省单片机(MCU)的口线资源的多按键状态识别系统。这里提出一种利用FPGA的I/0端口数多和可编程的特点,采用VHDL语言的多按键状态识别系统,实现识别60个按键自由操作
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:266240
    • 提供者:weixin_38693084
  1. EDA/PLD中的基于EDA技术的FPGA设计计算机应用

  2. 对传统电子系统设计方法与现代电子系统设计方法进行了比较,引出了基于EDA技术的现场可编程门阵列(FPGA)电路,提出现场可编程门阵列(FPGA) 是近年来迅速发展的大规模可编程专用集成电路(ASIC),在数字系统设计和控制电路中越来越受到重视。介绍了这种电路的基本结构、性能特点、应用领域及使用中的注意事项。对基于EDA技术的FPGA进行了展望。指出EDA技术将是未来电子产品设计技术发展的主要方向。   集成电路技术和计算机技术的蓬勃发展,让电子产品设计有了更好的应用市场,实现方法也有了更多的选
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:101376
    • 提供者:weixin_38734492
  1. EDA/PLD中的基于FPGA高速实时数据传输系统设计方案

  2. 摘要:DVI接口标准作为新一代的数字显示技术通讯标准,以全数字化的数据码流在传输信道上传输,本文针对DVI接口标准提出了一种基于FPGA的高速实时的数据传输方案。方案中重点解决了大流量实时数据的接收和存储问题,保证数据的实时性、完整性和准确性,并设计了数据格式转换,以满足发送芯片接口数据格式要求。文章介绍了方案中几个重要组成模块的设计思路和设计方法,最后给出了整个系统的实际测试结果和所测得波形。   引言   信息时代的日新月异,催促着各种各样的数据信息快马加鞭,人们在要求信息传输得越来越快
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:260096
    • 提供者:weixin_38685694
  1. EDA/PLD中的基于FPGA的微应变数据采集系统的设计

  2. 摘要:提出了一种利用ARM和FPGA架构实现对多通道微应变信号进行数据采集的系统设计方案。通过FPGA输出模拟量调节和内部数字量调节的方法,实现了对微应变传感器的零点校准。可以通过ARM修改FPGA中的各项采样参数,如采样率,采样通道数,起始通道等。详细介绍了FPGA内部的各功能模块。应用结果表明,系统运行稳定可靠,采集精度高,具有一定的实用性。   1 引言   数据采集系统是计算机测控系统中不可或缺的组成部分,是影响测控系统的精度等性能 指标的关键因素之一。随着新的器件不断推出,新的技术
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:218112
    • 提供者:weixin_38714370
  1. EDA/PLD中的FPGA设计开发中应用仿真技术解决故障的方法

  2. 本文针对FPGA实际开发过程中,出现故障后定位困难、反复修改代码编译时间过长、上板后故障解决无法确认的问题,提出了一种采用仿真的方法来定位、解决故障并验证故障解决方案。可以大大的节约开发时间,提高开发效率。   FPGA近年来在越来越多的领域中应用,很多大通信系统(如通信基站等)都用其做核心数据的处理。但是过长的编译时间,在研发过程中使得解决故障的环节非常令人头痛。本文介绍的就是一种用仿真方法解决故障从而减少研发过程中的编译次数,最终达到准确定位故障、缩短解决故障时间的目的。文例所用到的软件开
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:182272
    • 提供者:weixin_38694566
  1. EDA/PLD中的FPGA设计中仿真技术解决故障的方法

  2. 摘要:本文针对FPGA实际开发过程中,出现故障后定位困难、反复修改代码编译时间过长、上板后故障解决无法确认的问题,提出了一种采用仿真的方法来定位、解决故障并验证故障解决方案。可以大大的节约开发时间,提高开发效率。   FPGA近年来在越来越多的领域中应用,很多大通信系统(如通信基站等)都用其做核心数据的处理。但是过长的编译时间,在研发过程中使得解决故障的环节非常令人头痛。本文介绍的就是一种用仿真方法解决故障从而减少研发过程中的编译次数,最终达到准确定位故障、缩短解决故障时间的目的。文例所用到
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:185344
    • 提供者:weixin_38722944
  1. EDA/PLD中的算法实现系统设计方案

  2. 由前面所述可知,Sobel的滤波函数为   H=(Q0+2Q3+Q6)-(Q2+2Q5+Q8);V=(Q0+2Q1+Q2)—(Q6+2Q7+Q8)   DR=(Q1+2Q0+Q3)-(Q5+2QS+Q7);DL=(Q1+2Q2+Q5)—(Q3+2Q6+Q7)   Magnitude=Max(H,V, DR,DL)   为了减少设计的复杂度,上面式子中的乘法运算可以改写成加法运算:   H=(Q0+Q3+Q3+Q6)-(Q2+Q5十Q5+Q8);V=(Q0+Q1+Q1+Q2)_(Q6+Q
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:43008
    • 提供者:weixin_38517105
  1. EDA/PLD中的算法系统设计方案

  2. 图像处理经常用于在连续图像中跟踪移动物体。它从传感器接收图像的连续流,根据输入图像的数据选择跟踪物体。初始图像不断被加强,然后进行分割,以定位物体或找出感兴趣的区域。定位物体或区域后,检查出可以最终划分物体的特征。所有确认物体在后续图像中被跟踪,以确定它的速度和运动方向。在图像处理中,一幅图像被分割之前,图像中的物体必须被检测并根据形状和边界特征进行粗略的划分。边界指的是图像中明显的局部变化,它是图像分析的重要特征。边缘检测通常是从图像中恢复信息的第一步。在过去的20年虽产生了许多边缘检测器,如
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:87040
    • 提供者:weixin_38717843
  1. EDA/PLD中的EDA中的多路彩类控制器的系统设计方案

  2. 根据系统设计要求可知,整个系统共有三个输入信号:控制彩灯节奏快慢的基准时钟信号CLK_IN,系统清零信号CLR,彩灯节奏快慢选择开关CHOSE_KEY;共有16个输出信号LED[150],分别用于控制十六路彩灯。   据此,我们可将整个彩灯控制器CDKZQ分为两大部分:时序控制电路SXKZ和显示控制电路XSKZ,整个系统的组成原理图如图所示。   如图 彩灯控制器组成原理图   系统的工作原理如下:时序控制电路SXKZ根据输入信号CLK_IN,CLR,CHOSE_KEY产生符合一定要求
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:60416
    • 提供者:weixin_38688745
  1. EDA/PLD中的EDA中的智力抢答系统设计方案

  2. 根据系统设计要求可知,系统的输入信号有:各组的抢答按钮A、B、c、D,系统清零信号CLR,系统时钟信号CLK,计分复位端RST,加分按钮 端ADD,计时预置控制端LDN,计时使能端EN,计时预置数据调整按钮TA、TB;系统的输出信号有:四个组抢答成功与否的指示灯控制信号输出 口LEDA、LEDB、LEDC、LEDD,四个组抢答时的计时数码显示控制信号若干,抢答成功组别显示的控制信号若干,各组计分动态显示的控制信号 若干。本系统应具有的功能有:第一抢答信号的鉴别和锁存功能;抢答计时功能;各组得分的
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:118784
    • 提供者:weixin_38696590
  1. EDA/PLD中的EDA中的系统设计方案

  2. 作为通用电子密码锁,主要由三个部分组成:数字密码输入电路、密码锁控制电路和密码锁显示电路。   作为电子密码锁的输入电路,可供选择的方案有数字机械式键盘和触摸式数字键盘等多种。虽然机械式键盘存在一些诸如机械产生的弹跳消除问题和机械部分的接触等问题,但是和触摸式的3×4键盘相比,机械式键盘具有低成本、可靠性高、构成电路简单、技术成熟和应用广泛等特点,因此将其应用到通用数字电子密码锁中还是比较适宜的。本设计中采用一个3×4的通用数字机械键盘作为该设计的输入设备δ   数字电子密码锁的显示信息电路
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:143360
    • 提供者:weixin_38571878
  1. EDA/PLD中的系统设计总体方案

  2. 根据系统的设计要求,本系统可分为两大部分:电压控制La振荡源电路和压控La振荡源的测控和显示电路。其中电压控制LC振荡源电路部分综合考虑各方面的因素,本系统拟用变容二极管构成频率可调的LC振荡器,而变容二极管的电压则由锁相环频率合成器MC145152进行控制。压控La振荡源的测控和显示电路部分考虑到单片机具有很好的人机接口和运算控制功能,而FPGA/CPLD具有集成度高,I/O资源丰富,稳定可靠,可现场在线编程等优点9本系统拟用FPGA/CPLD和单片机相结合,构成整个系统的测控主体,其中FPG
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:34816
    • 提供者:weixin_38560275
  1. EDA/PLD中的EDA中的交通控制器的系统设计方案

  2. 交通控制器拟由单片的CPLD/FPGA来实现,经分析设计要求,拟定整个系统由9个单元电路组成,如图所示。   如图 交通控制器的内部逻辑结构原理图   图中9个单元电路分别为交通灯控制器JTDKZ:根据主、支干道传感器信号SM、SB以及来自时基发生电路的时钟信号CLK,发出主、支干道指示灯的控制信号,同时向各定时单元、显示控制单元发出使能控制信号EN45、EN25、EN05M、EN05B;45 s、5 s、25 s定时单元CNT45S、CNT05S、CNT25S:根据SM、SB、CLK及
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:95232
    • 提供者:weixin_38614636
  1. EDA/PLD中的EDA中的电梯控制器的系统设计方案

  2. 根据系统设计要求,并考虑到系统的可验证性,整个系统的输入输出接口设计如图1所示:系统工作用2 Hz基准时钟信号CLKIN,楼层上升请求键UPIN,楼层下降请求键DOWNIN,楼层选择键入键ST_CH,提前关门输入键CLOSE,延迟关门输入键DELAY,电梯运行的开关键RUN_STOP,电梯运行或停止指示键LAMP,电梯运行或等待时间指示键RUN_WAIT,电梯所在楼层指示数码管ST_OUT,楼层选择指示数码管DIRECT。   如图1 电梯控制器DTKZQ的输入输出接口图   电梯的控制
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:146432
    • 提供者:weixin_38601499
  1. EDA中的电梯控制器的系统设计方案

  2. 根据系统设计要求,并考虑到系统的可验证性,整个系统的输入输出接口设计如图1所示:系统工作用2 Hz基准时钟信号CLKIN,楼层上升请求键UPIN,楼层下降请求键DOWNIN,楼层选择键入键ST_CH,提前关门输入键CLOSE,延迟关门输入键DELAY,电梯运行的开关键RUN_STOP,电梯运行或停止指示键LAMP,电梯运行或等待时间指示键RUN_WAIT,电梯所在楼层指示数码管ST_OUT,楼层选择指示数码管DIRECT。   如图1 电梯控制器DTKZQ的输入输出接口图   电梯的控制
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:175104
    • 提供者:weixin_38610573
  1. EDA中的交通控制器的系统设计方案

  2. 交通控制器拟由单片的CPLD/FPGA来实现,经分析设计要求,拟定整个系统由9个单元电路组成,如图所示。   如图 交通控制器的内部逻辑结构原理图   图中9个单元电路分别为交通灯控制器JTDKZ:根据主、支干道传感器信号SM、SB以及来自时基发生电路的时钟信号CLK,发出主、支干道指示灯的控制信号,同时向各定时单元、显示控制单元发出使能控制信号EN45、EN25、EN05M、EN05B;45 s、5 s、25 s定时单元CNT45S、CNT05S、CNT25S:根据SM、SB、CLK及
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:120832
    • 提供者:weixin_38646659
  1. EDA中的系统设计方案

  2. 作为通用电子密码锁,主要由三个部分组成:数字密码输入电路、密码锁控制电路和密码锁显示电路。   作为电子密码锁的输入电路,可供选择的方案有数字机械式键盘和触摸式数字键盘等多种。虽然机械式键盘存在一些诸如机械产生的弹跳消除问题和机械部分的接触等问题,但是和触摸式的3×4键盘相比,机械式键盘具有低成本、可靠性高、构成电路简单、技术成熟和应用广泛等特点,因此将其应用到通用数字电子密码锁中还是比较适宜的。本设计中采用一个3×4的通用数字机械键盘作为该设计的输入设备δ   数字电子密码锁的显示信息电路
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:158720
    • 提供者:weixin_38701952
  1. EDA中的多路彩类控制器的系统设计方案

  2. 根据系统设计要求可知,整个系统共有三个输入信号:控制彩灯节奏快慢的基准时钟信号CLK_IN,系统清零信号CLR,彩灯节奏快慢选择开关CHOSE_KEY;共有16个输出信号LED[150],分别用于控制十六路彩灯。   据此,我们可将整个彩灯控制器CDKZQ分为两大部分:时序控制电路SXKZ和显示控制电路XSKZ,整个系统的组成原理图如图所示。   如图 彩灯控制器组成原理图   系统的工作原理如下:时序控制电路SXKZ根据输入信号CLK_IN,CLR,CHOSE_KEY产生符合一定要求
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:71680
    • 提供者:weixin_38586200
« 12 3 4 5 6 7 8 9 10 ... 16 »