您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的数字秒表设计

  2. 本科生毕业论文(设计)开题报告书 题 目: 基于FPGA的数字秒表设计 学生姓名: *********** 学 号: ********** 专业班级: 自动化******班 指导老师: ************ 2010年 3 月 20 日 论文(设计)题目 ISP技术及其应用研究 课题目的、意义及相关研究动态: 课题设计的主要目的:运用所学的数字电子技术的基本知识和数字电子电路的设计方法,将数字电子技术的基础知识与EDA技术有机地联系起来,EDA电子仿真软件的仿真功能强大,具有完备的文件库,
  3. 所属分类:嵌入式

    • 发布日期:2010-06-16
    • 文件大小:747520
    • 提供者:sanpao2010
  1. 基础电子中的EDA中的综合计时系统的系统扩展思路介绍

  2. (1)对于系统的各种控制时钟信号,可通过分频电路对一个给定的合适频率信号进行分频来产生。   (2)设计系统工作的外围电路:系统用方波信号源、直流工作电源、彩灯控制的驱动电路。   (3)若为毕业设计,除要求设计调试程序、外围电路外,还可要求设计制作整个系统,包括PCB的制作。    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:22528
    • 提供者:weixin_38624975
  1. EDA/PLD中的EDA中的综合计时电路的设计

  2. 根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电路、计年电路等7个子模块,这7个子模块必须都具有预置、计数和进位功能,设计思想如下:   (1)计秒电路:以直接输入或由分频器产生的秒脉冲作为计秒电路的计数时钟信号,待计数至60瞬间,进位,计分电路加1,而计秒电路则清零并重新计秒。   (2)计分电路、计时电路:其设计思想与计秒电路类似。   (3)计星期电路:将计时电路产生的进位脉冲信号作为计星期电路的计数时钟信号,待计数至7瞬间,计星期电路
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:133120
    • 提供者:weixin_38750999
  1. EDA中的综合计时电路的系统设计要求

  2. 设计一个综合性的计时系统,要求能实现年、月、日、时、分、秒及星期的计数等综合计时功能,同时将计时结果通过15个七段数码管显示,并且可通过两个设置键,对计时系统的有关参数进行调整。具体系统功能面板如图所示。   如图 系统功能面板    :
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:54272
    • 提供者:weixin_38669881
  1. EDA中的综合计时电路的设计

  2. 根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电路、计年电路等7个子模块,这7个子模块必须都具有预置、计数和进位功能,设计思想如下:   (1)计秒电路:以直接输入或由分频器产生的秒脉冲作为计秒电路的计数时钟信号,待计数至60瞬间,进位,计分电路加1,而计秒电路则清零并重新计秒。   (2)计分电路、计时电路:其设计思想与计秒电路类似。   (3)计星期电路:将计时电路产生的进位脉冲信号作为计星期电路的计数时钟信号,待计数至7瞬间,计星期电路
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:154624
    • 提供者:weixin_38545517