您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于EDA技术设计4位十进制数字频率计的系统方案

  2. 基于EDA技术设计4位十进制数字频率计的系统方案基于EDA技术设计4位十进制数字频率计的系统方案
  3. 所属分类:专业指导

    • 发布日期:2009-10-08
    • 文件大小:144384
    • 提供者:yuhai9269
  1. 基于EDA技术的数字频率计设计

  2. 本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高,灵活性强等特点。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-31
    • 文件大小:1048576
    • 提供者:pqopqo
  1. EDA课程设计-数字频率计设计

  2. 数字频率计(eda quartus II实现)
  3. 所属分类:专业指导

    • 发布日期:2010-01-09
    • 文件大小:68608
    • 提供者:chenjf_123
  1. EDA课程设计数字频率计设计

  2. 整套的EDA课程设计数字频率计设计,物有所值
  3. 所属分类:专业指导

    • 发布日期:2010-01-11
    • 文件大小:260096
    • 提供者:w2h0c
  1. 基于FPGA的数字频率计设计

  2. 数字频率计的设计,本文主要讲述了如何实现数字频率计采用EDA技术用VHDL编程实现,包括源代码和实验结果截图,很详细
  3. 所属分类:硬件开发

  1. 基于555定时器电路的多功能数字频率计的设计 数字频率计分频电路的设计 基于EDA技术设计数字频率计

  2. 基于555定时器电路的多功能数字频率计的设计 该资源可用于数字电路设计的参考
  3. 所属分类:专业指导

    • 发布日期:2010-05-05
    • 文件大小:291840
    • 提供者:jinyw8326278
  1. 基于FPGA的数字频率计设计

  2. 以EDA 工具为开发平台, 运用VHDL 语言, 设计一个数字频率计。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-12
    • 文件大小:177152
    • 提供者:wf2mj
  1. eda数字频率计课程设计

  2. 用cpld或fpga的数字频率计设计,能实现检察数字波形的频率
  3. 所属分类:硬件开发

    • 发布日期:2010-05-28
    • 文件大小:1048576
    • 提供者:andywuzhong
  1. 基于VHDL的数字频率计的设计

  2. 基于VHDL的数字频率计的设计 论文 VHDL 数字频率计 EDA MAX+PLUSⅡ
  3. 所属分类:专业指导

    • 发布日期:2010-06-09
    • 文件大小:273408
    • 提供者:jerryfzwyj
  1. 基于VHDL的数字频率计的设计

  2. 本设计采用EDA技术,利用测频法的原理和VHDL语言,采用自顶向下的设计方法,实现了1Hz~10kHz测量范围的四位十进制的数字频率计,并在MAX+PLUSⅡ软件平台下对设计项目进行的了编译和时序仿真。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-22
    • 文件大小:218112
    • 提供者:cy601987107
  1. EDA数字频率计综合设计

  2. 基于Quartus II 6.1 (32-Bit)设计VHDL语言数字频率计综合设计(结合数码管显示)
  3. 所属分类:专业指导

    • 发布日期:2011-07-21
    • 文件大小:16384
    • 提供者:xiaotiantxt
  1. EDA课程设计--数字频率计

  2. EDA课程设计--数字频率计的源代码和设计过程
  3. 所属分类:专业指导

    • 发布日期:2011-12-22
    • 文件大小:177152
    • 提供者:gaoyuanlirong
  1. EDA在数字频率计中计数模块里的应用

  2. EDA在数字频率计中 计数模块里的应用
  3. 所属分类:嵌入式

    • 发布日期:2012-04-04
    • 文件大小:167936
    • 提供者:b07030507
  1. 数字频率计(EDA课程设计)

  2. 数字频率计 EDA课程设计用的 和开发箱结合用的
  3. 所属分类:嵌入式

    • 发布日期:2012-04-14
    • 文件大小:161792
    • 提供者:gbs100245
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1048576
    • 提供者:liupingtoday
  1. 用VHDL语言实现数字频率计系统

  2. 用VHDL语言实现数字频率计系统,FPGA,EDA
  3. 所属分类:嵌入式

    • 发布日期:2012-11-22
    • 文件大小:1048576
    • 提供者:lsw59
  1. 基于VHDL语言的数字频率计的设计与仿真

  2. EDA技术中期作业,自己做的,基于VHDL语言的数字频率计的设计与仿真报告,报告内有源代码及仿真截图,经仿真完全实现了功能。供大家学习及参考。
  3. 所属分类:其它

    • 发布日期:2012-12-01
    • 文件大小:549888
    • 提供者:fanfandaren
  1. 六位十进制数字频率计

  2. 数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。随着现场可编程门阵列FPGA的广泛应用,以EDA工具作为开发手段,运用VHDL等硬件描述语言语言,将使整个系统大大简化,提高了系统的整体性能和可靠性。
  3. 所属分类:专业指导

    • 发布日期:2015-06-16
    • 文件大小:6291456
    • 提供者:sinat_16882197
  1. 基于VHDL的数字频率计的设计

  2. 不是本人的,是期刊摘录 使用V HDL 语言来设计数字频率计, 给出了原理图和仿真图形, 所设计的电路通过硬件仿真, 下 载到目标器件上运行, 能够满足测量频率的要求, 具有理论与实践意义, 实现了电子电路自动化( EDA) 的过程。 不是本人的,是期刊摘录
  3. 所属分类:嵌入式

    • 发布日期:2008-11-08
    • 文件大小:1048576
    • 提供者:tianrenyinxue
  1. CAD 数字频率计设计

  2. 内容包括数字频率计的仿真电路以及仿真结果,还有一份完整的仿真报告~数字频率计作为一种电子产品,早已经广泛地应用于我们学习和试验的各种场合。本例通过电子线路计算机辅助设计软件CAD,用数字电路设计了一套简易的数字频率计电路,对锻炼数字电路的设计能力和CAD软件的使用都有很大的帮助。
  3. 所属分类:嵌入式

    • 发布日期:2008-12-21
    • 文件大小:2097152
    • 提供者:ganzhe1989
« 12 3 4 5 6 »