您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 《EDA技术》课程设计 多功能电子钟的设计

  2. 1.本课程设计的目的 (1) 掌握EDA技术及CPLD/FPGA的开发流程 (2) 掌握自顶向下的设计思想,, (3) 掌握实用电子钟的设计原理 (4) 掌握系统设计的分析方法 (5) 提高学生的科技论文写作能力。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-16
    • 文件大小:391168
    • 提供者:smw880127
  1. 课程设计:六十进制计数器的设计

  2. 课程设计:六十进制计数器的设计 实验目的 1.进一步掌握VHDL语言中元件例化语句的使用 2.通过本实验,巩固利用VHDL语言进行EDA设计的流程
  3. 所属分类:专业指导

    • 发布日期:2009-12-20
    • 文件大小:88064
    • 提供者:lhl8787
  1. IC设计流程中所用EDA工具和工作环境的详细使用说明

  2. 详细介绍了IC设计流程中用到的unix 工作环境,tcl脚本语言,和相关EDA工具的原理和使用方法。
  3. 所属分类:专业指导

    • 发布日期:2011-02-04
    • 文件大小:4194304
    • 提供者:mapledove
  1. EDA的设计流程---第二讲

  2. EDA的设计流程---第二讲,EDA的设计流程
  3. 所属分类:软件测试

    • 发布日期:2011-04-01
    • 文件大小:821248
    • 提供者:huangyx223
  1. EDA的设计流程--第三讲

  2. EDA的设计流程,EDA的设计流程全面掌握
  3. 所属分类:软件测试

    • 发布日期:2011-04-01
    • 文件大小:323584
    • 提供者:huangyx223
  1. EDA的设计流程--第六讲verilog HDL设计流程

  2. EDA的设计流程--第六讲verilog HDL设计流程
  3. 所属分类:软件测试

    • 发布日期:2011-04-01
    • 文件大小:231424
    • 提供者:huangyx223
  1. EDA—EDA技术实用教程

  2. EDA技术实用教程,详细介绍了EDA的设计流程,VHDL语言设计
  3. 所属分类:专业指导

    • 发布日期:2013-09-03
    • 文件大小:8388608
    • 提供者:bdyooo
  1. EDA课程设计.pdf

  2. 正弦信号发生器一、设计原理和方法 正弦信号发生器的结构由3部分组成,如图2-1所示。6位计数器或地址发生器、数据ROM和D/A0832。性能良好的正弦信号发生器的设计要求此3部分具有高速性能,且数据ROM在高速条件下,占用最少的逻辑资源,设计流程最便捷,波形数据获得最方便。顶层文件SINGT.VHD在FPGA中实现,包含2个部分:ROM的地址信号发生器和存储正弦数据的ROM。ROM由LPM_ROM模块构成,设计简便并且可以达到最优。地址发生器的时钟CLK的输入频率f。与每周期的波形数据点数(在
  3. 所属分类:嵌入式

    • 发布日期:2020-01-02
    • 文件大小:617472
    • 提供者:weixin_42031716
  1. 通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:252928
    • 提供者:weixin_38727062
  1. 基于NIOS II的频谱分析仪的设计与研制

  2. 本设计完全利用FPGA实现FFT,在FPGA上实现整个系统构建。其中CPU选用Altera公司的Nios II软核处理器进行开发, 硬件平台关键模块使用Altera公司的EDA软件QuartusIIV8.0完成设计。整个系统利用Nios II软核处理器通过Avalon总线进行系统的控制。全文重点阐述了整个系统的设计流程,同时对于方案中的设计思路和重要部分给予说明。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:162816
    • 提供者:weixin_38594687
  1. 解析FPGA设计流程及其布线资源

  2. 电路设计与输入是指通过某些规范的描述方式,将工程师电路构思输入给EDA工具。常用的设计方法有硬件描述语言(HDL)和原理图设计输入方法等。原理图设计输入法在早期应用得比较广泛,它根据设计要求,选用器件、绘制原理图、完成输入过程。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:84992
    • 提供者:weixin_38516706
  1. EDA/PLD中的通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。     1)使用synplify pro对硬件描述语言编译并生成netlist     综合前要注意对器件的选择,方法是在project->implementation option中对要下载的器件和网表的生成情况进行选择。综合后的网表有两种: RTL级网表和门级网表(gate netlist),通过对网表的分析可以对设计的实现方式有初步的
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:108544
    • 提供者:weixin_38571453
  1. 基于ADS的平行耦合带通滤波器的设计

  2. 文中介绍了设计平行耦合带通滤波器的方法和流程,以相对带宽为9%的平行耦合滤波器为例阐述了具体设计过程,并对滤波器设计工程中原理图与版图仿真结果的差异进行分析对比,给出具体的调试解决方案。借助于射频借助于射频微波EDA工具ADS2008进行优化仿真,高效地完成了带通滤波器的设计,达到了设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:230400
    • 提供者:weixin_38501045
  1. 嵌入式系统/ARM技术中的基于EDA 的嵌入式系统软硬件划分方法

  2. 摘要:针对嵌入式系统软硬件协同设计中的软硬件划分问题,提出了一种基于分布估计算法的解决方案,通过将算法映射到一般结构Gauss 网络上,提高了算法的稳定性和搜索效率。结果表明,该算法有效地解决了软硬件划分问题。   1 引言   嵌入式系统是由一个或若干个微处理器、ASICs、存储器和总线构成的,在一定时间内响应输人的系统。传统的嵌入式系统的设计方法将硬件和软件划分为两个独立的部分,由硬件工程师和软件工程师按照拟定的设计流程分别完成。这种设计方法只能改善硬件和软件各自的性能,而在有限的设计空
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:252928
    • 提供者:weixin_38695159
  1. EDA/PLD中的Xilinx Foundation F3.1的结构及设计流程

  2. 摘要:介绍了Xilinx Foundation F3.1可编程器件开发工具软件的组成和功能,同时介绍了该软件工具中设计入口工具和设计实现工具的主要功能和使用特点。给出了一个用Xilinx Foundation F3.1 开发设计FPGA器件的流程图。 关键词:软件;工具;编程;开发设计Xilinx Foundation F3.1是Xilinx公司主要的可编程器件开发工具,它可用来开发Xilinx公司的Spar-tan Virtex XC3000 XC4000 XC5200 系列的F
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:69632
    • 提供者:weixin_38689551
  1. 显示/光电技术中的Mentor揭开Calibre LFD面纱,把工艺变动数据带入设计流程

  2. Mentor Graphics日前宣布推出Calibre LFD(光刻工艺友好的设计)产品,标志着对IC设计创作流程的一次重大的重新思考,以及对可制造设计(DFM)解决方案的扩展。Calibre LFD是第一个通过生产验证可以解决如何在设计的早期阶段处理工艺变动这一急迫问题的电子设计自动化工具(EDA)。这个公告是在本周在欧洲召开的“设计,自动化,测试”会议(DATE)上宣布的。 Calibre LFD使设计师能够在创造更稳健,对光刻工艺窗口更少敏感的设计上做出权衡决策。这对90纳米的技术节点
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:67584
    • 提供者:weixin_38746442
  1. ASIC 设计流程 (ADF)

  2. + ADF 产品 + 电脑辅助测试 (CAT) 系统 ADF 提供了完整且容易使用的 SoC 深亚微米设计环境,以及与客户合作中使用的 CMOS18 与 CMOS12 工具组,而且还拥有技术与客户工程团队 (TCEG) 的支持。它能够使用领先业界的外部与特有 EDA 工具组合来进行 SoC 开发,完美集成器件库、存储器、IP 与工具组以有效率地实现复杂的设计。在支持多重仿真的确认 (sign-off) 环境之外,标准延迟格式 (SDF, Standard Delay Format)
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:58368
    • 提供者:weixin_38597889
  1. EDA/PLD中的FPGA设计流程

  2. Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网页: Quartus II 在线演示 Quartus II 使用手册简介 (PDF) Quartus II 手册 EDA合作伙伴设计流程支持 Quartus II 软件在设计流程方法、系统设计、时序逼近方法、系统内验证技术以及第三方EDA支持等方面都具有其独特的优势。下面是Quartus
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:89088
    • 提供者:weixin_38520192
  1. EDA/PLD中的基于MCU CPLD变压器测试系统的设计与实现

  2. 1引言       BX型信号变压器,BG型轨道变压器和ZG型硅整流器作为铁路信号电器设备的前端,其工作的稳定性、准确性直接关系到行车安全,变压器的可靠检测是严抓质量的第一步,对于生产厂家而言,测试流程不允许抽样,且测试结果应留档。本套测试系统用来测试铁路变压器的各种要求参数,包括原边空载电流、次边空载电压、次边带载电压电流,变压器绝缘电阻、原边电压频率,测量结果精度要求3%,测试系统分为上下位机两大部分,下位机运用智能仪表的设计思想,在MCU和CPLD控制基础上对各种要求测试参数分别进行自
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:175104
    • 提供者:weixin_38566318
  1. 通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。     1)使用synplify pro对硬件描述语言编译并生成netlist     综合前要注意对器件的选择,方法是在project->implementation option中对要的器件和网表的生成情况进行选择。综合后的网表有两种: RTL级网表和门级网表(gate netlist),通过对网表的分析可以对设计的实现方式有初步的了解
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:261120
    • 提供者:weixin_38737366
« 12 3 4 5 6 7 8 9 10 ... 13 »