您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL的数字时钟的设计

  2. 随着EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出.EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑优化和仿真测试,直至实现既定的电子线路系统功能.本文介绍了基于VHDL硬件描述语言设计的多功能数字时钟的思路和技巧.在QuartusⅡ开发环境中编译和仿真了所设计的程序,并逐一调试验证程序的运行状况.仿真和验证的结果表明,该设计方法切实可行,该数字时钟
  3. 所属分类:嵌入式

    • 发布日期:2009-05-30
    • 文件大小:293888
    • 提供者:armxing
  1. 基于EDA技术的多功能数字时钟的ASIC设计

  2. 采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.
  3. 所属分类:硬件开发

    • 发布日期:2009-05-30
    • 文件大小:268288
    • 提供者:armxing
  1. 基于eda数字时钟设计

  2. 基于EDA的数字时钟设计,很好的源代码,已经经过调试了,可以直接运行。
  3. 所属分类:专业指导

    • 发布日期:2009-06-14
    • 文件大小:181248
    • 提供者:qxqx88
  1. 简单数字时钟 EDA设计

  2. 实现简单的数字时钟 有时序图之类~~并带有总结,是一个很好的资源
  3. 所属分类:专业指导

    • 发布日期:2009-06-21
    • 文件大小:266240
    • 提供者:tianxiang123
  1. 基于Muhisiml0的数字时钟仿真探讨

  2. :随着电子设计自动化(EDA)技术的发展,开创了利用“虚拟仪器”、“虚拟器件”在计算 机上进行电子电路设计和实验的新方法。学生可以在Muhisiml0软件中进行模拟仿真,避免 了实际操作的繁杂和不便,同时节约了实验器材,有助于学生边学边用,从而学以致用。通过 这个数字时钟的仿真,帮助学生认识其软件作用,深入分析其原理,帮助学生了解数字时钟工 作原理。
  3. 所属分类:嵌入式

    • 发布日期:2009-07-18
    • 文件大小:239616
    • 提供者:ddc2006
  1. 多功能数字时钟 数字电子技术课程设计

  2. 多功能数字时钟 数字电子技术课程设计 里面包括3个文档和maxplus2仿真文件,非常详细
  3. 所属分类:嵌入式

    • 发布日期:2009-12-17
    • 文件大小:425984
    • 提供者:yomiyomi123
  1. EDA课程设计 数字时钟的设计(VHDL)

  2. 数字时钟的设计(EDA课程设计) 内含:实验目的 掌握VHDL语言的基本运用 掌握MAX+plusII的简单操作并会使用EDA实验箱 功能设计、系统设计、功能分析、创新点、VHDL代码
  3. 所属分类:专业指导

    • 发布日期:2010-01-10
    • 文件大小:129024
    • 提供者:shaxiaozisha
  1. 12/24小时数字时钟设计

  2. 基于VHDL语言的12、24小时数字时钟设计,完整的程序,下载即可用。
  3. 所属分类:专业指导

    • 发布日期:2010-03-10
    • 文件大小:2097152
    • 提供者:baiyun19880902
  1. EDA课程设计---数字时钟

  2. EDA课程设计---数字时钟EDA课程设计---数字时钟
  3. 所属分类:专业指导

    • 发布日期:2010-12-11
    • 文件大小:611328
    • 提供者:gzyshengongshe
  1. 基于FPGA的数字时钟设计

  2. 摘要:本实验中我们运用EDA课程中所学的知识,设计了一个拥有时间校正和闹钟功能的24小时制多功能数字时钟。通过本实验,我们初步了解EDA的设计过程;初步掌握用VHDL语言的设计方法和设计思想;初步熟悉Max+Plus II软件平台的编程和仿真,并通过AEDK-EDA实验板下载模拟实现初步了解了硬件实现的方法。
  3. 所属分类:嵌入式

    • 发布日期:2010-12-20
    • 文件大小:130048
    • 提供者:loveenhua
  1. EDA数字时钟设计报告

  2. 完整的EDA数字时钟设计,包括时间显示,万年历显示,星期显示,并且可以调整时间和年月日。提供了各个模块的电路图,内容详尽!
  3. 所属分类:专业指导

    • 发布日期:2011-02-26
    • 文件大小:329728
    • 提供者:dearothyvan
  1. EDA课程设计 数字时钟

  2. EDA课程设计 课题1:数字钟设计 设计要求: 1. 具有时、分、秒,计数及数码管显示功能,以 24 小时循环计时。 2. 具有清零,调节小时、分钟功能
  3. 所属分类:网络管理

    • 发布日期:2011-03-15
    • 文件大小:732160
    • 提供者:xiaoyaohan21
  1. eda数字时钟的设计

  2. library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all;
  3. 所属分类:其它

    • 发布日期:2011-06-04
    • 文件大小:232448
    • 提供者:yangkaibvv1
  1. 数字时钟的设计,用eda软件实现

  2. 自己设计的数字时钟,由于按程序,很好的,很实用,希望大家喜欢,并下载分享!
  3. 所属分类:嵌入式

    • 发布日期:2011-06-30
    • 文件大小:115712
    • 提供者:fengshaoye3742
  1. EDA 数字时钟实验设计报告

  2. 用VHDL语言设计数字时钟电路, 1、正常的显示时、分、秒计时功能。 2、可引入秒脉冲进行校时、校分,并可用RESET信号给秒清零。 3、实现整点报时,当计时器道59分50秒开始鸣响,四声低声,一声高声。
  3. 所属分类:专业指导

    • 发布日期:2011-07-04
    • 文件大小:48128
    • 提供者:liviolina
  1. EDA实验报告—数字时钟设计

  2. 一份完整的EDA实验报告——数字时钟设计,含源代码(VHDL语言)。中南大学的同学下载后可以直接使用。
  3. 所属分类:硬件开发

    • 发布日期:2011-07-04
    • 文件大小:227328
    • 提供者:happyhjun
  1. 基于EDA的数字时钟设计

  2. 本系统由秒计数器、分钟计数器、小时计数器、整点报时、分的调整以及小时的调整并能显示小时、分钟、秒。采用自顶向下的设计方法,子模块利用VHDL语言设计,顶层文件用原理图的设计方法。显示:小时采用24进制,而分钟和秒均60进制。
  3. 所属分类:嵌入式

    • 发布日期:2011-11-01
    • 文件大小:549888
    • 提供者:xlkang1987
  1. 数字时钟EDA

  2. 数字时钟eda仿真设计报告 内容很详细的
  3. 所属分类:硬件开发

    • 发布日期:2012-05-22
    • 文件大小:457728
    • 提供者:demonprime
  1. EDA数字时钟设计报告

  2. 用Quartus软件设计基本数字时钟和Verilog HDL设计扩充功能的全过程
  3. 所属分类:嵌入式

    • 发布日期:2012-06-12
    • 文件大小:1048576
    • 提供者:jiangziya123
  1. 数字时钟设计VHDL

  2. 设计一个可以计时的数字时钟,其显示时间范围是00:00:00~23:59:59,且该时钟具有暂停计时、清零等功能。
  3. 所属分类:嵌入式

    • 发布日期:2012-11-22
    • 文件大小:57344
    • 提供者:lsw59
« 12 3 4 5 6 7 8 »