您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FC-AL系统中FPGA的弹性缓存设计

  2. 本文介绍了FC-AL系统中FPGA的弹性缓存设计
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:74752
    • 提供者:weixin_38728347
  1. FC-AL系统中FPGA的弹性缓存设计

  2. 一个简化的异步数据通信系统如图1所示。接收机端从接收到的来自串行链路的比特流中提取时钟信号Clk1,作为其工作时钟源;而发送机端采用本地晶振和锁相环产生的时钟Clk2,作为其工作时钟源。接收机在时钟Clk1的上升沿把数据写入弹性缓存,发送机在时钟Clk2的上升沿从弹性缓存中读出数据,从而实现数据的同步。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:193536
    • 提供者:weixin_38666232
  1. EDA/PLD中的FC-AL系统中FPGA的弹性缓存设计

  2. 引  言   一个简化的异步数据通信系统如图1所示。接收机端从接收到的来自串行链路的比特流中提取时钟信号Clk1,作为其工作时钟源;而发送机端采用本地晶振和锁相环产生的时钟Clk2,作为其工作时钟源。接收机在时钟Clk1的上升沿把数据写入弹性缓存,发送机在时钟Clk2的上升沿从弹性缓存中读出数据,从而实现数据的同步。   虽然光纤通道仲裁环中的所有通信设备必须工作在同一频率,但图1中两个不同源的时钟信号Clk1和Clk2除了在相位上可能存在差异外,由于制造工艺的因素,晶振产生时钟时其频率也是
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:186368
    • 提供者:weixin_38700320
  1. FC-AL系统中FPGA的弹性缓存设计

  2. 引  言   一个简化的异步数据通信系统如图1所示。接收机端从接收到的来自串行链路的比特流中提取时钟信号Clk1,作为其工作时钟源;而发送机端采用本地晶振和锁相环产生的时钟Clk2,作为其工作时钟源。接收机在时钟Clk1的上升沿把数据写入弹性缓存,发送机在时钟Clk2的上升沿从弹性缓存中读出数据,从而实现数据的同步。   虽然光纤通道仲裁环中的所有通信设备必须工作在同一频率,但图1中两个不同源的时钟信号Clk1和Clk2除了在相位上可能存在差异外,由于制造工艺的因素,晶振产生时钟时其频率也是
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:243712
    • 提供者:weixin_38658982