您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA四阶IIR数字滤波器实现

  2. 常用的数字滤波器有FIR数字滤波器和IIR数字滤波器。FIR数字滤波器具有精确的线性相位特性,在信号处理方面应用极为广泛,而且可以采用事先设计调试好的FIR数字滤波器IPCore来完成设计,例如Altera公司提供的针对Altera系列可编程器件的MegaCore,但是需要向Altera公司购买或申请试用版。另外,对于相同的设计指标,FIR滤波器所要求的阶数比IIR滤波器高5~10倍,成本较高,而且信号的延迟也较大。IIR滤波器所要求的阶数不仅比FIR滤波器低,而且可以利用模拟滤波器的设计成果
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:234496
    • 提供者:houxinqiang88
  1. 基于FPGA的有限冲激响应数字滤波器的研究及实现

  2. 数字滤波作为数字信号处理技术的重要组成部分,广泛应用于诸如信号分离、恢复、整形等多种场合中,本文讨论的FIR滤波器因其具有严格的线性相位特性而得到广泛的应用。在工程实践中,往往要求信号处理具有实时性和灵活性,但目前常用的一些软件或硬件实现方法则难以同时达到两方面的要求。可编程逻辑器件是一种用户根据需要而自行构造逻辑功能的数字集成电路。本课题研究FIR的FPGA解决方案体现电子系统的微型化和单片化.
  3. 所属分类:硬件开发

    • 发布日期:2009-07-15
    • 文件大小:1048576
    • 提供者:lllyyy805
  1. 基于DSP的FIR滤波器

  2. 滤波器的设计是数字信号处理中最基础的部分,也是比较重要的部分。基于DSP的FIR滤波器的设计,首先采用MATLAB对滤波器进行仿真,使用的是它自带的函数库,仿真成功后得到滤波器的滤波系数,然后再基于TMS320VC5402 DSP 芯片采用汇编语言实现FIR数字滤波器。其中用到了TI公司的CCS 5000作为DSP开发环境。FIR滤波器主要采用非递归结构,因此在有限精度运算中不存在稳定性问题,误差较小。而且它能适应某些特殊的场合,如构成微分器或微分器,因而有更大的适应性。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-05
    • 文件大小:278528
    • 提供者:zxlfiy
  1. 基于DSP的数字滤波器设计与仿真

  2. DSP课程设计,用汇编语言或C语言设计出一个FIR滤波器或IIR滤波器。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-13
    • 文件大小:879616
    • 提供者:jizi77
  1. 基于DSP Builder 的16 阶FIR 滤波器实现

  2. 现场可编程门阵列( FPGA) 器件广泛用于数字信号处理领域, 而使用VH DL 或Verilo gH DL 语言进行设计的难 度较大。
  3. 所属分类:其它

  1. FIR滤波器设计

  2. 利用DFT或FFT对信号进行频谱分析,利用窗函数设计FIR数字滤波器,掌握了利用卷积完成对信号进行滤波处理的方法
  3. 所属分类:C/C++

    • 发布日期:2016-05-13
    • 文件大小:1048576
    • 提供者:qq_27581243
  1. FIR滤波器的FPGA实现

  2. 由于本实验涉及到FIR滤波器,所以首先需要生成信号源。信号源至少包含两种不同频率的信号,且这信号频率的差距尽可能大,以便滤波器能够很好的滤除其中一种或几种,从而验证滤波器的实用性和可靠性。详见压缩包
  3. 所属分类:硬件开发

    • 发布日期:2018-05-29
    • 文件大小:31457280
    • 提供者:asdre__
  1. 基于EDA技术的并行FIR滤波器设计

  2. FIR滤波器可以在保证任意幅频特性的同时具有严格的线性相频特性,在通信、图像处理、模式识别等领域都有着广泛的应用。FIR滤波器的实现有采用专用的DSP芯片和采用集成电路两种方法,前者当滤波器的系数增加或字长增长时,计算时间会成倍增加,降低了最大有效数据采样率,而后者因集成电路的通用性,很难满足设计者独特的要求。本文基于EDA技术研究了一种采用FPGA实现的8位17阶并行FIR滤波器的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:86016
    • 提供者:weixin_38529436
  1. 基于dspbuilder的fir滤波器设计与仿真.pdf

  2. 应用Matlab/DSP_Builder可以对多种类型的电子线路模块或系统进行建模,分析和硬件实现,其强大的数学计算和系统仿真能力适合一些较复杂功能的系统和偏向于高速算法模块的设计和实现.文中通过一个64阶FIR低通滤波器的设计和仿真实例,介绍了基于Matlab/DSP_Builder/QuartusII/ModelSim工具软件联合设计的流程和一般方法.
  3. 所属分类:互联网

    • 发布日期:2020-08-21
    • 文件大小:3145728
    • 提供者:weixin_38747087
  1. 滤波器中的基于CSD编码技术的FIR滤波器实现方案

  2. 引言   在图像处理、语音识别等数字信号处理中,数字滤波器占有重要的地位,其性能对系统有直接的影响。随着系统在宽带、高速、实时信号处理上要求的提高,对滤波器的处理速度、性能等也提出更高的要求。目前数字滤波器的硬件实现方法通常采用专用DSP芯片或FPGA,DSP特有的一些硬件结构和特性使其非常适合作数字滤波电路,但由于其软件算法在执行时的串行性,限制了它在高速和实时系统中的应。FPGA最明显的优势在于其实现数字信号处理算法的并行性,可以显着提高滤波器的数据吞吐率,随着FPGA技术的不断发展,现在
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:296960
    • 提供者:weixin_38546817
  1. DSP中的一种FIR滤波器的DSP设计和实现

  2. 数字滤波器是一个离散时间系统(按预定的算法,将输入离散时间信号转换为所要求的输出离散时间信号的特定功能装置)。应用数字滤波器处理模拟信号时,首先须对输入模拟信号进行限带、抽样和模数转换。数字滤波器输入信号的抽样率应大于被处理信号带宽的两倍,其频率响应具有以抽样频率为间隔的周期重复特性,且以折叠频率即1/2抽样频率点呈镜像对称。为得到模拟信号,数字滤波器处理的输出数字信号须经数模转换、平滑。数字滤波器具有高精度、高可靠性、可程控改变特性或复用、便于集成等优点。数字滤波器在语言信号处理、图像信号处理
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:335872
    • 提供者:weixin_38678172
  1. 基于DSP Builder的16阶FIR滤波器实现

  2. 在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时。由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要向Al-tera公司购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:551936
    • 提供者:weixin_38556541
  1. 采用DSPBuilder的FIR滤波器的方案实现

  2. 在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般。而采用调试好的IPCore需要向Altera公司购买。笔者采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:198656
    • 提供者:weixin_38698403
  1. FIR滤波器的FPGA实现方法

  2. 为了给实际应用中选择合适FIR滤波器的FPGA实现结构提供参考,首先从FIR数字滤波器的基本原理出发,分析了FIR滤波器的结构特点,然后分别介绍了基于FPGA的FIR滤波器的串行、并行、转置型、FFT型和分布式结构型的实现方法,对于各种实现的结构做了分析、比较以及优化处理,特别是对基于FFT的FIR滤波器与传统卷积结构进行了精确的数值计算比较,最后得出满足于低阶或高阶的各种FIR滤波器实现结构的适用范围及其优缺点,并针对实际工程应用提出了下一步需解决的问题。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:373760
    • 提供者:weixin_38590520
  1. 单片机与DSP中的基于DSP Builder的16阶FIR滤波器实现

  2. 0 引 言   FIR数字滤波器在数字信号处理的各种应用中发挥着十分重要的作用,它能够提供理想的线性相位响应,在整个频带上获得常数群时延,从而得到零失真输出信号,同时它可以采用十分简单的算法予以实现。这些优点使FIR滤波器成为设计工程师的首选。在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时。由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要向Al-tera公司购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:230400
    • 提供者:weixin_38692122
  1. 单片机与DSP中的采用DSPBuilder的FIR滤波器的方案实现

  2. 1.引言   在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:174080
    • 提供者:weixin_38657353
  1. 单片机与DSP中的基于DSPBuilder的FIR滤波器的设计与实现

  2. 引言     在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHD
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:164864
    • 提供者:weixin_38529293
  1. 单片机与DSP中的快速实现基于FPGA的脉动FIR滤波器

  2. 引言   目前,用FPGA(现场可编程门阵列)实现FIR(有限冲击响应)滤波器的方法大多利用FPGA中LUT(查找表)的特点采用DA(分布式算法)或CSD码等方法,将乘加运算操作转化为位与、加减和移位操作。这些结构需要占用器件较多的LE(逻辑元件)资源,设计周期长,工作频率低,实时性差。本文提出一种基于Stratix系列FPGA器件的新的实时高速脉动FIR滤波器的快速实现方法。利 用FGPA集成的DSP(数字信号处理器)乘加模块定制卷积运算单元,利用VHDL(甚高速集成电路硬件描述语言)元件
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:132096
    • 提供者:weixin_38603704
  1. 单片机与DSP中的基于 DSP Builder的FIR滤波器的设计与实现

  2. 1 引言   在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHD
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:95232
    • 提供者:weixin_38688969
  1. 单片机与DSP中的高速上下变频FIR滤波器的FPGA设计

  2. 摘要: 针对宽带WLAN 收发器要求, 在单片FPGA 上设计实现了高速数字上下变频器和滤波器, 其中滤波器为80MHz 的40 阶F IR 滤波器, 可以设定工作在上变频或下变频方式。为了对FPGA 的资源占用量最小, 以便实现片上系统(SoC) 设计, 充分利用了上下变频过程中I,Q 数据流的特点, 仅用一套滤波器运算单元分时复用对I,Q 滤波, 同时详细研究了滤波器的转置结构和位平面结构对FPGA 资源占用量的差别。结果表明, 位平面结构对逻辑资源的占用量仅是转置结构的一半。在FPGA 上
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:234496
    • 提供者:weixin_38629873
« 12 3 4 5 6 »