点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FIR滤波器设计及实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于DSP_TMS320C5402的FIR数字滤波器设计及实现
基于DSP_TMS320C5402的FIR数字滤波器设计及实现 基于DSP_TMS320C5402的FIR数字滤波器设计及实现
所属分类:
硬件开发
发布日期:2009-06-05
文件大小:968704
提供者:
gongyuan20062008
基于Matlab和FPGA的FIR数字滤波器设计及实现
基于FIR数字滤波器的原理和层次化、模块化设计思想,结合Altera公司的CycloneII系列FPGA芯片,提出了FIR数字滤波器的实现硬件方案,给出了采用Matlab、QuartusⅡ设计及实现32阶低通FIR滤波器的方法步骤,仿真及实际测试结果验证了设计方案的正确性,与传统的数字滤波器相比,本文设计的FIR数字滤波器具有更好的实时性、灵活性和实用性。
所属分类:
硬件开发
发布日期:2009-06-06
文件大小:1048576
提供者:
jackysway
基于FPGA 和Matlab 的均衡滤波器设计与实现
采用FPGA 和Matlab 设计及实现64 阶的均衡FIR 滤波器,其主要特点是可实现任意响应的数字信号 滤波,滤波系数修改方便,具有较强的灵活性和实用性。通过仿真和测试,验证了设计的正确性。
所属分类:
硬件开发
发布日期:2009-09-02
文件大小:404480
提供者:
nazhenaxuan
FIR维纳滤波器设计原理及代码
维纳滤波器的原理及ppt,涵代码.实现FIR滤波器设计。
所属分类:
专业指导
发布日期:2009-12-13
文件大小:29696
提供者:
forgettingyou
FIR滤波器的设计及DSP实现
本文主要介绍基于TI公司TMS320C54XX系列DSP的数字滤波器的设计。系统通过高级语言Matlab进行参数设计,使用数字信号发生器作为数据输入, 使用实验开发板载的AD芯片实现数据采集和AD转换,DSP芯片实现FIR滤波器对采样信号进行处理,最后通过实验开发板载DA芯片实现数据输出
所属分类:
硬件开发
发布日期:2010-04-21
文件大小:124928
提供者:
funiushan
FIR滤波器的设计及DSP实现
本文主要介绍基于TI公司TMS320C54XX系列DSP的数字滤波器的设计。系统通过高级语言Matlab进行参数设计,使用数字信号发生器作为数据输入, 使用实验开发板载的AD芯片实现数据采集和AD转换,DSP芯片实现FIR滤波器对采样信号进行处理,最后通过实验开发板载DA芯片实现数据输出
所属分类:
硬件开发
发布日期:2010-04-21
文件大小:5242880
提供者:
funiushan
Matlab和FPGA的FIR数字滤波器设计及实现
Matlab和FPGA的FIR数字滤波器设计及实现
所属分类:
硬件开发
发布日期:2010-07-09
文件大小:1048576
提供者:
kiky_ljy
基于DSPC5402的FIR数字滤波器设计
基于DSP_TMS320C5402的FIR数字滤波器设计及实现
所属分类:
硬件开发
发布日期:2010-08-22
文件大小:963584
提供者:
nietingzhi
数字滤波器设计matlab modlesim
本文分析了国内外数字滤波技术的应用现状与发展趋势,介绍了数字滤波器的基本结构,在分别讨论了IIR与FIR数字滤波器的设计方法的基础上,指出了传统的数字滤波器设计方法过程复杂、计算工作量大、滤波特性调整困难的不足,提出了一种基于Matlab和Modelsim软件的数字滤波器设计方法,完成了高Q值50Hz带通IIR滤波器的设计, 达到了通带45-55Hz,衰减小于3db,阻带40-60Hz,衰减大于80db的参数指标。文中深入分析了该滤波器系统设计的功能特点、实现原理以及技术关键,阐述了使用MAT
所属分类:
电信
发布日期:2011-03-25
文件大小:2097152
提供者:
zhangingong
本文档主要介绍FIR滤波器的设计
里边有FIR滤波器的设计介绍、设计目的、原理和方法,窗函数法及MATLAB实现
所属分类:
其它
发布日期:2011-03-29
文件大小:397312
提供者:
youyoulaila
基于DSP的FIR数字滤波器设计及实现
简述FIR数字滤波器的结构和特点,及其在DSP上实现的过程。首先使用 MATLAB设计一个FIR低通滤波器系数,然后利用filter( )函数进行仿真,最后对一个混合信号用TM S320LF2407芯片实现低通滤波处理。本文所编写的滤波器汇编程序,具有简洁,生成的代码少,执行效率高等优点。实验结果表明,所设计的FIR滤波器能达到预期效果。
所属分类:
医疗
发布日期:2011-04-06
文件大小:407552
提供者:
xiyuzy
FIR滤波器程序的编写
FIR滤波器程序的编写 两种FIR滤波器的框图及原理,设计方法及FIR滤波器的c54x实现
所属分类:
电信
发布日期:2011-07-20
文件大小:162816
提供者:
iccfire
基于TMS320VC5509 DSP的FIR滤波器设计
通过本次实验自己编写一个FIR滤波器,完成包括含噪语音信号的读取,滤波后信号的输出,语音编解码器的设置(AIC23),重点理解FIR滤波器的实现(循环寻找的实现)。 在理解原理的基础上,设计自己的滤波器。 ①录制自己的语音,长度为4-6个字,如“宿迁学院”,录制完成并命名后,保存在相应的位置(语音信号要没有杂声)。用MATLAB命令,给语音信号加噪声,形成噪声文件。 ②设计一定参数的滤波器 用MATLAB设计滤波器,使用fir2函数设计滤波器,注意,在函数中,其截止频率均用归一化频率表示。 ③
所属分类:
专业指导
发布日期:2012-06-23
文件大小:843776
提供者:
devil1991
使用Matlab和CCS设计FIR滤波器
详细讲解FIR滤波器的原理,Matlab的实现及导入CCS中的应用全过程。
所属分类:
专业指导
发布日期:2012-11-22
文件大小:259072
提供者:
luan3703
研究论文-基于Matlab的FIR滤波器设计及FPGA实现
研究论文-基于Matlab的FIR滤波器设计及FPGA实现
所属分类:
其它
发布日期:2019-08-07
文件大小:363520
提供者:
weixin_39840914
FIR滤波器设计及实现
基于CCS环境下,Matlab设计滤波器及其实现,详细图解说明,很有帮助。
所属分类:
其它
发布日期:2010-06-28
文件大小:289792
提供者:
chengjingzhong
基于FPGA的FIR滤波器设计与实现
采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
所属分类:
其它
发布日期:2020-08-31
文件大小:307200
提供者:
weixin_38675969
基于FPGA 的32阶FIR滤波器设计
研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;阐述了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。 随着软件无线电的发展,对于滤波器的处理速度要求越来越高。传统的FIR滤波器一般采用通用DSP处理器,但是DSP处理器采用的是串行运算,而FPGA是现场可编程阵列,可以实现专用集成电路,另外还可以采用纯并行结构及考虑流水线结构,因此在处理速度上可以明显高于DSP处理
所属分类:
其它
发布日期:2020-10-22
文件大小:869376
提供者:
weixin_38662327
基于FPGA的FIR滤波器设计与实现
采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
所属分类:
其它
发布日期:2020-10-17
文件大小:308224
提供者:
weixin_38697808
单片机与DSP中的基于DSP/BIOS的FIR数字滤波器设计与实现
1 引言 数字信号处理器(DSP)拥有强大的数字信号处理能力,与其配套的集成可视化开发环境CCS(Coder Composer Stu-dio)更方便了 DSP应用程序的开发。DSP/BIOS是CCS的重要组成部分,它实质上是一种基于DSP平台的规模可控的实时操作系统内核。这里主要研究在DSP上利用DSP,BIOS实现FIR数字滤波器的方法。 2 TMS320F2812及DSP/BIOS内核介绍 TMS320F2812是基于TMS320C2XXX内核的定点数字信号处理器,具有数
所属分类:
其它
发布日期:2020-11-09
文件大小:143360
提供者:
weixin_38617297
«
1
2
3
4
5
6
7
»