您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP实验指导 12个实验例子

  2. 实验1:Code Composer Studio入门 实验2: 编写一个以汇编(ASM)语言为基础的DSP程序 实验3:DSP数据存取 实验4: 编写一个汇编和C混合的DSP程序 实验5:有限冲激响应滤波器(FIR)算法 实验6:无限冲激响应滤波器(IIR)算法 实验7:快速傅立叶变换(FFT)算法 实验8:单路,多路模数转换 实验9:单路,多路数模转换 ……
  3. 所属分类:硬件开发

    • 发布日期:2009-09-19
    • 文件大小:918528
    • 提供者:liuygliu
  1. DSP原理与应用实验指导书

  2. 目 录 一.CCS 软件应用实验 实验1.1 : Code Composer Studio 入门 实验1.2 : 编写一个以C 语言为基础的DSP 程序 实验1.3:编写一个以汇编(ASM)语言为基础的DSP 程序 实验1.4 :编写一个汇编和C 混合的DSP 程序 二.基于DSP 芯片的实验 实验2.1: DSP 数据存取实验 三.基于DSP 系统的实验 实验3.1 :指示灯实验 实验3.2 :拨码开关控制实验 实验3.3 :DSP 的定时器 实验3.4 :外中断 实验3.5 :单路,多路模
  3. 所属分类:硬件开发

    • 发布日期:2009-11-14
    • 文件大小:141312
    • 提供者:Neverc
  1. 数字信号处理实验手册

  2. 数字信号处理相关实验程序 基于matlab编程,包含FIR IIR滤波器,FFT算法等。
  3. 所属分类:其它

    • 发布日期:2010-01-30
    • 文件大小:321536
    • 提供者:tyt2009
  1. DSP55系列试验指导书(中文PDF版本)

  2. *实验一:Code Composer Studio 入门实验 *实验二:编制链接控制文件 *实验三:数据存取实验 *实验四:发光二级管控制试验 实验五:I/O控制实验 *实验六:定时器实验 实验七:外中断实验 *实验八:模数转换实验 *实验九:数模转换实验 实验十:外设控制实验—发光二极管阵列显示实验 实验十一:外设控制实验—液晶显示器控制显示实验 实验十二:外设控制实验—键盘输入实验 实验十三:外设控制实验—音频信号发生实验 实验十四:外设控制实验—直流电机控制实验 实验十五:外设控制实验—
  3. 所属分类:其它

    • 发布日期:2010-04-13
    • 文件大小:103424
    • 提供者:dingyong12345
  1. dsp程序包大全 有基本的实验fir iir等

  2. 1、 DSP基本开发实验(熟悉CCS和DSP基本开发流程) 2、 I/O控制实验(获取按键值并驱动LED显示) 3、 中断设计实验 4、 定时器实验 5、 DMA实验 6、 McBSP1接口实验 7、 DSP/BIOS实验 8、 音频Codec芯片AIC23数据采集回放实验 9、 离散傅立叶变换DFT 10、 无限冲击响应滤波器(IIR)算法实验 11、 有限冲击响应滤波器(FIR)算法实验 12、 实数快速傅立叶变换(FFT)算法实验
  3. 所属分类:硬件开发

    • 发布日期:2010-05-11
    • 文件大小:1048576
    • 提供者:fengpiaosihai27
  1. 遗传算法用于数字滤波器的设计实验报告

  2. 将遗传算法用于fir数字滤波器中参数选择的优化设计中,为课程实验报告,有matlab代码
  3. 所属分类:专业指导

    • 发布日期:2011-05-26
    • 文件大小:307200
    • 提供者:reterchen
  1. 基于DA算法的FIR数字滤波器的FPGA设计.pdf

  2.   凭借规整的内部逻辑块阵列和丰富的连线资源 ,FPGA 特别适合细粒度和高并行度结构特点的数字信号处理 任务。文章提出一种采用分布式算法实现16 阶 FIR低通滤波器的 FPGA 设计方法。通过 MATLAB提取符合设计指标的 参数 ,采用 Verilog HDL 描述数字逻辑设计过程 ,在 Quartus Ⅱ集成开发环境下进行综合 ,并且在 Modelsim 中进行实验仿 真和验证。
  3. 所属分类:硬件开发

    • 发布日期:2011-07-26
    • 文件大小:363520
    • 提供者:fnrover
  1. FIR算法实验说明

  2. 对在DSP开发板上进行FIR实验的具体说明。可据此联系开发板的操作技巧与理解FIR分解原理
  3. 所属分类:嵌入式

    • 发布日期:2011-12-27
    • 文件大小:142336
    • 提供者:kaigegegeaaa
  1. DSP算法实验大作业

  2. 快速傅里叶变换,dsp 算法。基于软件仿真
  3. 所属分类:C

    • 发布日期:2012-12-25
    • 文件大小:730112
    • 提供者:qiaotong1
  1. 《DSP芯片原理及应用》试验课程

  2. 该课程是电子和通信专业的专业选修课,是一门技术性很强的实验课程。通过本实验课程加强对理论课程的认识和掌握,学会使用集成开发环境CCS,使用DSP实验箱调试和编写功能程序,理解DSP的工程开发的过程和技术细节,学会分析问题和解决问题的能力。主要内容包括:CCS软件应用实验,C语言和汇编混合编程,A/D转换实验,定时器的应用,音频信号的发生和FIR算法实验等。通过该实验课程,学生掌握基本的DSP系统开发和算法优化的基本技术和过程,为将来的实际工程开发奠定坚实的基础
  3. 所属分类:硬件开发

    • 发布日期:2008-08-29
    • 文件大小:1048576
    • 提供者:jeffery223
  1. FIR滤波器的DSP实现

  2. 包括FIR(低通,高通,带通)滤波器的MATLAB程序和在DSP上实现的各种编译文件,和源程序,也有实验报告,报告中有MATLAB仿真的算法和结果截图,适合小学期做的课程设计。
  3. 所属分类:C/C++

    • 发布日期:2013-07-11
    • 文件大小:539648
    • 提供者:xy1551817619
  1. dspIII实验指导书

  2. 目    录 1 第一章 实验平台说明 3 §1.1 系统总览 4 §1.2 使用方法 6 §1.3 模块说明 7 第二章 开发软件 ( CCS ) 介绍 12 §2.1 CCS 简介 12 §2.2 CCS的安装与配置 14 §2.3 CCS的使用 23 第三章 基本指令实验 28 §3.1 [实验3.1] 循环操作 28 §3.2 [实验3.2] 双操作数乘法 30 §3.3 [实验3.3] 并行运算 32 §3.4 [实验3.4] 小数运算 34 §3.5 [实验3.5] 长字运算 36
  3. 所属分类:C/C++

    • 发布日期:2013-08-19
    • 文件大小:25165824
    • 提供者:shuaishuaichao
  1. 四个关于DSP实验的报告包括源码

  2. 目录 一、单路,多路模数转换(AD) 3 一、 实验目的 3 二、实验内容 3 三、实验步骤 4 四、实验主要源程序 6 五、实验结果及分析 8 二、有限冲击响应滤波器(FIR)算法实验 9 一、实验目的 9 二、实验内容 9 三、实验步骤 10 思、实验主要源程序 11 五、实验结果及分析 13 三、无限冲激响应滤波器(IIR)算法实验 15 一、实验目的 15 二、实验内容 15 三、实验步骤 16 四、实验主要源程序 17 五、实验结果及分析 19 四、快速傅立叶变换(FFT)算法实验
  3. 所属分类:嵌入式

    • 发布日期:2015-06-24
    • 文件大小:4194304
    • 提供者:u011368739
  1. 经典基于DSP的FIR滤波器的设计和实现 word文档

  2. DSP技术一般指将DSP 处理器用于完成数字信号处理的方法与技术。目前的DSP芯片以其强大的数据处理功能在通信和其他信号处理领域得到广泛注意并已成为开发应用的热点技术。许多领域对于数字信号处理器的应用都是围绕美国德州仪器所开发的DSP处理器来进行的。DSP芯片是一种特别适合于进行数字信号处理运算的微处理器。主要应用是实时快速的实现各种数字信号处理算法,如卷积及各种变换等。其中利用DSP来实现数字滤波器就是很重要的一种应用,本文深入研究基于美国德州仪器公司(TI)TMS320C5410 DSP芯
  3. 所属分类:硬件开发

    • 发布日期:2017-06-14
    • 文件大小:1048576
    • 提供者:u014391810
  1. 实验四-指示灯和拨码开关实验.doc

  2. DSP实验报告 内置三个实验 指示灯和拨码开关实验 电机控制实验 DSP算法实验 有限冲激响应滤波器(FIR)算法实验
  3. 所属分类:嵌入式

    • 发布日期:2019-05-30
    • 文件大小:378880
    • 提供者:qq_37692302
  1. 一种基于FPGA的并行流水线FIR滤波器结构

  2. 本文提出一种在FPGA器件上实现流水线并行FIR滤波器结构。首先比较了FIR滤波器三种硬件实现所用的资源,然后在理论上推出本文流水线并行结构滤波器的实现方法以及可行性,接着给出了硬件具体实现模块,最后给出了实验结果。实验结果可以看出,这种改进滤波器实现结构的算法可以灵活的处理综合的面积和速度的约束关系,使最后设计达到最优。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:381952
    • 提供者:weixin_38722184
  1. 基于FPGA 的32阶FIR滤波器设计

  2. 研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;阐述了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。   随着软件无线电的发展,对于滤波器的处理速度要求越来越高。传统的FIR滤波器一般采用通用DSP处理器,但是DSP处理器采用的是串行运算,而FPGA是现场可编程阵列,可以实现专用集成电路,另外还可以采用纯并行结构及考虑流水线结构,因此在处理速度上可以明显高于DSP处理
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:869376
    • 提供者:weixin_38662327
  1. 偏振复用系统中FIR-BP算法有效补偿非线性损伤的实验研究

  2. 反向传输(BP)算法是实现高速光纤系统非线性补偿的一种常用且有效的方法,在此算法基础上加入高斯滤波器,可进一步提高接收系统性能,同时大大降低计算复杂度。然而高斯滤波器是一种理想化滤波器,其设计实现难度大且结构复杂。提出一种基于窗函数有限脉冲响应(FIR)滤波器和BP算法结合实现非线性补偿的方案,详细分析了滤波器的参数选取对补偿性能的影响,并在224 Gb/s双偏振16进制正交幅度调制(DP-16QAM)640 km无色散补偿光纤传输系统中比较了不同补偿方案的补偿效果。结果表明,汉宁窗FIR滤波器
  3. 所属分类:其它

    • 发布日期:2021-02-05
    • 文件大小:5242880
    • 提供者:weixin_38672812
  1.  FIR数字滤波器的MATLAB仿真和DSP的实现

  2. 分析了数字滤波器的原理,介绍了采用窗体函数法完成FIR数字滤波器,包括MATLAB仿真和DSP的实现方法。通过MATLAB仿真验证了所设计的滤波器具有良好的滤波功能,以TMS320F2812DSP为核心器件,用DSP控制器来实现FFT算法完成多点、实时控制。实验结果表明,该设计性能稳定、效果良好、实用性强。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:703488
    • 提供者:weixin_38680247
  1.  一种在FPGA上实现的FIR滤波器的资源优化算法

  2. 在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Al
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:1048576
    • 提供者:weixin_38657984
« 12 3 »