您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. MC8051单片机IP核的FPGA实现与应用.doc

  2. 。随着现场可编程逻辑阵列(FPGA)及EDA技术的发展,百万门级的FPGA、可重构的嵌入式MCU核、功能复杂的IP核及各种功能强大的EDA工具的出现,实现将MCU、存储器和一些外围电路集成到一个芯片成为可能。随着IP核技术在FPCA中的应用,特别是MCU IP核技术的发展。出现了性能不同的嵌入式MCU软核。MCS-51系列MCU是目前应用时间最长、最普及、可获得应用资料最多的功能强大的8位MCU,建立805l MCU可综合IP核对于各种嵌入式系统和片上系统(SOC)的应用。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:708608
    • 提供者:luonaerduo890
  1. 基于FPGA的高速数据存储系统中FIFO控制的设计

  2. 摘要:介绍了一种高速((:CD相机数据存储,},的FIFO缓存控制的方法。利川FPCA刘一高速数据存 黔系统,}’的FIFO缓存器进行控制,在(}uarLus Il开发平台上进行设计仿真,结果表明数据流和IDE硬 tu之间的存储速率得到匹配,数据实时存储到硬盘,},,为后期的数据处理提供了原始数据,同时也为存 黔系统的设计提供了参考。
  3. 所属分类:嵌入式

    • 发布日期:2010-08-24
    • 文件大小:670720
    • 提供者:jzd19851102
  1. 粒子滤波算法及其应用

  2. 本书系统介绍粒子滤波算法的基本原理和关键技术,针对标准粒子滤波算法存在的粒子退化、计算量大的缺点介绍了多种改进的粒子滤波算法,包括基于重要性密度函数选择的粒子滤波算法、基于重采样技术的粒子滤波算法、基于智能优化思想的粒子滤波算法、自适应粒子滤波算法、流形粒子滤波算法等,并将粒子滤波算法应用于机动目标跟踪、语音增强、传感器故障诊断、人脸跟踪等领域,最后探讨了粒子滤波算法的硬件实现问题,给出了基于DSP和FPCA的粒子滤波算法实现方法。
  3. 所属分类:专业指导

    • 发布日期:2013-10-28
    • 文件大小:14680064
    • 提供者:pb09210
  1. FPGA应用开发入门与典型实例_源代码

  2. FPGA应用开发入门与典型实例 ,其中具体包括 高速PCI信号采集卡设计与实现、 FPGA片上硬件乘法器的使用等
  3. 所属分类:C

    • 发布日期:2018-04-25
    • 文件大小:55574528
    • 提供者:qq_41622039
  1. 基于SoC和FPGA的便携式变步长随机共振仪

  2. 随机共振作为一种新颖的信号处理手段在各个领域得到广泛应用,它的硬件实现具有重要的工程应用价值。介绍了 一种便携式变步长随机共振仪,硬件采用片L系统(system on chip)作为cPu。为了同时实现FFrr和随机共振算法,选用了FP. GA作为协处理器。仪器软件建立在实时操作系统基础上,使系统性能更加稳定。介绍了随机共振仪的软硬件组成,给出了仿 真实例,验证了算法在随机共振仪上实现的有效性。 关键词:变步长随机共振;片上系统;FPcA
  3. 所属分类:其它

    • 发布日期:2018-07-24
    • 文件大小:427008
    • 提供者:weixin_42205779
  1. fpga 音乐发生器制作

  2. fpga课设资源 FPGA产生音乐脉冲的原理有一定的理解 音作为一种物理现象是由于物体的震动面产 生的振动产生的声波作用于人耳听觉系统将神经 冲动传达给大脑进而产生听觉乐音体系中各 音级的名称叫做音名,被广泛采用的是 CDEFG B名面mf丽l丽。乐曲的12平均率规定 每两个八度音之间的频率相差一倍l音符的持续 时间需根据乐曲的速度和每个音符的节拍数来确 定。凇系统演奏的乐曲,其最小的节拍为■拍,将I 拍的时长定位0125则只需要再提供一8H 的时钟频率即可产生L拍的时长,演奏的时闻控制 通过
  3. 所属分类:软件测试

    • 发布日期:2019-05-31
    • 文件大小:1024
    • 提供者:wangzhangchi
  1. 阿里云同地域跨可用区容灾演练.pdf

  2. 对于企业级客户,如何在不大幅增加成本的情况下,获得支持业务的跨可用区(Zone)的容灾能力。希望对整体的应用做容灾备份,而非单独的数据库或存储等,来应对单地区的故障,满足业务的RTO/RPO核心指标。 内容包括: 如何新搭建跨可用区(Zone)的容灾架构 构建了跨可用区的容灾架构,如何演练等版本历史 版本编号 日期 文档作者 审核人 说明 20190307 弦望、明誉 明中、阿瑟、创建文档 游圣 20190314 弦望 增加 terraform 脚本 准备 在进行如下操作步骤之前,需要准备好如
  3. 所属分类:Openstack

    • 发布日期:2019-08-17
    • 文件大小:4194304
    • 提供者:xm_sdk
  1. 光谱数据的功能数据分析及其在结肠息肉分类中的应用

  2. 在这项研究中,为了分类和解释的目的,已经开发了两个具有功能主成分基(FPCA)和功能偏最小二乘基(FPLS)的功能逻辑回归模型,以区分癌前性腺瘤性息肉和增生性息肉。 两种功能模型的分类性能已与两种广泛使用的多元方法进行了比较:主成分判别分析(PCDA)和偏最小二乘判别分析(PLSDA)。 结果表明,通过使用少量的功能基础组件,FPCA和FPLS模型的分类能力优于PCDA和PLSDA模型。 随着模型复杂度的大幅降低和分类准确性的提高,它特别有助于解释与癌前结肠息肉相关的复杂频谱特征。
  3. 所属分类:其它

    • 发布日期:2020-06-05
    • 文件大小:2097152
    • 提供者:weixin_38602189
  1. 基于吉比特收发器的时分复用通信系统设计

  2. 为了充分利用光信号的宽带宽资源和提高信道利用率,完成线速率为2.5 Gb/s的多路信号高速传输,在FPCA上设计并实现了一种时分复用通信系统,并对其功能和性能进行了测试与验证。为了克服普通FPGA传输速率低于1 Gb/s的性能缺陷,选用了Xilinx内嵌了支持3.75 Gb/s最高传输速率的吉比特收发器的高速FPGA。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:96256
    • 提供者:weixin_38691055
  1. 基于FPGA的通用开关电源硬件模拟开发平台

  2. 设计了一套基于FPCA的通用离线开关电源硬件模拟开发平台,并对此硬件开发平台的硬件组成及工作原理进行了分析。利用此硬件开发平台对开关电源控制器进行硬件模拟,可以弥补控制芯片设计过程中软件仿真的不足,大大缩短控制芯片开发周期。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:80896
    • 提供者:weixin_38506103
  1. 便携式逻辑分析仪的设计与实现

  2. 绍一种16通道便携式逻辑分析仪,通过FPGA将高速数据采样并缓存,采用USB控制芯片和FPCA协同控制将数据通过USB接口发送到电脑的上位机上显示,简化了以往逻辑分析仪硬件电路部分,降低了逻辑分析仪的成本且便于携带。重点阐述硬件电路部分的设计。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:117760
    • 提供者:weixin_38644599
  1. 基于FPGA的便携式逻辑分析仪设计

  2. 绍一种16通道便携式逻辑分析仪,通过FPGA将高速数据采样并缓存,采用USB控制芯片和FPCA协同控制将数据通过USB接口发送到电脑的上位机上显示,简化了以往逻辑分析仪硬件电路部分,降低了逻辑分析仪的成本且便于携带。重点阐述硬件电路部分的设计。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:120832
    • 提供者:weixin_38708461
  1. 基于吉比特收发器的时分复用通信系统设计

  2. 为了充分利用光信号的宽带宽资源和提高信道利用率,完成线速率为2.5Gb/s的多路信号高速传输,在FPCA上设计并实现了一种时分复用通信系统,并对其功能和性能进行了测试与验证。为了克服普通FPGA传输速率低于1Gb/s的性能缺陷,选用了Xilinx内嵌了支持3.75Gb/s最高传输速率的吉比特收发器的高速FPGA。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:366592
    • 提供者:weixin_38719702
  1. 电子测量中的多通道数据采集系统设计

  2. 摘要 介绍了一种基于FPGA+DSP的多路数据采集系统的设计方案,描述了系统的硬件设计方案和硬件电路,阐述了信息采集过程以及外围通讯接口及软件设计。通过Quartus II8.0及CCS 2进行系统仿真,证明了系统设计方案的可行性。   关键词 数据采集系统;FPGA;DSP;FIFO   在以往数据采集系统中,单片机、DSP常被选作主控制器,但随着FPGA性能的不断提高,具有时钟域高、内部延时小、速度快、全部逻辑南硬件完成等优点,因此在高速数据采集方面FPGA有着较大优势,但也存在难于实现
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:143360
    • 提供者:weixin_38562085
  1. 基于PCI总线模块的多通道串行数据采集系统设计

  2. 给出了一种基于FPCA实现的PCI总线的多通道同/异步串行数据采集系统的硬件及软件设计方案,同时重点介绍了利用Altera公司的PCI兆核函数来实现PCI接口的具体方法。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:315392
    • 提供者:weixin_38706603
  1. EDA/PLD中的现场可编程逻辑器件FPGA的基本结构

  2. 1.查找表的结构奸原理   采用查找表(Look-Up-Table)结构的PLD芯片称为FPGA,查找表简称为LUT,LUT本质上就是一个RAM。 目前FPGA中多使用4输人的LUT,所以每一个LUT可以看成一个有4位地址线的16×1的RAM。当用户通过原理图或HDL语言描述一个逻辑电路后,FPCA开发软件会自动计算逻辑电 路的所有可能的结果,并把结果事先写人RAM,这样,每输人一个信号进行逻辑运算就等于输人一个地址 进行查表,找出地址对应的内容,然后输出即可。表1所示为一个4输人与门的例子。
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:379904
    • 提供者:weixin_38643307
  1. 嵌入式系统/ARM技术中的用Verilog HDL实现I2C总线功能

  2. 摘要:简述了I2C总线的特点;介绍了开发FPGA时I2C总线模块的设计思想;给出并解释了用Verilog HDL实现部分I2C总线功能的程序,以及I2C总线主从模式下的仿真时序图。 关键词:I2C总线 FPGA Verilog HDL 时序开发FPGA时,利用EDA工具设计芯片实现系统功能已经成为支撑电子设计的通用平台,并逐步向支持系统级的设计方向发展。在软件设计过程中,越来越强调模块化设计。I2C总线是Philips公司推出的双向两线串行通讯标准,具有接口线少、通讯效率高等特点。把I2C
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:74752
    • 提供者:weixin_38658085
  1. EDA/PLD中的基于Rocket I/O模块的高速工I/O设计

  2. 摘要:介绍了采用Videx-ⅡPR0系列FPCA设计的应用于下一代无线通信系统中的高速I/O。由于充分利用芯片中集成的Rocket I/O模块,并采用差分输入参考时钟、8B/10B编码、预加重处理、通道绑定技术等,实现了四个绑定通道的高速互连(2.5Gbaud)。设计结果表明,采用Rocket I/O模块进行高速I/O设计,可极大简化片上逻辑电路和片外PCB版图设计。 关键词:Rocket I/O 抖动 差分线 通道绑定 眼图由于通信对带宽的需求迅猛增长,促使一系列基于差分、源同步、时钟数
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:125952
    • 提供者:weixin_38694343
  1. 通信与网络中的基于RocketI/O模块的高速工I/O设计

  2. 摘要:介绍了采用Videx-ⅡPR0系列FPCA设计的应用于下一代无线通信系统中的高速I/O。由于充分利用芯片中集成的Rocket I/O模块,并采用差分输入参考时钟、8B/10B编码、预加重处理、通道绑定技术等,实现了四个绑定通道的高速互连(2.5Gbaud)。设计结果表明,采用Rocket I/O模块进行高速I/O设计,可极大简化片上逻辑电路和片外PCB版图设计。       关键词:Rocket I/O 抖动 差分线 通道绑定 眼图      由于通信对带宽的需求迅猛增长,促使一系列基于差
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:125952
    • 提供者:weixin_38675970
  1. 使用基于FPCA的内核极限学习机进行高光谱图像分类

  2. 使用基于FPCA的内核极限学习机进行高光谱图像分类
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:663552
    • 提供者:weixin_38606656
« 12 »