您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP接口电路设计与编程

  2. 内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:10485760
    • 提供者:menglimin
  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于单片机的数字实时时钟的设计

  2. 1.1 方案论证与比较 方案一:基于FPGA的系统总体设计方法。为了实现:(1)显示年、月、日、时、分、秒、星期,并且可以进行调整时间;(2)可以设定闹钟和整点报时的功能,数字时钟在总体上主要分为三大部分:输入人机界面部分、FPGA核心功能部分和输出界面部分,其系统设计框图如图1-1所示。 图1-1 基于FPGA的系统设计方框图 方案二:采用单片机技术来实现数字钟的功能。系统以AT89C51单片机为核心控制器件,它除了具备微机CPU的数值计算功能外,还具有灵活强大的控制功能,以便实时检测系统的
  3. 所属分类:硬件开发

    • 发布日期:2010-08-14
    • 文件大小:1048576
    • 提供者:ck379004298
  1. 超高概率硬件工程师笔试题

  2. 硬件笔试题 模拟电路 1、基尔霍夫定理的内容是什么? 基尔霍夫定律包括电流定律和电压定律 电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。 电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。 2、描述反馈电路的概念,列举他们的应用。 反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。 反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。 负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出
  3. 所属分类:专业指导

    • 发布日期:2012-03-27
    • 文件大小:102400
    • 提供者:huangshuisheng
  1. ARM嵌入式系统开发典型模块(高清完整版)

  2. 第1部分 硬件典型模块 第1章 基于ARM的最小系统模块 3 1.1 嵌入式系统简介 3 1.1.1 嵌入式系统的概念 3 1.1.2 嵌入式系统的结构 3 1.1.3 嵌入式系统的特点 5 1.1.4 嵌入式系统的发展趋势 6 1.2 最小系统结构及框图 7 1.3 最小系统的电源设计 8 1.4 最小系统的时钟系统设计 14 1.5 最小系统的复位系统设计 17 1.6 最小系统的存储器系统设计 20 1.7 最小系统的软件设计 24 1.7.1 ARM嵌入式操作系统简介及选择 24 1.
  3. 所属分类:硬件开发

    • 发布日期:2014-10-25
    • 文件大小:8388608
    • 提供者:jsntghf
  1. FPGA控制VGA

  2. VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。 VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上百兆的工作频率特性为
  3. 所属分类:硬件开发

    • 发布日期:2014-12-06
    • 文件大小:189440
    • 提供者:jianfile
  1. FPGA——实时时钟芯片电路设计

  2. 本文主要讲解了FPGA的实时时钟芯片电路的设计,并给出了相应的电路图。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:27648
    • 提供者:weixin_38639089
  1. 多时钟域数据传递的Spartan-II FPGA实现

  2. 随着EDA技术的发展,由于其在电子系统设计领域中的明显优势,FPGA已经在许多方面得到了广泛应用,特别是在无线通信领域,FPGA以其极强的实时性,指令软件编程的极大灵活性赢得了巨大的市场。本文采用FPGA来设计一款广泛应用于计算机、Modem、数据终端以及许多其他数字设备之间的数据传输的专用异步并行通信接口芯片,实现了某一时钟域(如66 MHz)的8位并行数据到另一低时钟域(如40 MHz)16位并行数据的异步转换,并且客户可以根据自己的要求进行数据定义。完成数据在不同时钟域间的正确传递的同时防
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:232448
    • 提供者:weixin_38628362
  1. 基于Δ-Σ技术和FPGA的数据采集系统

  2. 为了改善传统数据采集系统运算能力差、分辨率低、可靠性低等缺点,结合Δ-Σ技术和FPGA,设计了一种多通道、高分辨率、宽动态范围的新型数据采集系统。提出了一种由Δ-Σ A/D转换芯片、高性能FPGA和DSP组成的数据采集系统方案及其硬件电路实现方法。系统利用A/D器件对信号进行滤波、放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号进行电路控制及实现数据缓存、数据传递等功能,由高速DSP芯片核心控制,对采样数据进行实时处理。系统能实现24位高分辨率、宽动态范围的信号数据采集与高速实时处理
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:398336
    • 提供者:weixin_38638004
  1. Motion JPEG视频压缩IP核的设计与实现

  2. 本文设计了一个高效的全流水线结构的Motion JPEG视频压缩IP核。在设计中提出了一种适合FPGA结构的并行快速矩阵转置电路结构和全流水线的二维离散余弦变换电路结构。在Altera公司的CycloneII系列芯片上搭建了包含NIOSII处理器和Motion JPEG视频压缩IP核在内的SOPC结构的验证系统。实验测得Motion JPEG视频压缩IP核可在50Mhz的时钟频率完成对NTSC制视频中亮度分量的实时压缩,在100Mhz的时钟频率完成对952×568连续亮度图像的实时压缩,帧率达1
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:149504
    • 提供者:weixin_38655682
  1. EDA/PLD中的一种基于FPGA的VGA图象信号发生器设计

  2. 1、引言   VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。   VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:222208
    • 提供者:weixin_38605133
  1. EDA/PLD中的基于FPGA的VGA图象信号发生器设计

  2. 1、引言   VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。   VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:222208
    • 提供者:weixin_38605188
  1. RFID技术中的高速异步FIFO的设计与实现

  2. 摘要:本文主要研究了用FPGA芯片实现异步FIFO的一种方法。通过对FPGA芯片内部EBRSRAM的深入研究.提出了一种利用格雷码对地址进行编码的异步FIFO设计方案。实践证明.增加了系统可靠性和应用灵活性。   引言   现代集成电路芯片中,随着设计规模的不断扩大.一个系统中往往含有数个时钟。多时钟带来的一个问题就是,如何设计异步时钟之间的接口电路。异步FIFO(First In First Out)是解决这个问题的一种简便、快捷的解决方案。使用异步FIFO可以在两个不同时钟系统之间快速而
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:202752
    • 提供者:weixin_38572979
  1. EDA/PLD中的多时钟域数据传递的FPGA实现

  2. 随着EDA技术的发展,由于其在电子系统设计领域中的明显优势,FPGA已经在许多方面得到了广泛应用,特别是在无线通信领域,FPGA以其极强的实时性,指令软件编程的极大灵活性赢得了巨大的市场。本文采用FPGA来设计一款广泛应用于计算机、Modem、数据终端以及许多其他数字设备之间的数据传输的专用异步并行通信接口芯片,实现了某一时钟域(如66 MHz)的8位并行数据到另一低时钟域(如40 MHz)16位并行数据的异步转换,并且客户可以根据自己的要求进行数据定义。完成数据在不同时钟域间的正确传递的同时防
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:102400
    • 提供者:weixin_38625192
  1. FPGA课程设计 实时时钟设计

  2. 电子时钟主要是利用电子技术将时钟电子化、数字化,拥有时钟精确、体积小、界面友好、可扩展性能强等特点,被广泛应用于生活和工作当中。FPGA——现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。DS1302是美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路,它可以对年、月、日、周、时、分、秒进行计时,具有闰年补偿功能
  3. 所属分类:专业指导

    • 发布日期:2021-03-03
    • 文件大小:5242880
    • 提供者:a997897336
  1. 单片机多机冗余设计及控制模块的VHDL语言描述

  2. 摘要:以三个单片机组成的系统为例介绍一种单片机多机冗余容错设计。阐述设计中关键的时钟同步技术和总线仲裁方法,给出控制模块的VHDL语言描述。 本文提出一种表决式单片机多机冗余设计方案。该方案不同于中央系统的多机冗余设计。大规模系统冗余大多采用完善而复杂的机间通讯协议实现系统重构,不太注重系统的实时性。本方案结构简单,易于实现,具有极强的实时性,没有电子开关切换总线的咔嗒声输出。单片机价格低廉、功能灵活,也使得该设计在类似仪器仪表的小系统中的运用成为可能。1设计原理设计结构如图1所示。完成整个冗余
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:117760
    • 提供者:weixin_38665411
  1. 多时钟域数据传递的FPGA实现

  2. 随着EDA技术的发展,由于其在电子系统设计领域中的明显优势,FPGA已经在许多方面得到了广泛应用,特别是在无线通信领域,FPGA以其极强的实时性,指令软件编程的极大灵活性赢得了巨大的市场。本文采用FPGA来设计一款广泛应用于计算机、Modem、数据终端以及许多其他数字设备之间的数据传输的专用异步并行通信接口芯片,实现了某一时钟域(如66 MHz)的8位并行数据到另一低时钟域(如40 MHz)16位并行数据的异步转换,并且客户可以根据自己的要求进行数据定义。完成数据在不同时钟域间的正确传递的同时防
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:103424
    • 提供者:weixin_38670529
  1. 基于FPGA的VGA图象信号发生器设计

  2. 1、引言   VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。   VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:281600
    • 提供者:weixin_38733676
  1. 一种基于FPGA的VGA图象信号发生器设计

  2. 1、引言   VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。   VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:290816
    • 提供者:weixin_38601446
  1. 高速异步FIFO的设计与实现

  2. 摘要:本文主要研究了用FPGA芯片实现异步FIFO的一种方法。通过对FPGA芯片内部EBRSRAM的深入研究.提出了一种利用格雷码对地址进行编码的异步FIFO设计方案。实践证明.增加了系统可靠性和应用灵活性。   引言   现代集成电路芯片中,随着设计规模的不断扩大.一个系统中往往含有数个时钟。多时钟带来的一个问题就是,如何设计异步时钟之间的接口电路。异步FIFO(First In First Out)是解决这个问题的一种简便、快捷的解决方案。使用异步FIFO可以在两个不同时钟系统之间快速而
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:267264
    • 提供者:weixin_38607864