您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的数字频率计设计

  2. 本文要设计一个8位十进制数字频率计,需要由四种器件来组成,即:测频控制信号发生器(FTCTRL)、有时钟使能的十进制计数器(CNT10)、32位锁存器(REG32B)、除法器模块(division). 因为是8位十进制数字频率计,所以计数器CNT10需用8个,7段显示LED7也需用8个. 频率测量的基本原理是计算每秒钟内待测信号的脉冲个数。 为此,测频控制信号发生器FTCTRL应设置一个控制信号时钟CLKK,一个计数使能信号输出端CNT_EN、一个与CNT_EN输出信号反向的锁存输出信号Loa
  3. 所属分类:硬件开发

    • 发布日期:2009-06-09
    • 文件大小:129024
    • 提供者:maochu
  1. EDA课程设计报告--八位频率计

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。直接测频法适用于高频信号的频率测量,通常采用计数器、数据锁存器及控制电路实现,并通过改变计数器阀门的时间长短
  3. 所属分类:硬件开发

    • 发布日期:2009-12-09
    • 文件大小:278528
    • 提供者:yueh5
  1. 基于FPGA的数字频率计

  2. 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存和译码显示电路4部分。其中分频模块输出的闸门信号控制计数器的计数。计数模块由八个十进制计数器组成,测量范围0HZ~99MHZ,各计数器的输出的BCD码送译码变成十进进制数送LCD显示
  3. 所属分类:硬件开发

    • 发布日期:2010-07-30
    • 文件大小:327680
    • 提供者:ltjliao
  1. 基于FPGA的数字频率计设计与仿真

  2. 基于FPGA的数字频率计设计与仿真,设计了一个简单的数字频率计,对于初学者有一定的帮助
  3. 所属分类:其它

    • 发布日期:2011-03-21
    • 文件大小:162816
    • 提供者:jixiang1119
  1. EDA设计-八位频率计设计

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更加重要。通过运用VHDL语言,实现8位数字频率计,并利用Quartus II 6.0集成开发环境进行编辑、综合、波形仿真,并下载到FPGA器件中,经实际电路测试,该系统性能可靠。
  3. 所属分类:专业指导

    • 发布日期:2011-04-11
    • 文件大小:329728
    • 提供者:yingshi01989
  1. 等精度数字频率计几种设计方案的实验研究

  2. 研究了采用不同器件、不同设计方法实现等精度频率计的5 种设计方案。依据等精度频率测量原理,分别针对51 单 片机、C8051F 单片机、FPGA 与单片机、FPGA 及SOPC 几种系统的等精度频率计设计方法、特点进行了详细的分析和实验 教学研究。以及在此基础上扩展实现周期测量、占空比测量、脉宽测量功能的方法。意在引导学生拓展思路,使等精度数 字频率计设计的实验教学实施具有启发性、开放性、探索性等特点。
  3. 所属分类:C/C++

    • 发布日期:2011-04-17
    • 文件大小:345088
    • 提供者:daisy_girl
  1. 多档位数字频率计设计报告

  2. 本报告详细论述了基于FPGA(Xilinx)的多档位数字频率计设计。采用 Verilog硬件描述语言,对各个单元电路及总体电路进行了细致的设计和仿真。 分频电路结构紧凑,在一个阶段的计数过程中产生所需的各个时钟信号,大大节省了系统资源。 门控电路,采用6位的十进制计数器,包含计数使能、清零、溢出标志等,并通过锁存器将固定的值送往数码管显示电路。 显示电路,采用数码管动态扫描方式。通过对档位以及所显值大小的判断,产生小数点控制信号和消隐信号,并通过动态扫描和数值一起送入对应的数码管。 系统运行良
  3. 所属分类:嵌入式

    • 发布日期:2012-04-23
    • 文件大小:474112
    • 提供者:nainiu21961123
  1. SOPC_PINLVJI

  2. 基于FPGA之SOPC的数字频率计,LCD12864显示,可显示周期、频率、脉宽!
  3. 所属分类:其它

    • 发布日期:2012-04-25
    • 文件大小:11534336
    • 提供者:banimeirla
  1. 数字频率计的设计报告

  2. EDA、这是一个基于FPGA设计的数字频率计,希望可以帮助到您。。。。。
  3. 所属分类:其它

    • 发布日期:2012-06-03
    • 文件大小:1048576
    • 提供者:qqyu1122
  1. 基于FPGA的4位数频率计设计

  2. 基于FEPGA的四位频率计,【摘要】: 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法。如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本文阐述了基
  3. 所属分类:项目管理

    • 发布日期:2012-06-04
    • 文件大小:245760
    • 提供者:qqyu1122
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1048576
    • 提供者:liupingtoday
  1. 六位十进制数字频率计

  2. 数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。随着现场可编程门阵列FPGA的广泛应用,以EDA工具作为开发手段,运用VHDL等硬件描述语言语言,将使整个系统大大简化,提高了系统的整体性能和可靠性。
  3. 所属分类:专业指导

    • 发布日期:2015-06-16
    • 文件大小:6291456
    • 提供者:sinat_16882197
  1. 基于FPGA的数字频率计的设计与实现

  2. 介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1%
  3. 所属分类:硬件开发

    • 发布日期:2008-11-27
    • 文件大小:334848
    • 提供者:dongdong1061
  1. 数字频率计结题报告.doc

  2. 本项目以现场可编程逻辑门阵列FPGA为核心,基于等精度测量频率的原理,利用Verilog硬件描述语言设计实现了频率计内部功能模块。采用STC89C52单片机与FPGA通信,将得到的数据运算处理,利用液晶显示器LCD1602对测量的频率、占空比、时间间隔等实时显示,充分发挥FPGA的高速数据采集能力和单片机的高效计算与控制能力,使两者有机地结合起来。 系统硬件采用两通道进行输入,利用OPA847小信号放大、TLV3501比较整形,得到FPGA能够顺利读取的频率的信号。为减小高频测频信号的耦合干扰和
  3. 所属分类:C

    • 发布日期:2020-04-19
    • 文件大小:919552
    • 提供者:qq_20321859
  1. 基于FPGA自适应数字频率计的设计与实现

  2. 绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使系统具有体积小、可靠性高、灵活性强及价格低廉等特点,同时还具有易于升级的特点。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:238592
    • 提供者:weixin_38670983
  1. 基于VHDL语言的数字频率计的设计方案

  2. 本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:538624
    • 提供者:weixin_38629976
  1. 电子测量中的基于VHDL语言的数字频率计的设计方案

  2. 摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:553984
    • 提供者:weixin_38640985
  1. EDA/PLD中的基于高速串行BCD码除法的数字频率计的设计

  2. 摘要:介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词:频率测量 周期测量 FPGA VHDL 状态机数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:91136
    • 提供者:weixin_38702726
  1. 基于FPGA的数字频率计设计

  2. 随着电子技术的发展,快速准确获得各种电子信号的频率显得越来越重要。但传统的频率计大多采用单元电路或单片机进行设计,存在测频范围窄,测量精度低,操作复杂和功能单一等问题。此数字频率计主要由AGC模块、整形模块、FPGA处理及显示模块组成,利用时钟脉冲计数的方式,实现正弦波和矩形波信号的频率、矩形波信号的占空比和输入的两路同频周期矩形波信号时间间隔的测量功能。该数字频率计测频范围宽,测量精度高,操作简单,稳定可靠。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:719872
    • 提供者:weixin_38501299
  1. 基于VHDL语言的数字频率计的设计方案

  2. 摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:546816
    • 提供者:weixin_38682054
« 12 3 4 »