点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA、蜂鸣器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于EDA技术的多功能数字时钟的ASIC设计
采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.
所属分类:
硬件开发
发布日期:2009-05-30
文件大小:268288
提供者:
armxing
基于单片机的数字实时时钟的设计
1.1 方案论证与比较 方案一:基于FPGA的系统总体设计方法。为了实现:(1)显示年、月、日、时、分、秒、星期,并且可以进行调整时间;(2)可以设定闹钟和整点报时的功能,数字时钟在总体上主要分为三大部分:输入人机界面部分、FPGA核心功能部分和输出界面部分,其系统设计框图如图1-1所示。 图1-1 基于FPGA的系统设计方框图 方案二:采用单片机技术来实现数字钟的功能。系统以AT89C51单片机为核心控制器件,它除了具备微机CPU的数值计算功能外,还具有灵活强大的控制功能,以便实时检测系统的
所属分类:
硬件开发
发布日期:2010-08-14
文件大小:1048576
提供者:
ck379004298
抢答器设计-FPGA
次设计在EDA开发平台QUARTUSⅡ6.0上利用VHDL语言设计六人抢答器电路。电路中设有六个抢答键,可供六人同时抢答;我们利用一个二十进制计数器,将其输入频率设定为一赫兹,成功实现了二十秒倒计时的功能;我们利用VHDL语言中的IF和CASE语句结合空操作语句NULL实现开始抢答与超前抢答的区别;各个模块配以一时钟频率由蜂鸣器输出可实现抢答成功、超前抢答犯规、超时抢答等各种情况的报警效果;本设计采用的是杭州康芯电子有限公司生产的GW48系列/SOPC/EDA实验开发系统,FPGA目标芯片型号
所属分类:
其它
发布日期:2012-01-12
文件大小:389120
提供者:
jh5254622
CPLD原理图和测试代码
资源包含了CPLD(EPM7128)原理,电路包含小系统和LED、按钮、蜂鸣器等,以及简单的测试程序,对于初学者可以按部就班快速入门学习。
所属分类:
其它
发布日期:2013-09-01
文件大小:563200
提供者:
iomboy
FPGA控制蜂鸣器奏乐
将《练习》简谱数据提取出,装入寄存器(存储器),在FPGA(我用的是EP2C5Q208C8)及时钟的控制下不断提取存储器中的数据,用蜂鸣器演奏。蜂鸣器必须是无源蜂鸣器。
所属分类:
硬件开发
发布日期:2013-09-04
文件大小:894976
提供者:
xubancun
FPGA例程大全
LCD显示、LCD显示波形、AD采集、DA转换、IIC协议EERO、PS2键盘VGA钢琴、PS2键盘解码、PS2鼠标实验、SPI协议DS1302、VGA显示驱动、并行流水灯、拨码流水灯、串口收发、独立按键消抖动、蜂鸣器奏音乐、红外遥控通信、数码管动态显示、数码管静态显示、贪吃蛇、温度传感DS18B20……
所属分类:
硬件开发
发布日期:2015-09-08
文件大小:33554432
提供者:
wjwj1991
基于FPGA的音乐播放系统的设计
应用VHDL描述语言,以QuartusII为开发工具设计一个基于younever平台的音乐播放系统,该系统完成使用蜂鸣器播放储存在ROM的多首乐曲的核心功能。 整体设计目标如下: 1、四个按键实现控制功能:播放、暂停、上一首选择、下一首选择; 2、红外遥控器实现附加控制功能:上一首选择、下一首选择、曲目1选择、曲目2选择、 曲目3选择; 3、FPGA内部使用ROM储存三首乐曲数据:《华工之歌》、《童话》、《安静》; 4、使用蜂鸣器播放电子音乐; 5、实现音乐流水灯的伴随效果。
所属分类:
嵌入式
发布日期:2018-03-17
文件大小:4194304
提供者:
qq_25952133
基于时钟分频的PWM发生器Verilog/VHDL程序
基于时钟分频的PWM发生器: 产生一个输出频率为50Hz、占空比为50%的PWM信号去驱动蜂鸣器的发声。 文件中包括Verilog和VHDL的两种语言的Quartus II程序,请您参考。
所属分类:
硬件开发
发布日期:2018-08-01
文件大小:128000
提供者:
u013344371
verilog语言实现电子琴
用verilog语言实现电子琴,输出接蜂鸣器或扬声器,顶层模块调用音调模块、音符模块、分频模块。演奏的乐曲为致爱丽丝(献给爱丽丝)。乐曲的乐谱及其每个音符对应的节拍长度保存在两个txt 文本中
所属分类:
硬件开发
发布日期:2018-02-03
文件大小:4096
提供者:
qq_27407299
ZX_2开发板fpga秒表设计(VHDL语言,含程序工程文件和源代码文本文件)
1、秒表接口设计 技术要点: 1)秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器的连接。 2)开关设置秒表报警器,每10秒钟,蜂鸣器鸣响1声,发光二极管闪烁。当计时达60分钟后,蜂鸣器鸣响10声。
所属分类:
嵌入式
发布日期:2019-01-11
文件大小:3145728
提供者:
kanolin
基于FPGA的十通道逻辑分析仪-74页精华项目教程.pdf
本文由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 10路逻辑分析仪实例基于芯航线FPGA学习套件进行开发,实例使用到了芯航线FPGA学习套件的FPGA主板、4.3寸TFT屏、矩阵键盘、红外遥控外设。设计使用FPGA采集10路数字波形数据,并存储在FPGA片上缓存RAM中,然后使用4.3寸TFT触摸液晶显示组件进行波形显示。整个逻辑分析仪系统可使用矩阵键盘或者红外遥控进行控制,以调整数据采样率、数据采样触发方式,并调整波形显示位置。在
所属分类:
硬件开发
发布日期:2020-02-17
文件大小:2097152
提供者:
zgmxs
基于FPGA的多功能时钟(verilog语言).zip
基于FPGA的多功能时钟(verilog语言) 基于GX-SOC/SOPC专业级创新开发实验平台,实现以下功能 1 数字钟功能:可以显示时、分、秒。 2 调时功能:可以校正时间。 3 闹钟功能:能对设置的时间进行蜂鸣器提醒。 4 秒表功能:能对设置的时间进行倒计时。 5 日期设置功能:可以显示年月日并进行设置。
所属分类:
硬件开发
发布日期:2020-01-31
文件大小:14680064
提供者:
qq_42816434
立创EDA原理图库与PCB库创建规范.pdf-立创EDA原理图库与PCB库创建规范_2019-08-06.pdf
立创EDA原理图库与PCB库创建规范.pdf-立创EDA原理图库与PCB库创建规范_2019-08-06.pdf通用二极管 Diode 稳压(齐纳)二极管 ZD? Zener diode 发光二极管 LED? Light-Emitting diode 三极管 Q? 常用编号 整流桥 DB? Diode brige MOS管 用U?是为了和Q?区分开 芯片 常用编号 有源晶振 OSC? Oscillator 无源晶振 X? External Crystal oscillator 保险丝 Fusc
所属分类:
其它
发布日期:2019-09-03
文件大小:1048576
提供者:
weixin_38743737
立创EDA原理图库与PCB库创建规范.pdf-立创EDA原理图库与PCB库创建规范_2019-08-16.pdf
立创EDA原理图库与PCB库创建规范.pdf-立创EDA原理图库与PCB库创建规范_2019-08-16.pdf通用二极管 Diode 稳压(齐纳)二极管 ZD? Zener diode 发光二极管 LED? Light-Emitting diode 三极管 Q? 常用编号 整流桥 DB? Diode brige MOS管 用U?是为了和Q?区分开 芯片 常用编号 有源晶振 OSC? Oscillator 无源晶振 X? External Crystal oscillator 保险丝 Fusc
所属分类:
其它
发布日期:2019-09-03
文件大小:1048576
提供者:
weixin_38743481
FPGA课设——豆浆机面板设计.zip
设计目的 设计基于FPGA的豆浆机控制器,用Verilog语言来描述系统功能,使其实现 (1)结合按键控制六个led小灯,完成豆浆机面板中五谷,湿豆,干豆,果汁,米糊玉米汁六档功能 (2)用两个拨码开关提供报警信号,对干烧报警、对溢出报警,定时完成报警 (3)用led点阵模块模拟电机和加热器的工作状态 2.2工作原理及系统框图 设计要求: (1)按键选择豆浆机模式,并用LED灯显示状态。 (2)按键启动豆浆机的电热器和电机。 (3)利用温度传感器实现先预热再转动电极的功能并实时监测温度。 (4)
所属分类:
硬件开发
发布日期:2019-07-26
文件大小:4194304
提供者:
qq_43437722
FPGA开发外设子板模块电路设计
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单片机(无论是冯诺依曼结构还是哈佛结构)的顺序操作有很大区别,也造成了FPGA开发入门较难。目前国
所属分类:
其它
发布日期:2020-07-10
文件大小:313344
提供者:
weixin_38558623
模拟技术中的FPGA开发外设子板模块电路设计详解
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单片机(无论是冯诺依曼结构还是哈佛结构)的顺序操作有很大区别,也造成了FPGA开发入门较难。目前国
所属分类:
其它
发布日期:2020-10-19
文件大小:229376
提供者:
weixin_38626242
集成电路中的FPGA开发外设子板模块电路设计
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单片机(无论是冯诺依曼结构还是哈佛结构)的顺序操作有很大区别,也造成了FPGA开发入门较难。目前国
所属分类:
其它
发布日期:2020-10-19
文件大小:207872
提供者:
weixin_38704922
基于EDA的音乐播放器的设计
本设计是一种采用FPGA芯片的可编程性,基于EDA技术所实现的音乐自动播放器,用音乐自动演奏模块和音乐硬件演奏电路两种不同的方法,使蜂鸣器实现“两只老虎”、“梁祝”、“欢乐颂”三首音乐的自动播放。其中第一种方法音乐硬件演奏电路分为六个模块,主要由十一位分频器、八位二进制计数器、分频预置数查找表电路、音乐节拍和音调发生查表模块、锁相环模块及分频模块组成。第二种方法主要由状态机实现,利用改变状态机的状态从而改变蜂鸣器的频率,最后实现了音乐的自动播放。按键状态为01时,选择两只老虎,按键状态为10时,
所属分类:
硬件开发
发布日期:2021-03-06
文件大小:8388608
提供者:
rsy_6
FPGA开发外设子板模块电路设计详解
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单片机(无论是冯诺依曼结构还是哈佛结构)的顺序操作有很大区别,也造成了FPGA开发入门较难。目前国
所属分类:
其它
发布日期:2021-01-20
文件大小:312320
提供者:
weixin_38569219
«
1
2
»