您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 正弦波设计正弦波信号发生器

  2. 本系统由FPGA、单片机控制模块、键盘、LCD液晶显示屏、DAC输出电路和末级放大电路构成。仅用单片FPGA就实现了直接数字频率合成技术(DDS),产生稳幅正弦波,并在数字域实现了AM、FM、ASK、PSK等四类调制信号。调制信号既可由用户输入参数由FPGA内部生成,也可以从外部输入。整个系统结构紧凑,电路简单,功能强大,可扩展性强。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-29
    • 文件大小:107520
    • 提供者:czyiwyp
  1. 用FPGA设计数字存储示波器

  2. 摘要:介绍基于现场可编程门阵列(FPGA),采用模拟/数字、 数 字/ 模拟转换器件和 R AM( U T 6 2 - 2 5 6) 静 态存储 器件 , 完成 了数 字存储示波器的功 能。经测试 , 整机 功能齐全 , 输 出波形稳定 , 没有 明显失真 。
  3. 所属分类:硬件开发

    • 发布日期:2010-06-17
    • 文件大小:148480
    • 提供者:beibei873185
  1. 基于FPGA的函数发生器

  2. 运用了基于嵌入式处理器的SOPC技术,可以将DDS、控制电路等集成在一片FPGA芯片上,用较简单的电路即实现了正弦信号的产生以及AM、FM、FSK、ASK等多种信号调制功能。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-16
    • 文件大小:192512
    • 提供者:njy2237
  1. 基于FPGA的模拟调制器的设计

  2. 本设计选用EP2C5T144C8N型FPGA作为主控制器件,主要完成调制波的产生和调幅、调频的FPGA实现;采用STC89C52作为协控制器,一方面完成对FPGA和DDS芯片传输频率控制字;另一方面在调制时传输调幅控制字和调频控制字;选用AD9851 型DDS芯片产生高频载波信号。本设计主要实现的内容主要分为三部分:一是利用AD9851产生20MHZ的载波信号;二是利用FPGA产生1KHZ到20KHZ的调制波信号;三是利用FPGA实现AM调制和FM调制,要求调制度可变。最后利用Quartus
  3. 所属分类:硬件开发

    • 发布日期:2011-08-02
    • 文件大小:1048576
    • 提供者:luomeigang
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. DDS 正弦波发生

  2. 本系统由FPGA、单片机控制模块、键盘、LCD液晶显示屏、DAC输出电路和末级放大电路构成。仅用单片FPGA就实现了直接数字频率合成技术(DDS),产生稳幅正弦波,并在数字域实现了AM、FM、ASK、PSK等四类调制信号。调制信号既可由用户输入参数由FPGA内部生成,也可以从外部输入。整个系统结构紧凑,电路简单,功能强大,可扩展性强。
  3. 所属分类:其它

    • 发布日期:2012-05-15
    • 文件大小:214016
    • 提供者:wuxilao
  1. 正弦信号发生器

  2. 本系统基于直接数字频率合成(DDS)技术,以单片机和FPGA为控制核心,利用DDS集成芯片实现了在1Hz~20MHz频率范围内正弦信号的无失真输出,输出信号的频率稳定度达到了10-5。通过功率放大后,在输出端接50Ω负载的条件下输出电压峰峰值满足在10V±1V范围内。在此基础上,系统还扩展了输出AM、FM、ASK、PSK、FSK等多种调制信号的功能。另外,系统提供的矩阵键盘和点阵式液晶显示器还实现了良好的人机交互,能够设置功能并将相关信息显示出来。
  3. 所属分类:电信

    • 发布日期:2012-11-15
    • 文件大小:921600
    • 提供者:a626329489
  1. 基于AD9954的正弦信号发生器

  2. 本系统以单片机和FPGA为控制核心,实现了一种基于DDS集成芯片AD9954的正弦信号发生器。正弦信号输出频率为1KHz~40MHz,频率稳定度优于10-6,频率步进为100Hz。经过可控增益放大、后级功率放大等模块,在50Ω 电阻负载上,正弦信号的幅度在全频带内能够稳幅在6V±0.1V内,在中频区信号幅度能够在0~8V范围内任意调节。本系统还实现了AM、FM、2ASK、2FSK和2PSK等多种调制信号。其中FM信号最大频偏可分为5kHz/10kHz二级程控调节;AM信号调制度ma以步进量10
  3. 所属分类:硬件开发

    • 发布日期:2014-01-21
    • 文件大小:1036288
    • 提供者:a626329489
  1. 基于FPGA生成AM调幅波

  2. 代码是基于FPGA生成AM调幅波,直接可以使用的。
  3. 所属分类:其它

    • 发布日期:2017-06-22
    • 文件大小:4194304
    • 提供者:qq_38338412
  1. 正弦信号发生器的设计

  2. 本系统由FPGA、单片机控制模块、键盘、LCD液晶显示屏、DAC输出电路和末级放大电路构成。仅用单片FPGA就实现了直接数字频率合成技术(DDS),产生稳幅正弦波,并在数字域实现了AM、FM、ASK、PSK等四类调制信号。调制信号既可由用户输入参数由FPGA内部生成,也可以从外部输入。整个系统结构紧凑,电路简单,功能强大,可扩展性强。
  3. 所属分类:硬件开发

    • 发布日期:2008-12-26
    • 文件大小:129024
    • 提供者:cjcyx1987
  1. 使用VIVADO进行FPGA信号的调制与解调

  2. 使用VIVADO进行信号的调制与解调,题目:(1)载波信号频率范围:1M-10MHz,分辨率0.01MHz; (2)调制信号为单频正弦波信号,频率范围:1kHz-10kHz,分辨率0.01kHz; (3)AM波表达式[1+ma(cosW1t+cosW2t)]cosWct (4)调制深度0-1.0,步进0.1,精度优于5%; (5)调制信号位宽为 位和解调信号位宽为 位,其他信号位宽自定义,解调误差优于1%,并利用MATLAB对数据进行验证; (6)载波信号频率、调制信号频率和调制深度由VIO控
  3. 所属分类:其它

    • 发布日期:2019-05-26
    • 文件大小:99614720
    • 提供者:f1275928612
  1. 《趣味FPGA》.pdf

  2. 入门级FPGA学习材料,简单明了,易学易会!了解FPGA从这本书开始主界而 菜单栏 58 工具栏 编辑/调试区… 控制台 ⅹ语言-流水灯…… y语言-程序示例 着自着非非着着看音着自着着 28 mcu综合应用 非着着着·着着·着着 75 游戏简介 硬件框架… 76 自制手柄按键映射……… 软件框架 看自 78 VGA显示区域布局 六、按键底层逻辑( ver i log 七、按键上层程序(y语言) 八、vga底层逻辑( ver i log)… 82 九 ram底层逻辑( ver i log 85
  3. 所属分类:Hadoop

    • 发布日期:2019-07-15
    • 文件大小:3145728
    • 提供者:abcdef1986
  1. Zynq-7000&ZynqMP;启动配置和启动文件.pdf

  2. Zynq-7000&ZynqMP;启动配置和启动文件,讲述了Zynq-7000&ZynqMP;的一些基本配置和简单应用方法。保留 SD 0 保留 PLL模式 使用PII 0 旁路PLL MIO第0组电压 2.5V/3.3V MIO第1组电压 2.5V/3.3V L 8V 1.2.2 Zynq UltraScale+ MPSoC 启动模式如表1.2所示。 表1.2 Boot modes MIO Non Secure Signed Mode Descr iption M Location Secur
  3. 所属分类:C

    • 发布日期:2019-07-16
    • 文件大小:1048576
    • 提供者:qq_37680897
  1. 在FPGA上使用SystemVerilog实现12小时制时钟(可实现24小时制)

  2. 实现了一个时钟计数器。h、min、sec和pm的输出为12小时制,AM时,pm输出为0,PM时,pm输出为1。load和init_*等信号用于加载时钟状态。12小时制显式时,小时的范围为1~12。
  3. 所属分类:硬件开发

    • 发布日期:2020-06-16
    • 文件大小:68608
    • 提供者:yinyeyy
  1. 【FPGA】基于vivado的am调制与解调(verilog)

  2. 本设计为基于vivado的am调制与解调(verilog),具体指标如下: (1)载波信号频率范围:1M-10MHz,分辨率0.01MHz; (2)调制信号为单频正弦波信号,频率范围:1kHz-10kHz,分辨率0.01kHz; (3)调制深度0-1.0,步进0.1,精度优于5%; (4)载波信号频率、调制信号频率和调制深度可设置;
  3. 所属分类:电信

    • 发布日期:2020-06-21
    • 文件大小:62914560
    • 提供者:dovings
  1. DSP中的浅析基于DSP_C54X窄带中频抽样的理论及实现

  2. 1 引言   软件无线电是通信领域发展中的前沿技术之一,它集数字信号处理、DSP/FPGA、无线通信和计算机软硬件技术于一体,充分体现了现代通信技术的高性能特点。本文在讨论基本的带通抽样定理基础上,分析欠抽样率对带通信号采样的频谱搬移特点,同时结合对普通的AM调幅接收机中频信号的采样、滤波与处理,以获得基带的语音信号。本文讨论的中频窄带抽样实现的基本框图如图1所示。   信号采集的前面部分可以是普通AM接收机,输入信号是fx,通过混频输出的中频信号fi=fl-fx,这里确定fi=465kHz,
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:184320
    • 提供者:weixin_38638309
  1. FPGA实验-AM.zip

  2. 本实验利用DE2-115开发板及AD、DA扩展板实现一个数字式AM调制解调器,并要求测试调制解调器的功能和解调性能。ADDA扩展板是 利用HSMC接口进行扩展的子卡,相当于FPGA的一个外设。 2)扩展板提供两路65M,14位采样分辨率的ADC以及两路125M,14位采样精度的DAC。将设计好的AM调制器代码下载到演示板,调制信号由FPGA内部产生,设置调参数,包括载波频率,调制信号频率,调制指数。用示波器观察DAC
  3. 所属分类:专业指导

    • 发布日期:2020-10-17
    • 文件大小:153092096
    • 提供者:luolaihua2018
  1. 基于FPGA和Nios系统设计的智能电子测试仪器

  2. 介绍了一款以FPGA和NIOS系统为核心设计的智能电子测试仪器。该仪器主要围绕友晶公司的Altera DE270开发板进行开发,借助直接数字频率合成(DDS)技术与FPGA芯片的可编程、易修改的特性,实现了正弦波、余弦波、三角波、方波、锯齿波5种基础波形与AM、FM、2ASK、2PSK 4种调制信号的输出,并且在LCD液晶屏上实时显示输出波形。此外,对于外部反馈信号,系统利用NiosⅡ嵌入式微处理器对信号做进一步的处理,例如波形的幅度变换、频率测量、电压测量和幅频特性分析等。该智能电子测试仪器
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:1048576
    • 提供者:weixin_38631182
  1. 通信与网络中的基于FPGA的16QAM调制器设计与实现

  2. 0 引言 为了满足现代通信系统对传输速率和带宽提出的新要求。人们不断地推出一些新的数字调制解调技术。正交幅度调制解调(quadrature ampli-tude modulation and demodulation)就是一种高效的数字调制解调方式。与其它调制技术相比,这种调制解调技术能充分利用带宽,且具有抗噪声能力强等优点。因而在中、大容量数字微波通信系统、有线电视网络高速数据传输、卫星通信等领域得到广泛应用。 1 16QAM调制原理 一般情况下,正交振幅调制的表达式为:
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:200704
    • 提供者:weixin_38662089
  1. 基于FPGA的数字(ASK/FSK/PSK/MSK/GMSK)、模拟(AM/FM)调制设计,代码+文档。

  2. 内容详细介绍了基于FPGA的数字模拟调制技术,内有相关代码,其中对相对复杂的MSK调制原理,GMSK的高斯低通滤波器设计做了相关说明,介绍了在VIVADO平台的DDS正弦信号发生器、根据FIR滤波器设计高斯低通等经典IP的使用。适合新手和想做相关知识的大学生下载学习,希望能对你有所帮助。
  3. 所属分类:硬件开发

    • 发布日期:2021-03-06
    • 文件大小:3145728
    • 提供者:qq_34978341
« 12 »