点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA中的处理器IP概述
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
SOPC系统设计入门教程
前言 目录 第一章 概述 1.1 SOPC的概念 1.2 SOPC系统设计流程 1.2.1 SOPC Builder的设计流程 1.2.2 SOPC Builder的设计阶段 1.2.3 SOPC系统开发流程 1.3 SOPC系统开发环境 1.4 本书中的系统配置 第二章 SOPC系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.5 乘法支持 2.2.6 中断支持 2.2.
所属分类:
iOS
发布日期:2009-05-31
文件大小:5242880
提供者:
chxinrui
SOPC系统学习教程
前言 目录 第一章 概述 1.1 SOPC的概念 1.2 SOPC系统设计流程 1.2.1 SOPC Builder的设计流程 1.2.2 SOPC Builder的设计阶段 1.2.3 SOPC系统开发流程 1.3 SOPC系统开发环境 1.4 本书中的系统配置 第二章 SOPC系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.5 乘法支持 2.2.6 中断支持 2.2.
所属分类:
iOS
发布日期:2010-03-24
文件大小:5242880
提供者:
zhengmm1985
SOPC系统设计入门教程
邵舒渊等编《SOPC系统设计入门教程》前言目录第一章 概述1.1 SOPC的概念1.2 SOPC系统设计流程1.2.1 SOPC Builder的设计流程1.2.2 SOPC Builder的设计阶段1.2.3 SOPC系统开发流程1.3 SOPC系统开发环境1.4 本书中的系统配置第二章 SOPC系统构架2. 1 系统模块框图2. 2 Nios CPU2.2.1 指令总线主端口2.2.2 数据总线主端口2.2.3 缓冲存储器2.2.4 移位单元2.2.5 乘法支持2.2.6 中断支持2.2.
所属分类:
iOS
发布日期:2007-12-28
文件大小:6291456
提供者:
hxh820
SOPC 系统设计入门教程
SOPC ,系统设计入门教程 前言 目录 第一章 概述 1.1 SOPC 的概念 1.2 SOPC 系统设计流程 1.2.1 SOPC Builder 的设计流程 1.2.2 SOPC Builder 的设计阶段 1.2.3 SOPC 系统开发流程 1.3 SOPC 系统开发环境 1.4 本书中的系统配置 第二章 SOPC 系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.
所属分类:
iOS
发布日期:2010-07-23
文件大小:7340032
提供者:
y646635088
CoreABC中文数据手册
CoreABC概述 APB总线控制器内核(CoreABC)是一个简单、可配置的、低门数、可编程状态机\控制器,它主要是面向高级微控制器总线结构(AMBA高级外围总线(APB)基础设计的实现。尤其适用于以下情况: • 需要一个可编程操纵装置,但由于费用或资源\大小约束,像Core8051s 或 ARM® Cortex™-M1功能齐全的CPU不可用。 • 一个功能齐全的CPU基系统由于性能原因需要一个基于可编程卸载引擎(或协处理器)子系统的CoreABC • 一个使用CoreAI或CorePWM的
所属分类:
嵌入式
发布日期:2013-06-20
文件大小:488448
提供者:
y498218525
SOPC系统入门教程
第一章 概述 1.1 SOPC 的概念 1.2 SOPC 系统设计流程 1.2.1 SOPC Builder 的设计流程 1.2.2 SOPC Builder 的设计阶段 1.2.3 SOPC 系统开发流程 1.3 SOPC 系统开发环境 1.4 本书中的系统配置 第二章 SOPC 系统构架 2.1 系统模块框图 2.2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.5 乘法支持 2.2.6 中断支持 2.2.7
所属分类:
iOS
发布日期:2009-04-02
文件大小:5242880
提供者:
bufubaoni
软硬FPGA软硬件协同设计 视频.txt
课程简介 该课程是FPGA在嵌入式系统领域的应用,以XILINX的MICROBLAZE 32位软核处理器为载体,介绍嵌入式系统中软件和硬件协同设计和协同调试的方法,诠释All Programmable在嵌入式系统设计中的重要意义。 分享到: 课程目录 课程讨论 第35讲:Vivado高级设计技术 5 634 第34讲:基于HLS实现矩阵相乘 5 603 第33讲:基于HLS实现时序逻辑 5 288 第32讲:在Vivado中看逻辑门的内部逻辑结构 5 857 第31讲:从组合逻辑、时序逻辑和矩
所属分类:
专业指导
发布日期:2019-05-25
文件大小:114
提供者:
drjiachen
EDA/PLD中的PicoBlaze处理器IP Core的原理与应用
摘要:详细分析8位微处理器IP core PicoBlaze的结构、原理与设计方案;介绍PicoBlaze的指令集和调试工具pblazeIDE,讨论PicoBlaze的编程方案和应用设计实例;列举几种PicoBlaze的应用方案。 关键词:PicoBlaze 微处理器 知识产权内核1 概述PicoBlaze 8位微处理器是Xilinx公司为Virtex系列FPGA、Spartan-Iitxi系列FPGA和CoolRunner-II系列CPLD器件设计嵌入式专用IP Core。它解决了常量编
所属分类:
其它
发布日期:2020-12-10
文件大小:96256
提供者:
weixin_38654315
FPGA中的处理器IP概述
可编程逻辑业对微处理器核的报道层出不穷,包括与ARM和MIPS的协议,这些讨论已经持续了数年。然而,讨论的主题大体上没什么改变,诸如采用硬核还是软核?采用供应商的特定标准还是行业标准?这些核如何用来全方位地支持生态系统?如何根据成本、功耗和性能来选择微处理器?如何根据应用来选择核? 嵌入式微处理器的情况也没有太大的改变:设计人员可以选择供应商的特定软核,例如莱迪思的LatticeMico32(图1)、Altera的Nios II和Xilinx的MicroBlaze(目前没有供应商提供硬核)
所属分类:
其它
发布日期:2021-01-19
文件大小:106496
提供者:
weixin_38651286