您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA串行口驱动器

  2. 本代码经反复调试完成,VHDL编写,波特率可调,可用FPGA,CPLD.的各种型号实现
  3. 所属分类:硬件开发

    • 发布日期:2010-02-04
    • 文件大小:5120
    • 提供者:EAST2010
  1. 基于FPGA的RS232异步串行口IP核设计

  2. 基于FPGA的RS232异步串行口IP核设计,可供学习研究使用,非常实用
  3. 所属分类:硬件开发

    • 发布日期:2010-09-09
    • 文件大小:176128
    • 提供者:wanwandejingjin
  1. fpga串口通信

  2. 在串行总线中,经常使用的接口有是SPI(Serial Peripheral Interface,串行外设接口)、 (Inter Integrated Circuit,内部集成电路总线)、UART(Universal Asynchronous Receiver Transmitter,通用异步接收发送器)。这三种串行总线除了硬件接口方面不同之外,协议上也有较大的区别,其中UART协议最为复杂,本文将对UART协议及实现进行论述。 本设计是在QuartusII 9.0软件平台上,利用Verilog
  3. 所属分类:硬件开发

    • 发布日期:2011-12-28
    • 文件大小:582656
    • 提供者:hunningtu_lq
  1. FPGA和单片机串行通信接口的实现

  2. 现场可编程逻辑器件(FPGA)在高速采集系统中的应用越来越广,由于FPGA对采集到的数据的处理能力比较差,故需要将其采集到的数据送到其他CPU系统来实现数据的处理功能,这就使FPGA系统与其他CPU系统之间的数据通信提到日程上,得到人们的急切关注。本文介绍利用VHDL语言实现 FPGA与单片机的串口异步通信电路。 整个设计采用模块化的设计思想,可分为四个模块:FPGA数据发送模块,FPGA波特率发生控制模块,FPGA总体接口模块以及单片机数据接收模块。本文着重对FPGA数据发送模块实现进行说明
  3. 所属分类:硬件开发

    • 发布日期:2012-05-03
    • 文件大小:94208
    • 提供者:zhangqinguili
  1. 基于nexys3开发板的串行口通信VHDL代码

  2. 基于nexys3开发板的串行口通信VHDL代码,将板子上的标有UART的miniusb和电脑usb相连,打开串口调试助手,键盘输入的内容将会传入fpga,并且用8位led显示该字符的ASCII码;同时,fpga将键盘输入内容回传回主机,在终端上显示出来。
  3. 所属分类:硬件开发

    • 发布日期:2013-01-16
    • 文件大小:8192
    • 提供者:michaelwang51
  1. 基于vhdl的串行发送器,状态机编写

  2. 设计一个串行数据发送器。并行8位数据‘Z’载入发送器后,通过串行口‘X’输出。具体要求如下 1、信号‘load’用来指示数据载入是否完成。当load变为1时,说明数据Z已经载入完成。当load变为0时开始发送数据。 2、Z的低位先发送 3、在发送Z之前先发送起始位‘0’ 4、Z发送完毕后,再发送奇偶校验位,(设计位偶校验位,即发送的8位数据+奇偶校验位9位数据‘1’的个数为偶);然后再发送结束位‘1’; 5、结束位发送完毕,empty输出‘1’;
  3. 所属分类:嵌入式

    • 发布日期:2018-03-07
    • 文件大小:218112
    • 提供者:weixin_41776235
  1. 零基础学FPGA(九)串行口通信电路设计

  2. 以前在学单片机的时候,觉得串口通信其实很简单,只要一个指令数据就能轻易的接收或者发送。前几天试着用FPGA实现,发现里面的学问还不少,并没有想象的那么简单。当然代码肯定是参考别人的,不过我还是认真研究了整段代码的,下面的程序就是我在看懂了别人代码后自己敲的,花了也不少时间,理解的也差不多,下面我就在这里给那些和我一样的初学者介绍一下吧,解释的不对的地方还望各位大神指正,大家好一起学习~
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:63488
    • 提供者:weixin_38599430
  1. 一种高可靠性的计算机与FPGA串行通信的实现

  2. 主要介绍以FPGA为硬件平台的下位机与计算机(上位机)进行串行通信,将串口功能集成到单片FPGA内,运行中波特率可调,经过适当的倍、分频实现了零误差的波特率发生器,提高了数据传输的可靠性。上位机上编写VB程序负责主设备的发送命令并接收显示来自FPGA回发的数据,实验结果表明通信可行,可靠性高。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:91136
    • 提供者:weixin_38623080
  1. 基于FPGA单片机的多机串行通信网络

  2. 本文的主要目的是基于FPGA设计一个集成16个简单UART(通用异步接收发送设备)的模块,该模块采用VHDL语言描述。主单片机通过并口与FPGA相连,FPGA通过16个UART分别与16个从单片机相连,实现单片机串行通信网络系统。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:76800
    • 提供者:weixin_38547882
  1. FPGA的单片机多机串行通信网络

  2. 本文的主要目的是基于FPGA设计一个集成16个简单UART(通用异步接收发送设备)的模块,该模块采用VHDL语言描述。主单片机通过并口与FPGA相连,FPGA通过16个UART分别与16个从单片机相连,实现单片机串行通信网络系统。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:76800
    • 提供者:weixin_38646914
  1. 嵌入式系统中FPGA的被动串行配置方式

  2. 绍一种在嵌放式系统中使用微处理器被动串行配置方式实现对FPGA配置的方案,将系统程序及配置文件存在系统Flash中,利用微处理器的I/O口产生配置时序,省去配置器件;讨论FPGA的各种配置方式及各种配置文件的使用;详述被动串行配置的时序及在嵌入式系统中实现的软硬件设计;说明本方案的优越性及应用前景。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:86016
    • 提供者:weixin_38624437
  1. 零基础学FPGA(十)牛刀小试——串行口通信电路设计

  2. 以前在学单片机的时候,觉得串口通信其实很简单,只要一个指令数据就能轻易的接收或者发送。前几天试着用FPGA实现,发现里面的学问还不少,并没有想象的那么简单。当然代码肯定是参考别人的,不过我还是认真研究了整段代码的,下面的程序就是我在看懂了别人代码后自己敲的,花了也不少时间,理解的也差不多,下面我就在这里给那些和我一样的初学者介绍一下吧。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:180224
    • 提供者:weixin_38705252
  1. 通信与网络中的浅谈串行RapidIO交换器的应用优势

  2. EMIF64 是由 Texas Instruments 开发的一款专利接口,在业内应用多年,反响良好。但是,EMIF64 现正用于从未尝试的 DSP 至 DSP 连接等应用。本文阐述了与以相同有效带宽运行的串行 RapidIO交换器相比,采用 FPGA 的八端口 EMIF64 交换器具有的优缺点。   外部存储器接口(EMIF),External Memory Interface,是TMS DSP器件上的一种接口。一般来说,EMIF可实现DSP与不同类型存储器(SRAM、Flash RAM、D
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:210944
    • 提供者:weixin_38618540
  1. 基于FPGA的RS232异步串行口IP核设计

  2. 数据采集系统经常采用UART异步串行通信接口作为系统的短距离串行通信。相对于传统的UART器件来说,把具有UART功能的IP核集成在FPGA中的更有利于提高数据采集系统的可靠性和稳定性,减小电路板面积。该系统设计的UART IP核通过仿真验证,经综合、编译、嵌入FPGA,成功实现系统通信。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:328704
    • 提供者:weixin_38682086
  1. 大容量串行e-Flash的FPGA配置方案

  2. 本方案提出了一种基于大容量串行e-Flash的XilinxSpartanlI系列FPGA在线配置的方法。该方案适用于采用MCU的嵌入式系统中,占用MCU的I/O口资源少,且可以实现ROM的共享。MCU程序采用C语言编写,便于在单片机、ARM等MCU间的移植。经过实际测试,配置XC2S30仅需数秒,可以应用在对设备开机时间要求不高的场合。本方案已经应用在某电力测量设备中,效果理想,运行可靠。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:205824
    • 提供者:weixin_38502915
  1. 通信与网络中的基于FPGA实现异步串行通信

  2. 摘要:为了适应全数字化自动控制更加广泛的应用,采用现场可编程门阵列(FPGA)对异步串行通信控制器(UART)进行多模块的系统设计的方法,使串口通信的集成度更高。   对UART系统结构进行了模块化分解,可分为三个模块:FPGA波特率发生器控制模块、FPGA数据发送模块及数据接收模块。采用Verilog语言描述硬件功能,利用Xilinx公司的FPGA芯片,在Xilinx ISE Design Suite 13.4环境下进行设计、编译、综合、下载。采用第三方仿真工具ModelSim进行模拟仿真。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:262144
    • 提供者:weixin_38740397
  1. 单片机与DSP中的基于PCI总线模块的多通道串行数据采集系统设计

  2. 目前市面上有多种数据采集卡,但其应用都具有一定的局限性,不可能完全满足用户的需求。本文介绍的数据采集卡可应用于某视频图像采集系统中,数据源发送多路同步串行数据,然后经过数据采集卡传入上位机用以进行后续分析。上位机向外写控制字并转换后以异步串行方式输出。用以控制视频图像的采集。本系统将PCI接口逻辑和其他用户逻辑集成于一片FPGA中,因而大大节省了资源,便于进行串口扩展及其他功能的添加,性能良好,用途广泛。   1 PCI总线   PCI总线是一种高性能的局部总线,具有32位可升级到64位的、
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:265216
    • 提供者:weixin_38537941
  1. EDA/PLD中的基于FPGA和单片机的串行通信接口设计

  2. 摘要:本文针对由FPGA构成的高速数据采集系统数据处理能力弱的问题,提出FPGA与单片机实现数据串行通信的解决方案。在通信过程中完全遵守RS232协议,具有较强的通用性和推广价值。   1 前言   现场可编程逻辑器件(FPGA)在高速采集系统中的应用越来越广,由于FPGA对采集到的数据的处理能力比较差,故需要将其采集到的数据送到其他CPU系统来实现数据的处理功能,这就使FPGA系统与其他CPU系统之间的数据通信提到日程上,得到人们的急切关注。本文介绍利用VHDL语言实现 FPGA与单片机的
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:110592
    • 提供者:weixin_38732811
  1. 通信与网络中的IDT扩展高性能串行RapidIO中央包交换机系列

  2. IDT推出中央包交换机(CPS)IDT系列新成员。通过提供高达10个4x端口的10G连通性,新款器件为客户提供了更多带宽、生产率以及性能的机会。由此增加的吞吐率带来了系统在高带宽密集度应用的优势,从3.5G和4G无线构架到下一代企业存储,图像应用以及更高级应用。此外,串行RapidIO(sRIO)交换机强调了嵌入式应用的互联需求,其功能性集中到分布式DSP、FPGA或处理器,其它交换机或其它sRIO器件路由包。   与CPS系列其它成员一样,80KSW005集成了自产的第四代IDT SerD
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:44032
    • 提供者:weixin_38746818
  1. 通信与网络中的实现FPGA与PC的串行通信

  2. 电子设计应用2004年第10期 摘 要:本文主要介绍了基于FPGA技术实现与PC串行通信的过程,给出了各个模块的具体实现方法,分析了实现结果,验证了串行通信的正确性。关键词:串行通信;FPGA 引言串行通信即串行数据传输,实现FPGA与PC的串行通信在实际中,特别是在FPGA的调试中有着很重要的应用。调试过程一般是先进行软件编程仿真,然后将程序下载到芯片中验证设计的正确性,目前还没有更好的工具可以在下载后实时地对FPGA的工作情况和数据进行分析。通过串行通信,可以向FPGA发控制命令让其
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:83968
    • 提供者:weixin_38737283
« 12 3 4 5 6 7 8 »