您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA器件选型研究

  2. 现场可编程门阵列FPGA有集成度高、体积小、灵活可重配置、实验风险小等优点,在复杂数字系统中得到了越来越广泛的应用。随着FPGA技术的成熟和不断飞速发展,数字电路的设计只需一片FPGA器件、一些存储设备和一些电气接口匹配电路的解决方案已成为主流选择方案。根据多年的应用经验,相关数字系统中,FPGA器件的选型非常重要,不合理的选型会导致一系列的后续设计问题,有时甚至会使设计失败;合理的选型不光可以避免设计问题,而且可以提高系统的性价比,延长产品的生命周期,获得预想不到的经济效果。
  3. 所属分类:硬件开发

    • 发布日期:2011-01-05
    • 文件大小:58368
    • 提供者:liu_pf
  1. 用VHDL语言设计基于FPGA器件的高采样率FIR滤波器

  2. 用VHDL语言设计基于FPGA器件的高采样率FIR滤波器
  3. 所属分类:硬件开发

    • 发布日期:2011-04-06
    • 文件大小:2097152
    • 提供者:Augusdi
  1. fpga器件的应用研究

  2. fpga器件的应用研究fpga器件的应用研究fpga器件的应用研究fpga器件的应用研究
  3. 所属分类:硬件开发

    • 发布日期:2011-05-11
    • 文件大小:2097152
    • 提供者:dk262883272
  1. fpga器件配置模式.pdf

  2. 主要讲述fpga器件多种配置模式,并行模式及主从模式,串行模式及外设模式
  3. 所属分类:硬件开发

    • 发布日期:2011-11-02
    • 文件大小:231424
    • 提供者:zhihuiwang2008
  1. FPGA器件的在线配置方法

  2. 本文主要介绍了基于SRAM LUT结构的FPGA器件的上电配置方式。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:81920
    • 提供者:weixin_38656064
  1. Cyclone II系列FPGA器件问答

  2. 本文搜集整理了Cyclone II系列FPGA器件问答23道,希望对你的学习有帮助。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:89088
    • 提供者:weixin_38645133
  1. FPGA器件的在线配置方法

  2. 多任务电路结构重配置即将多个配置文件分区存储到外部存储器中,然后由单片机接收不同的命令,以选择读取不同存储器区的数据下载到FPGA器件,实现在线配置成多种不同的工作模式。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:153600
    • 提供者:weixin_38709466
  1. EDA/PLD中的SoC类FPGA器件设计难题解决方案

  2. 主要FPGA供应商已经开始销售集成了硬核处理器内核的低成本FPGA器件,SoC类FPGA器件最终会成为主流。为能够充分发挥所有重要FPGA的灵活性,这些器件提供了FPGA设计人员和软件工程师还不熟悉的新特性。设计人员需要考虑怎样在FPGA和处理器之间初始化这些资源并进行分配,管理复杂的连接,以及处理器外设的各种设置。   I/O限制   您可能会说,“I/O有什么问题?FPGA有很多I/O!”然而,FPGA现在采用了功能强大的双核Cortex-A9处理器,需要高性能存储器系统。如果您不需要处
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:197632
    • 提供者:weixin_38727980
  1. 美高森美新推安全特性业界提供最安全的FPGA器件

  2. 全球领先的功率、安全性、可靠性和性能差异化之半导体解决方案供应商美高森美公司(Microsemi Corporation)宣布提供新型超安SmartFusion2:registered: SoC FPGA和 IGLOO2:registered:FPGA器件,它们在器件、设计和系统层次上的安全特性都比其他领先FPGA制造商更先进。新的数据安全特性现已成为美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可让开发人员充分利用器件本身所具有的同级别器件中的最
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:63488
    • 提供者:weixin_38744778
  1. EDA/PLD中的CPLD/FPGA器件的配置方法

  2. CPLD和FPGA都支持边界扫描(JTAG)模式,JTAG端口用于边界扫描测试、器件配置、应用诊断等,符合IEEE 1532/IEEE 1149,1规范。每个CPLD/FPGA器件都有专用的JTAG端口,JTAG端口有4个引脚,具体描述见表1。   通过JTAG下载线将CPLD/FPGA器件与计算机连接起来,就可以将配置文件下载到器件中,如图1所示。图2给出一个系统中同时存在CPLD、FPGA和配置芯片时JTAG连线的结构图,可以分别将对应的配置文件下载到这些器件里。            
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:246784
    • 提供者:weixin_38726007
  1. EDA/PLD中的CPLD/FPGA器件的开发过程

  2. 实现PLD器件功能最关键的技术是计算机辅助设计(CAD)。CAD技术和设计软件及开发环境对于 CPLD/FPGA的设计至关重要,尤其是FPGA器件更依赖于开发软件,CPLD/FPGA器件厂商都推出了自己的集成 开发环境(IDE),Xilinx公司最新的IDE为ISE 9.1,Altera公司的IDE为QUARTUS II。应用这些IDE软件 ,可以实施以下任务:初始的设计输人、综合、实现(包括翻译、映射、布局布线)、仿真验证及器件的 下载配置,来完成完整的设计流程,如图1所示。 图1    G
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:56320
    • 提供者:weixin_38551431
  1. EDA/PLD中的基于FPGA器件的Sobel算法实现

  2. 0引言   边缘检测技术是图像处理的一项基本技术,在工业、航天、医学、军事等领域中有着广泛的应用。边缘检测算法的实现涉及复杂的计算步骤,故对处理速度有较高要求。采用FPGA器件实现系统设计是一种纯硬件的解决方案,该方案可以使系统具备较高的实时性,能比较好地解决软件编程方式所导致的处理速度问题。   1 Sobel算法   在众多的图像边缘检测算法中,Soble算法具有计算简便、检测效果好等优点,是一种被广泛应用的算法。Sobel算法依据图像边缘的灰度值会产生突变的原理,来对像素的灰度值进行
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:238592
    • 提供者:weixin_38698860
  1. FPGA器件有三类配置下载方式

  2. FPGA器件有三类配置下载方式
  3. 所属分类:电子政务

    • 发布日期:2020-11-09
    • 文件大小:845824
    • 提供者:weixin_39992374
  1. EDA/PLD中的Actel推出世界首个智能型混合信号FPGA器件

  2. 爱特公司(Actel Corporation)宣布推出世界首个智能型混合信号FPGA器件SmartFusion,该产品现正投入批量生产。SmartFusion器件带有Actel经过验证的FPGA架构,该架构包括基于ARM Cortex-M3硬核处理器的完整微控制器子系统,以及可编程Flash模拟模块。SmartFusion器件能让嵌入式产品设计人员使用单芯片便能轻易构建所需要的系统,获得全部所需功能,而且无需牺牲产品性能。   智能型混合信号FPGA现投入生产   Smartgrid Tec
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:87040
    • 提供者:weixin_38500630
  1. EDA/PLD中的Actel推出智能型混合信号FPGA器件SmartFusion

  2. 爱特公司(Actel Corporation)宣布推出世界首个智能型混合信号FPGA器件SmartFusion,该产品现正投入批量生产。SmartFusion器件带有Actel经过验证的FPGA架构,该架构包括基于ARM Cortex-M3硬核处理器的完整微控制器子系统,以及可编程Flash模拟模块。SmartFusion器件能让嵌入式产品设计人员使用单芯片便能轻易构建所需要的系统,获得全部所需功能,而且无需牺牲产品性能。   Smartgrid Technologies首席技术官David
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:112640
    • 提供者:weixin_38499349
  1. EDA/PLD中的FPGA器件配置电平和接口标准

  2. Xilinx的所有FPGA器件都基于SRAM的内部结构,因此为在每次FPGA加电后开始工作之前必须将配置数据加载到器件内部的SRAM中,这个过程称为“配置”。(Configuration)。配置完成之后,FPGA复位其寄存器,使能各个输刀输出引脚,器件即可实现设计者要求的逻辑功能。   1.配置电平和接口标准   Virtex-4、Virtex-5和Spartan-3系列器件增加和修改了一些与配置有关的专用引脚,这些专用引脚如下。   (1)VCCAUX辅助电源:在Virtex-4、Vir
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:69632
    • 提供者:weixin_38712548
  1. EDA/PLD中的FPGA器件配置流程

  2. Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。   (1)配置存储器清除阶段(如图1所示)   在该流程中,检测VCCINT是否大于1V,辅助电源rCCAUX是否大于2V,BANK4(VCCO_4)的电源电压是否大于1V。所有的非配置引脚,即用户输入/输出引脚被上拉(与HSWAP_EN的状态有关),INIT_B初始化状态信号,DONE将信号置为低
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:181248
    • 提供者:weixin_38729607
  1. 通信与网络中的低功耗FPGA器件简化了航天系统的设计

  2. 低功耗、可重编程的RT ProASIC3器件简化了航天系统的设计   为了继续提供满足航天设计人员需求的创新硅解决方案,Actel宣布推出业界首个面向太空飞行应用以Flash为基础,耐辐射的FPGA器件。全新的低功耗RT ProASIC?3器件具有可重编程功能,可简化原型构建和硬件时序确认,同时提供至关重要的辐射引发配置翻转的免疫能力。这款新产品结合同时发布的全新RTAX-DSP解决方案 (详情请参阅另一份新闻稿“ACTEL为业界领先的RTAX太空FPGA增添尖端DSP功能”),扩展了Acte
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:121856
    • 提供者:weixin_38627590
  1. EDA/PLD中的Xilinx 发布大容量的领域优化FPGA 器件

  2. 面对市场对更大带宽的需求呈现的指数型增长态势,电子设备制造商在提升系统性能、产品更快上市方面面临越来越大的压力。为此,赛灵思公司(Xilinx, Inc. 宣布开始批量供应 Virtex?-5 SX240T 和 FX200T 两款器件,同时还新推出了 Virtex-5 TXT FPGA 平台,旨在帮助高性能系统的架构和设计人员实现高性能、低功耗以及产品尽快推向市场等方面的目标。基于业界领先的高性能 Virtex-5 FPGA 架构,这些器件为客户提供了性能最高的可配置 DSP 平台、唯一嵌入 P
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:61440
    • 提供者:weixin_38548434
  1. EDA/PLD中的SiliconBlue针对超低功耗手持装置发表单芯片FPGA器件

  2. SiliconBlue近日发表创新的超低功耗单芯片FPGA器件,全新的单芯片iCE FPGA系列采用台积电的65纳米LP(Low Power, 低功率)标准CMOS工艺,整合了该公司的NVCM(Non-Volatile Configuration Memory, 非易失性配置存储器) 专利技术,能减少额外使用闪存PROM(可编程只读存储器)的成本,且更易于使用。   根据Semico调查研究,对于可编程逻辑芯片而言,手持式应用是一个快速增长的市场,预估可编程逻辑芯片在这些应用领域的市场值
  3. 所属分类:其它

    • 发布日期:2020-11-21
    • 文件大小:76800
    • 提供者:weixin_38621386
« 12 3 4 5 6 7 8 9 10 ... 50 »