您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SYNTHESIS OF ARITHMETIC CIRCUITS:FPGA, ASIC, and Embedded Systems

  2. 对各种数学运算进行分析,如加减乘除、开方等,介绍当前常用的算法,以及在FPGA上实现的关键技术,是一本难得的好书
  3. 所属分类:硬件开发

    • 发布日期:2010-04-01
    • 文件大小:7340032
    • 提供者:winters_sl
  1. FPGA实现开方运算.pdf

  2. 不使用main函数情况下 FPGA实现开方运算
  3. 所属分类:其它

    • 发布日期:2012-01-15
    • 文件大小:139264
    • 提供者:xmas1990
  1. 基于FPGA的交流电测量仪设计方案

  2. 基于!"#$ 的交流电测量仪的设计 摘要! 根据交流采样的原理!设计出基于’()$ 开方算法!解决了实时计算电压有效值和频率的 问题" 充分发挥’()$ 硬件并行计算的特性!实现高速运算和可靠性的结合+ 能够较好地解决精度与 速度的问题" 为稳定控制装置快速判断元件故障提供了充足时间! 满足电力系统实时性# 可靠性的 要求" 关键词! 交流采样$’()$$$&89;:";$逐次比较开方算法
  3. 所属分类:硬件开发

    • 发布日期:2012-12-11
    • 文件大小:319488
    • 提供者:noodles5320
  1. 在FPGA中用verilog实现开方运算

  2. 在FPGA中用verilog实现开方运算
  3. 所属分类:硬件开发

    • 发布日期:2013-04-25
    • 文件大小:873472
    • 提供者:hhbdhz
  1. 基于FPGA的相控阵延迟聚焦算法的实现

  2. 在整个超声相控阵系统中,延迟聚焦算法是关键,提高延迟量的精度可以提高整个系统精度。本课题通过对超声相控阵技术中的延迟细分法则的研究,最终实现两种延迟模式,粗延迟和细延迟。粗延迟是指发射脉冲高电平的持续时间只能是延迟模块的控制时钟周期的整数倍;在细延迟中我们可以对延迟模块的控制时钟进行多相位的分频,最终可以提高延迟模块可以达到的精度。FPGA内部集成的增强型锁相环可以实现多相位时钟信号,利用这些多相位的时钟信号,我们可以将延迟量的精度提高。本设计是基于FPGA平台,巧妙地借助FPGA内部集成的增
  3. 所属分类:嵌入式

    • 发布日期:2013-08-04
    • 文件大小:2097152
    • 提供者:d674545363
  1. fpga复数开方sqrt

  2. 使用JPL算法实现的fpga复数sqrt的近似运算,附件中有源代码和算法文献描述
  3. 所属分类:硬件开发

    • 发布日期:2018-07-30
    • 文件大小:259072
    • 提供者:chen_8494
  1. 回波信号多普勒相位计算方法在FPGA上的实现

  2. 多普勒相位作为被测目标信息获取的重要来源,其计算精度成为基于FPGA实现合成孔径雷达实时回波模拟技术的关键要素。本文针对多普勒相位计算过程中存在的数值开方运算以及FPGA中专用开方器件的缺失性问题,在保证原始数据的仿真精度以及满足大位宽数据的仿真需求基础下,以Xilinx Virtex6 sx315t 为硬件平台,使用两种FPGA常用的近似方法——泰勒级数展开和CORDIC算法,对于多普勒相位的定点求解进行了程序设计与实现,并将仿真结果与MATLAB双精度理论数据进行对比,验证了精度的有效性。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:80896
    • 提供者:weixin_38500572
  1. 基于FPGA的交流电测量仪的设计

  2. 根据交流采样的原理,设计出基于FPGA开方算法,解决了实时计算电压有效值和频率的问题。充分发挥FPGA硬件并行计算的特性,实现高速运算和可靠性的结合, 能够较好地解决精度与速度的问题。为稳定控制装置快速判断元件故障提供了充足时间,满足电力系统实时性、可靠性的要求。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:254976
    • 提供者:weixin_38557980
  1. 一种基于FPGA实现的优化正交匹配追踪算法设计

  2. 针对压缩感知重构算法中正交匹配追踪(OMP)算法在每次迭代中不能选取最优原子问题,对OMP算法进行优化设计,保证了每次迭代的当前观测信号余量最小,并提出了一种基于FPGA 实现的优化OMP算法硬件结构设计。在矩阵分解部分采用了修正乔列斯基(Cholesky)分解方法,回避开方运算,以减少计算延时,易于FPGA实现。整个系统采用并行计算、资源复用技术,在提高运算速度的同时减少资源利用。在Quartus II 开发环境下对该设计进行了RTL 级描述,并在FPGA仿真平台上进行仿真验证。仿真结果验证了
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:401408
    • 提供者:weixin_38601499
  1. 正交匹配追踪算法的优化设计与FPGA实现

  2. 设计了一种基于FPGA的正交匹配追踪(Orthogonal Matching Pursuit,OMP)算法的硬件优化结构,对OMP算法进行了改进,大大减少了乘法运算次数;在矩阵分解部分采用了交替柯列斯基分解(Alternative Cholesky Decomposition,ACD)方法避免开方运算,以减小计算延迟,整个系统采用并行计算、资源复用技术,在提高运算速度的同时减少资源利用。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:280576
    • 提供者:weixin_38726007
  1. 基于FPGA的交流电测量仪的设计

  2. 根据交流采样的原理,设计出基于FPGA开方算法,解决了实时计算电压有效值和频率的问题。充分发挥FPGA硬件并行计算的特性,实现高速运算和可靠性的结合, 能够较好地解决精度与速度的问题。为稳定控制装置快速判断元件故障提供了充足时间,满足电力系统实时性、可靠性的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:204800
    • 提供者:weixin_38742460
  1. EDA/PLD中的基于FPGA的交流电测量仪的设计

  2. 摘  要: 根据交流采样的原理,设计出基于FPGA开方算法,解决了实时计算电压有效值和频率的问题。充分发挥FPGA硬件并行计算的特性,实现高速运算和可靠性的结合, 能够较好地解决精度与速度的问题。为稳定控制装置快速判断元件故障提供了充足时间,满足电力系统实时性、可靠性的要求。   在电力调度自动化系统中,测量电压和频率是最重要的功能。如何快速、准确地采集显得尤为重要。目前根据采集信号的不同,可分直流采样和交流采样两种方式,直流采样虽然设计简单,但无法实现实时信号的采集;变送器的精度和稳定性对测
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:207872
    • 提供者:weixin_38720461
  1. FPGA\Verilog实现开方、平方、取余等数学算法

  2. FPGA\Verilog实现开方、平方、取余等数学算法,已经在硬件中实际验证过,计算没有问题,验证硬件是黑金的AX530
  3. 所属分类:互联网

    • 发布日期:2020-11-07
    • 文件大小:11534336
    • 提供者:qq_39521541
  1. 乘除法和开方运算的FPGA串行实现

  2. 乘除法和开方运算的FPGA串行实现、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:309248
    • 提供者:weixin_38611508
  1. 基于FPGA的交流电测量仪的设计

  2. 摘  要: 根据交流采样的原理,设计出基于FPGA开方算法,解决了实时计算电压有效值和频率的问题。充分发挥FPGA硬件并行计算的特性,实现高速运算和可靠性的结合, 能够较好地解决精度与速度的问题。为稳定控制装置快速判断元件故障提供了充足时间,满足电力系统实时性、可靠性的要求。   在电力调度自动化系统中,测量电压和频率是重要的功能。如何快速、准确地采集显得尤为重要。目前根据采集信号的不同,可分直流采样和交流采样两种方式,直流采样虽然设计简单,但无法实现实时信号的采集;变送器的精度和稳定性对测量
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:264192
    • 提供者:weixin_38654855