您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 图像处理算法的FPGA实现研究(毕业设计论文)

  2. 图像处理算法 FPGA实现研究 毕业设计 论文 图像处理算法 FPGA实现研究 毕业设计 论文 图像处理算法 FPGA实现研究 毕业设计 论文 图像处理算法 FPGA实现研究 毕业设计 论文 图像处理算法 FPGA实现研究 毕业设计 论文
  3. 所属分类:其它

    • 发布日期:2009-06-04
    • 文件大小:903168
    • 提供者:zgx176095883
  1. 交织与解交织的算法研究及FPGA实现

  2. 交织与解交织的算法研究及FPGA实现 交织与解交织的算法研究及FPGA实现 交织与解交织的算法研究及FPGA实现 交织与解交织的算法研究及FPGA实现 交织与解交织的算法研究及FPGA实现
  3. 所属分类:其它

    • 发布日期:2009-12-12
    • 文件大小:2097152
    • 提供者:wangyanshang
  1. FIR数字滤波器分布式算法的原理及FPGA实现

  2. 在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
  3. 所属分类:其它

    • 发布日期:2010-01-07
    • 文件大小:595968
    • 提供者:zxzbxd
  1. 基于 3DES算法的电话加密研究及其 FPGA实现

  2. 此资源是有关基于 3DES算法的电话加密研究及其 FPGA实现
  3. 所属分类:其它

    • 发布日期:2010-05-05
    • 文件大小:330752
    • 提供者:s3061818139
  1. 彩色AC-PDP扫描驱动控制时序的FPGA实现研究.pdf

  2. 彩色AC-PDP扫描驱动控制时序的FPGA实现研究
  3. 所属分类:嵌入式

    • 发布日期:2011-09-17
    • 文件大小:201728
    • 提供者:r_e_n_y_u
  1. FIR数字滤波器的FPGA实现研究

  2. FIR数字滤波器的FPGA实现研究,需要就拿去吧
  3. 所属分类:其它

    • 发布日期:2012-12-16
    • 文件大小:392192
    • 提供者:shiyuhong07
  1. FIR数字滤波器的FPGA实现研究

  2. FIR数字滤波器的FPGA实现研究,对于FPGA相关开发系统有很大的参考价值。
  3. 所属分类:硬件开发

    • 发布日期:2014-01-24
    • 文件大小:392192
    • 提供者:kim39172210
  1. JPEG200中5_3离散小波多层变换FPGA实现研究

  2. JPEG200中5_3离散小波多层变换FPGA实现研究
  3. 所属分类:硬件开发

    • 发布日期:2014-08-21
    • 文件大小:1048576
    • 提供者:zhandl100
  1. FIR数字滤波器的FPGA实现研究

  2. FIR数字滤波器的FPGA实现研究。详细描述关于FIR数字滤波器的实现。
  3. 所属分类:硬件开发

    • 发布日期:2017-10-15
    • 文件大小:392192
    • 提供者:kangchiiii
  1. RS编译码的FPGA实现研究_叶清贵.caj

  2. RS编译码的FPGA实现研究_叶清贵,这是一篇期刊文献,但是对于编译码RS的实现有着重要的作用。适合基础小白从头开始学起。亲测有用。推荐
  3. 所属分类:其它

    • 发布日期:2020-04-22
    • 文件大小:2097152
    • 提供者:wz9hkj88
  1. 高频电力电子电路建模和仿真的FPGA实现研究

  2. 高频电力电子电路建模和仿真的FPGA实现研究,迟颂,杨颖华,随着电力电子的高频化发展趋势,高频仿真技术受到越来越多的重视。基于CPU、DSP的仿真技术已难以解决高频开关动作带来的大量复杂计
  3. 所属分类:其它

    • 发布日期:2020-01-09
    • 文件大小:364544
    • 提供者:weixin_38612648
  1. 以太网媒体访问控制_MAC_及其FPGA实现研究.pdf

  2. 提出一种多电平变流器空间矢量控制(space vector modulation,SVM)集成电路(integrated circuit,IC)的设计方法。所提出的多电平SVMIC是建立在参考电压分解的通用多电平SVM算法的基础上,适用于任何电平数目的多电平变流器。采用可编程逻辑门阵列(field-programmable gate array,FPGA)实现所提出的多电平SVM IC。基于FPGA的多电平SVM IC具有高速的处理能力,在数字控制器中专门用于脉冲信号的发生,可解决多电平SVM算
  3. 所属分类:电信

    • 发布日期:2019-08-02
    • 文件大小:180224
    • 提供者:weixin_45098561
  1. FIR数字滤波器的FPGA实现研究

  2. FIR数字滤波器是数字多普勒接收机的重要组成部分,因此,研究FIR数字滤波器的实现技术具有重要意义。随着FPGA技术的不断发展,FPGA逐渐成为信号处理的主流器件。而在FPGA中,数字滤波器不同的实现方法所消耗的FPGA资源是不同的,且对滤波器的性能影响也有较大差异。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:80896
    • 提供者:weixin_38644688
  1. JPEG2000中5/3离散小波多层变换FPGA实现研究

  2. 本文提出了一种快速、有效的JPEG 2000 5/3小波变换的VLSI设计结构,该结构将数据的奇偶分裂、边界延拓嵌入到地址产生单元对双端口RAM的操作中,不需要额外的计算单元,采用移位-相加操作代替卷积操作,通过Verilog编写RTL级代码并进行功能仿真,最后完成了在FPGA上的验证,最高时钟频率达到156 MHz,整体性能优越。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:271360
    • 提供者:weixin_38741101
  1. JPEG2000中53离散小波多层变换FPGA实现研究

  2. 本文提出了一种快速、有效的JPEG 2000 5/3小波变换的VLSI设计结构,该结构将数据的奇偶分裂、边界延拓嵌入到地址产生单元对双端口RAM的操作中,不需要额外的计算单元,采用移位-相加操作代替卷积操作,通过Verilog编写RTL级代码并进行功能仿真,最后完成了在FPGA上的验证,最高时钟频率达到156 MHz,整体性能优越。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:272384
    • 提供者:weixin_38742927
  1. 单片机与DSP中的FIR数字滤波器的FPGA实现研究

  2. 如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。   根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:253952
    • 提供者:weixin_38723027
  1. 一种快速FFT捕获算法及其FPGA实现研究

  2. 典型FFT捕获方法可以完成码相位的并行捕获,较滑动相关方法可以更快捕获GPS信号,但是仍比较耗时。利用频域移动等于时域乘以指数信号的特性,可以在1ms时间内完成多普勒频率的搜索,实现码相位和频率域的同时并行捕获,给出了FPGA实现的结构设计,结果表明该方法资源消耗小,捕获速度快,是一种优秀的快速捕获技术。
  3. 所属分类:其它

    • 发布日期:2021-03-11
    • 文件大小:132096
    • 提供者:weixin_38630139
  1. Laplacian图像边缘检测器的FPGA实现研究

  2. 介绍了Laplacian边缘检测算法模型,边缘检测工作流程,分布式运算原理,阐述了用FPGA实现的一个Lapla鄄cian图像边缘检测器的设计,包括系统总体设计,主要模块的设计思想和系统仿真结果。该检测器采用了流水式数据输入和高速分布式卷积运算等技术,具有良好的实时处理性能,若系统工作时钟为100MHz,则处理一幅1024×1024的图像的时间仅需0.01s左右。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:627712
    • 提供者:weixin_38506835
  1. FIR数字滤波器的FPGA实现研究

  2. 为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE10.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计。结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:811008
    • 提供者:weixin_38635979
  1. Laplacian图像边缘检测器的FPGA实现研究

  2. 1 引言   边缘可定义为图像中灰度发生急剧变化的区域边界,它是图像基本的特征,是图像分析识别前必不可少的环节,是一种重要的图像预处理技术。边缘检测主要就是(图像的)灰度变化的度量、检测和定位,它是图像分析和模式识别的主要特征提取手段,在计算机视觉、图像分析等应用中起着重要的作用,是图像分析与处理中研究的热点问题。   数字信号和图像处理算法的实现有多种途径,传统上多采用语言编程实现,便于使用的还有基于专用单片机来实现(一般称为可编程DSP单片机)以及在VLSI上实现某种算法的专用集成电路芯
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:549888
    • 提供者:weixin_38593701
« 12 3 4 5 6 7 8 9 10 ... 50 »