您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 用FPGA实现DDS的设计

  2. 详细讲述了用FPGA实现DDS的方法,包括内部程序的内容,系统地整体结构。相信对于大家会有很大的帮助和启发。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-18
    • 文件大小:270336
    • 提供者:woshiwuhaichao
  1. DDS信号源的FPGA实现.doc

  2. DDS信号源的FPGA实现,这里给出DDS信号源的FPGA设计方案。
  3. 所属分类:硬件开发

    • 发布日期:2009-10-23
    • 文件大小:219136
    • 提供者:xujing0207
  1. 详细介绍了FPGA实现DDS的设计

  2. 详细介绍了FPGA实现DDS的设计,对论文的写作非常有帮助哈详细介绍了FPGA实现DDS的设计,对论文的写作非常有帮助哈
  3. 所属分类:硬件开发

    • 发布日期:2010-11-12
    • 文件大小:270336
    • 提供者:ytb522
  1. FPGA实现DDS报告

  2. DDS的设计大多是应用HDL(Hardware Descr iption Language)对其进行逻辑描述。整个设计可以很容易地实现参数改变和设计移植,给设计者带来很大的方便。Verilog HDL就是其中一种标准化的硬件描述语言,它不仅可以进行功能描述,还可以对仿真测试矢量进行设计。
  3. 所属分类:硬件开发

    • 发布日期:2010-11-21
    • 文件大小:338944
    • 提供者:anffjy
  1. FPGA实现DDS(包括Qii工程和设计论文)

  2. 此为在学校创新团队学习FPGA后提交的课程设计,难度和质量甚至超过毕业设计,可直接供毕业设计使用或者参考。文件包含quartusii工程,各模块硬件描述语言,和仿真文件,以及设计论文。
  3. 所属分类:硬件开发

    • 发布日期:2010-11-23
    • 文件大小:4194304
    • 提供者:coolouba
  1. 电子系统课程设计\基于FPGA的直接数字频率合成器的设计.doc

  2. 本设计是利用EDA技术设计的电路, 该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计
  3. 所属分类:硬件开发

    • 发布日期:2011-02-08
    • 文件大小:6291456
    • 提供者:chenchangpingok
  1. DDS多波形信号发生器的设计与实现

  2. 详细介绍了直接数字频率合成器(DDS)的工作原理、基本结构.在参考大量DDS相关文献的基础上, 提出了符合结构的DDS设计方案,利用DDS技术设计了一种高频率精度的多波形信号发生器,此设计基于可编 程逻辑器件FPGA,采用Max+PlusⅡ开发平台,由Verilog_HDL编程实现.
  3. 所属分类:其它

    • 发布日期:2011-03-15
    • 文件大小:1048576
    • 提供者:hhlzwl
  1. 基于ARM及FPGA实现的嵌入式触摸屏任意信号发生器

  2. 以FPGA/Cyclone II-EP2C8Q208芯片为核心,采用12 bit AD7920作为DAC,由带触摸屏的256色5.7英寸CSTN彩色液晶屏、快捷键等组成人机交互界面的硬件平台,Delphi7.0与USB1.1完成上位机图形操作界面通信,在ARM/S3C44B0X的控制下,实现基于DDS的单通道便携式任意信号发生器。除了可产生±10 V/0.01 Hz~30 MHz的正弦波等常规波形外,还能输出数码流、调制信号、随机噪声、扫频信号等,特别是时域或频域的自定义波形,而且信号参数均是
  3. 所属分类:嵌入式

  1. 基于fpga的dds的设计

  2. 基于fpga,实现dds的设计,有完整的工程,及用modelsim仿真,对以后的学习会有很大帮助。
  3. 所属分类:其它

    • 发布日期:2012-05-05
    • 文件大小:2097152
    • 提供者:konglidan0408
  1. 基于FPGA和DDS的信号源设计

  2. 本文在DDS技术工作原理的基础上,介绍基于FPGA实现DDS的设计方法,并给出该系统合成的波形。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:79872
    • 提供者:weixin_38576229
  1. 基于FPGA的三相正弦DDS的设计与实现

  2. 本文根据实际需要,设计出符合特定需要的三相正弦DDS电路,通过实验证明,利用FPGA 合成DDS是一个较好的解决方法,具有良好的实用性和灵活性。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:87040
    • 提供者:weixin_38630463
  1. 直接数字频率合成器的FPGA实现

  2. 本文在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率,设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。供读者学习设计参考。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:72704
    • 提供者:weixin_38588394
  1. FPGA实现DDS的设计

  2. 随着科技的发展,对信号发生器各方面的要求越来越高。传统的信号发生器由于波形精度低、频率稳定性差等缺点,已经不能满足许多实际应用的需要,所以必须研究新的信号发生器以满足实际应用的要求。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:89088
    • 提供者:weixin_38732744
  1. 直接数字频率合成器的FPGA实现

  2. 直接数字频率合成(DDS)技术属第三代频率合成技术,与第二代基于锁相环频率合成技术相比,利用DDS技术合成的输出波形具有良好的性能指标本。设计采用Xilinx公司Spartan-3系列的XC3S200芯片和高速16位D/A转换器MAX5885。在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率。设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。从测试结果可看出,该系统工作稳定、可靠,并具有较好的参考与实用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:157696
    • 提供者:weixin_38741101
  1. EDA/PLD中的基于FPGA与DDS的信号源设计与实现

  2. 目前,大多通信设备都是针对某一种或少量几种固定的通信体制、信号调制样式以及信号特征参数,例如GSM移动通信信号只有GMSK一种调制样式,其调制速率为22.8 Kbit/s,因此这类通信设备中的数字信号激励器或数字波形形成电路大多采用专用集成芯片实现。而本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。   1 数学模型   为了保证高性能以及灵活性,现代通信对抗干扰设备通常采用FPGA+DAC的工作模式,在一些快速
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:295936
    • 提供者:weixin_38552083
  1. EDA/PLD中的基于FPGA 的三相正弦DDS 的设计与实现

  2. 摘要:利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的三相正弦信号发生器。正弦调制波的产生采用查表法,仅将1/4周期的正弦波数据存入ROM中,减少了系统的硬件开销。经过仿真和电路测试,输出波形完全达到了技术要求,证明了设计的正确性和可行性。   1. 引言   直接数字频率合成器(DDS)技术,是根据相位的概念出发直接合成所需的波形的一种 新的频率合成原理,是一种把一系列数字形式的信号通过DAC转换成模拟形式信号合成技术。 具有频率切换速度快,
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:199680
    • 提供者:weixin_38530846
  1. 通信与网络中的基于Nios II和DDS的雷达信号源的设计

  2. 1 引言   一般的雷达信号源实现主要有三种方式:第一种方式是采用DDS和MCU控制器件结合的方式;第二种是DDS、MCU控制器件和FPGA等可编程器件结合的方式:第三种是由FPGA等可编程器件实现DDS的方式。第一种方式利用专用DDS器件可以产生具有较好的杂散抑制和谐波抑制性能的雷达波形。控制简单。但不易于实现复杂波形的控制时序,灵活性差:第二种方式不仅可以产生有较好杂散抑制性能的雷达波形。还易于产生各种复杂的雷达信号,但附加了控制器和时序生成器,增大了电路的复杂性:第三种方式适用于产生特定
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:268288
    • 提供者:weixin_38721652
  1. 基于DDS的雷达校准信号源设计与实现

  2. 为了校准相控阵雷达的接收信道,设计出一种基于DDS的弱信号源。采用单片机和FPGA控制DDS芯片AD9852产生脉冲线性调频与单频连续波信号,单片机的并口接口提供初始化DDS的寄存器设置, FPGA提供DDS的寄存器地址及控制信号,更主要的是提供时序控制脉冲触发信号源的输出和关断。结果表明,信号源可以输出幅度为-45 dBm、杂散优于70 dB的弱信号,完全满足校准相控阵雷达接收信道的性能要求,而且具有结构简单、可编程、可扩展、性能好、系统稳定及实用性强等优点。该设计同样适用于其他多信道接收工程
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:849920
    • 提供者:weixin_38591223
  1. 基于FPGA 的三相正弦DDS 的设计与实现

  2. 摘要:利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的三相正弦信号发生器。正弦调制波的产生采用查表法,仅将1/4周期的正弦波数据存入ROM中,减少了系统的硬件开销。经过仿真和电路测试,输出波形完全达到了技术要求,证明了设计的正确性和可行性。   1. 引言   直接数字频率合成器(DDS)技术,是根据相位的概念出发直接合成所需的波形的一种 新的频率合成原理,是一种把一系列数字形式的信号通过DAC转换成模拟形式信号合成技术。 具有频率切换速度快,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:253952
    • 提供者:weixin_38743084
  1. 基于FPGA与DDS的信号源设计与实现

  2. 目前,大多通信设备都是针对某一种或少量几种固定的通信体制、信号调制样式以及信号特征参数,例如GSM移动通信信号只有GMSK一种调制样式,其调制速率为22.8 Kbit/s,因此这类通信设备中的数字信号激励器或数字波形形成电路大多采用专用集成芯片实现。而本文设计了一个通用的数字信号激励器,以产生所需要的各种信号调制模式的信号波形,且对每一种调制样式信号的各种特征参数能够灵活控制。   1 数学模型   为了保证高性能以及灵活性,现代通信对抗干扰设备通常采用FPGA+DAC的工作模式,在一些快速
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:415744
    • 提供者:weixin_38606041
« 12 3 4 5 6 7 8 9 10 ... 15 »