点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA底层编辑器的用户界面
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
Altera FPGA\CPLD设计(基础篇)-part1
第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
所属分类:
硬件开发
发布日期:2009-10-14
文件大小:13631488
提供者:
love_liu
Altera FPGA\CPLD设计(基础篇)-part2
第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
所属分类:
硬件开发
发布日期:2009-10-14
文件大小:7340032
提供者:
love_liu
Xlinx ISE 9.X FPGA_CPLD设计指南
Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第1页到76页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virtex-
所属分类:
硬件开发
发布日期:2009-11-27
文件大小:18874368
提供者:
jiemizhe000
Xlinx ISE 9.X FPGA_CPLD设计指南
Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第77页到140页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virte
所属分类:
硬件开发
发布日期:2009-11-27
文件大小:19922944
提供者:
jiemizhe000
EDA/PLD中的FPGA底层编辑器的用户界面
如图1所示,在【Processes for Source:…】窗口中选择【Implement Design】→【Map】-【 Manually Place&Route(FPGA Editor)】命令,或在【Place & Route】布局布线流程中执行【View/EditRouted Design(FPGA Editor)】命令,打开FPGA底层编辑器用户界面,如图2所示。 图1 选择打开FPGA底层编辑器用户界面的选项 图2 FPGA底层编辑器用户界面 FPGA底层
所属分类:
其它
发布日期:2020-11-17
文件大小:290816
提供者:
weixin_38663608
FPGA底层编辑器的用户界面
如图1所示,在【Processes for Source:…】窗口中选择【Implement Design】→【Map】-【 Manually Place&Route(FPGA Editor)】命令,或在【Place & Route】布局布线流程中执行【View/EditRouted Design(FPGA Editor)】命令,打开FPGA底层编辑器用户界面,如图2所示。 图1 选择打开FPGA底层编辑器用户界面的选项 图2 FPGA底层编辑器用户界面 FPGA底层
所属分类:
其它
发布日期:2021-01-19
文件大小:494592
提供者:
weixin_38710524