SOPC开发平台主芯片采用Altera Cyclone系列60万门、封装为P240的FPGA。板上SRAM最大512K×8Bit, FLASH最大为2M×8Bit。支持Niose II 32位微处理器IP和其它外围IP。核心板通过两个高速互连接口与扩展板相连。扩展板上资源丰富,接口涵盖了与计算机交互的绝大部分接口,能满足教学、学习与研究、电子设计大赛等需要。下面分别是各功能模块的介绍。
2410平台上dm9000a网卡驱动分析//
2410平台上dm9000a网卡驱动分析.doc
dm9000a网卡驱动.doc
没有经过修改的代码dm9000a.rar
32位软核处理器NIOSII的以太网接口设计与实现.caj
ALTERA DE2开发板一个网络芯片DM9000A的应用范例//
DE2_Web_Server
DE2板子附带的DM9000A网络IP CORE//
DM9000A
Design and Implementation of the lwIP
文章在分析SMS4原理的基础上提出了一种基于单轮循环结构的SMS4加密方案,通过复用单一的加密单元,经过32次循环迭代完成加密,大大减少了硬件资源的使用。该设计的开发平台是Altera公司的Quartus II 9.0,使用的FPGA(Field-Programmable Gate Array)开发板是Cyclone II EP2C8Q208C8。运行结果表明,SMS4加密芯片使用了5 268个逻辑单元和139 264位存储器资源,系统的时钟频率可以达到51.35 MHz,信息加/解密的峰值速度