点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA移植
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
FPGA设计流程指南
(12页)本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。形成风格良好和完整的文档。实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。便于新员工快速掌握本部门FPGA的设计流程。由于目前所用到的FPGA器件以Altera的为主,所以下面的 例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Qu
所属分类:
硬件开发
发布日期:2007-08-09
文件大小:133120
提供者:
rotee
华为FPGA设计流程指南
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompiler
所属分类:
硬件开发
发布日期:2009-07-04
文件大小:133120
提供者:
yuanzhiqian
华为FPGA设计流程指南(感觉不错,发上来共享,版权为华为)
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompiler
所属分类:
硬件开发
发布日期:2009-07-06
文件大小:133120
提供者:
liuwei924
华为FPGA设计流程指南
本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。
所属分类:
硬件开发
发布日期:2009-10-18
文件大小:31744
提供者:
wht_ly
华为FPGA设计规范.doc
FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。
所属分类:
硬件开发
发布日期:2009-10-30
文件大小:134144
提供者:
bailing_0105
在FPGA上移植uclinux的方法
该文档详细介绍了怎么样在FPGA上移植UCLINUX操作系统,可以大大减少系统开发的周期,非常实用。
所属分类:
硬件开发
发布日期:2009-11-08
文件大小:1048576
提供者:
ddslw
FPGA设计流程指南
所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。
所属分类:
硬件开发
发布日期:2009-12-01
文件大小:31744
提供者:
dkfeng2006
FPGA设计流程指南
系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。
所属分类:
硬件开发
发布日期:2010-03-26
文件大小:133120
提供者:
wangzhengqianw
基于FPGA的uClinux移植
关于FPGA下uClinux的移植教程,说的蛮详细的,可以参考下
所属分类:
硬件开发
发布日期:2010-05-15
文件大小:1048576
提供者:
Tyreal_Han
基于FPGA的数字时钟的设计
:在Q-砒.sⅡ开发环境下,用Verilog HDL硬件描述语言设计了一个可以在FPGA芯片上实现的数字 时钟.通过将设计代码下载到FPGA的开发平台Ahera DE2开发板上进行了功能验证.由于数字时钟的通用性 及Verilog HDL语言的可移植性,冈此本数字时钟可直接应用于各种不同系列的FPGA芯片的设计中.
所属分类:
硬件开发
发布日期:2010-06-24
文件大小:171008
提供者:
wangs001
S3C2440 VXWORKS移植笔记
2006年下半年,我们在自己设计的BCNG2440开发板上移植了VXWORKS。移植的过程参考了网络上一些BSP代码,与现有的代码不同的是,我们的BSP实现了内存的重映射,中断向量的重新分配;以及cache和MMU的开启。移植的目的是用于一个数据采集系统,ARM从FPGA读取解调数据,通过100M网络发送到服务器。经过测试,使用UDP发送速率达到了43Mbps,使用TCP发送速率为20Mbps。之前,我们在类似的项目中使用了MPC8260为CPU,当时TCP最高速率也只达到了20多Mbps,因
所属分类:
硬件开发
发布日期:2010-09-23
文件大小:495616
提供者:
lu56818786
FPGA实现DDS报告
DDS的设计大多是应用HDL(Hardware Descr iption Language)对其进行逻辑描述。整个设计可以很容易地实现参数改变和设计移植,给设计者带来很大的方便。Verilog HDL就是其中一种标准化的硬件描述语言,它不仅可以进行功能描述,还可以对仿真测试矢量进行设计。
所属分类:
硬件开发
发布日期:2010-11-21
文件大小:338944
提供者:
anffjy
关于niosii的内核移植的那点事
FPGA对于大家来说应该已经都很不陌生了,因为它在中国已经很热了,对于niosii的内核移植那就是更热门了,现在我将我收集多年的资料奉献出来,可能资源分要的比较贵可是,如果大家能够把其中的精髓领悟透彻价值会员超于此
所属分类:
iOS
发布日期:2010-11-21
文件大小:751616
提供者:
wuxuangle
基于FPGA的嵌入式快速样机平台软件设计
本文主要介绍ESIDE软件设计与实现技术。在介绍了如何使用ESIDE进行快速样机设计后,本文重点介绍ESIDE系统的核心类设计、界面设计、IP复用集成等主要实现技术。在成功移植uCLlnux到Nios II处理器并将uCLinux集成进ESIDE的基础上,本文继续对基于IP的Linux外设驱动程序自动生成方法进行了研究。
所属分类:
硬件开发
发布日期:2011-01-07
文件大小:2097152
提供者:
ppcust
基于FPGA的MCUIP核设计与研究
本文对现今市场流行的基于RISC技术的MCU进行了分析,发现其使用流水 线结构来提高指令执行效率的技术会给内部控制逻辑的设计带来极大的困难。为 了简化控制器设计,本文以传统51系列的MCU为基点,对其进行了系统而深入 的分析。分析发现基于累加器的ALU结构、CISC指令体系及指令的执行时间是 影响其性能的关键因素。 针对于此,设计了一种具有特色的微处理器内核。该处理器内核采用哈佛结 构、单相时钟、全同步设计,在内核结构、指令系统和指令时序上对传统的51系 列MCU进行了改进,从而加快了微处理器
所属分类:
硬件开发
发布日期:2011-01-18
文件大小:6291456
提供者:
jhy2003hn
华为FPGA设计流程指南
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。
所属分类:
硬件开发
发布日期:2011-01-26
文件大小:134144
提供者:
wang_walfred
Linux在XilinxFPGA上的移植.pdf
Linux在XilinxFPGA上的移植.pdf
所属分类:
硬件开发
发布日期:2013-10-18
文件大小:749568
提供者:
shijinjinshijinjin
zynq7000系列FPGA移植Linux操作系统详细教程(可参考).pdf
zynq7000系列FPGA移植Linux操作系统详细教程
所属分类:
硬件开发
发布日期:2021-03-25
文件大小:1048576
提供者:
ahnushe
Xilinx zynq-7000系列FPGA移植Linux操作系统详细教程-附件资源
Xilinx zynq-7000系列FPGA移植Linux操作系统详细教程-附件资源
所属分类:
互联网
发布日期:2021-03-05
文件大小:106
提供者:
weixin_42195569
Xilinx zynq-7000系列FPGA移植Linux操作系统详细教程-附件资源
Xilinx zynq-7000系列FPGA移植Linux操作系统详细教程-附件资源
所属分类:
互联网
发布日期:2021-03-02
文件大小:23
提供者:
weixin_42191480
«
1
2
3
4
5
6
7
8
9
10
...
20
»