点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA系统设计流程和方法
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
FPGA设计流程指南
(12页)本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。形成风格良好和完整的文档。实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。便于新员工快速掌握本部门FPGA的设计流程。由于目前所用到的FPGA器件以Altera的为主,所以下面的 例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Qu
所属分类:
硬件开发
发布日期:2007-08-09
文件大小:133120
提供者:
rotee
《SOPC系统设计入门教程》
《SOPC系统设计入门教程》主要讲述: SOPC的概念 1.2 SOPC系统设计流程 1.2.1 SOPC Builder的设计流程 1.2.2 SOPC Builder的设计阶段 1.2.3 SOPC系统开发流程 1.3 SOPC系统开发环境 1.4 本书中的系统配置 第二章 SOPC系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.5 乘法支持 2.2.6 中断支持 2
所属分类:
iOS
发布日期:2009-04-30
文件大小:6291456
提供者:
zawe333
SOPC系统设计入门教程
前言 目录 第一章 概述 1.1 SOPC的概念 1.2 SOPC系统设计流程 1.2.1 SOPC Builder的设计流程 1.2.2 SOPC Builder的设计阶段 1.2.3 SOPC系统开发流程 1.3 SOPC系统开发环境 1.4 本书中的系统配置 第二章 SOPC系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.5 乘法支持 2.2.6 中断支持 2.2.
所属分类:
iOS
发布日期:2009-05-31
文件大小:5242880
提供者:
chxinrui
嵌入式系统硬件设计课件珍藏
硬件基础知识 围绕嵌入式微处理器的设计,微处理器的简介 存储器和存储接口 串行口 TIMER和PWM,RTC,Watchdog和GPIO AD和DA接口 电源系统设计 液晶显示 接口 USB 接口 FPGA、CPLD的设计 其他接口设计 硬件设计流程 器件选型 原理图的设计 PCB的设计 案例 调试方法 FPGA/CPLD 设计流程
所属分类:
硬件开发
发布日期:2009-06-06
文件大小:3145728
提供者:
xinlele
华为FPGA设计流程指南
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompiler
所属分类:
硬件开发
发布日期:2009-07-04
文件大小:133120
提供者:
yuanzhiqian
华为FPGA设计流程指南(感觉不错,发上来共享,版权为华为)
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompiler
所属分类:
硬件开发
发布日期:2009-07-06
文件大小:133120
提供者:
liuwei924
FPGA设计入门基础超级教程
FPGA设计入门基础超级教程 一、基于FPGA的设计流程和方法 所谓的 “基于FPGA的设计”---是指使用FPGA器件作为载体,借助EDA工具实现有限功能数字系统的技术过程。 实际上就是:系统功能定义具体FPGA电路实现 的若干个影射和变换的技术过程。 1、系统设计(制定系统规范)---手工完成 2、模块设计---手工完成 3、设计输入---手工完成 4、功能仿真 5、综合、优化和映射 6、布局与布线,生成编程文件 7、时序仿真---借助EDA工具手工完成 8、器件的编成和测试
所属分类:
硬件开发
发布日期:2009-07-28
文件大小:15728640
提供者:
qz3168765
MDIO接口逻辑设计及其FPGA验证
详细描述了MDIO接口模块IP核的设计,介绍了该IP核的系统结构以及各个子模块的详细设计方法,对此IP核进行了仿真验证,最后进行了FPGA测试,功能和性能达到了要求,最终通过了IP审核流程并已成功应用于以太网接口芯片中。
所属分类:
硬件开发
发布日期:2009-09-17
文件大小:2097152
提供者:
arlie
FPGA/VHDL/Verilog/CPLD/及应用电子课件
1.1可编程逻辑器件概述 1.2 FPGA的设计方法与要求 1.3 FPGA的设计流程 1.3.5 嵌入微处理器的FPGA设计流程 1.4 FPGA的设计工具 2.1 Xilinx FPGA器件 2.1.2 SpartanⅡ和SpartanⅡE系列产品 2.2.1 FLEX系列产品 2.2.3 ACEX1K系列产品 2.2.7 Stratix系列产品 3.1 基于ISE5.2的输入方法 3.1.2 HDL语言输入 3.1.3 状态图输入 3.1.4 IP复用 3.2 基于Quartus的设计输
所属分类:
硬件开发
发布日期:2009-09-25
文件大小:12582912
提供者:
ccpqpq
Xlinx ISE 9.X FPGA_CPLD设计指南
Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第1页到76页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virtex-
所属分类:
硬件开发
发布日期:2009-11-27
文件大小:18874368
提供者:
jiemizhe000
Xlinx ISE 9.X FPGA_CPLD设计指南
Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第77页到140页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virte
所属分类:
硬件开发
发布日期:2009-11-27
文件大小:19922944
提供者:
jiemizhe000
FPGA设计:一个ASIC设计流程实例
FPGA设计流程实例,挺详细的 本文的第1 章简要介绍了深亚微米数字集成电路的设计流程。从第2 章开始我们将分 章节详细介绍各个主要步骤。第2 章介绍系统行为级仿真方法。第3 章介绍行为级综合和 模型编译。第4 章解释了综合的概念,介绍了逻辑综合的实现及讨论了几个常见问题的解 决方法。第5 章解决了版图后仿真的实现问题,阐述了各种技术库的生成,比较了系统行 为级仿真和综合后仿真的区别。第6 章介绍了Formal Verification 和其他辅助工具的应 用。第7 章详细讲述了自动化布局布线
所属分类:
嵌入式
发布日期:2010-04-12
文件大小:2097152
提供者:
liurui1030
SOPC系统设计入门教程
邵舒渊等编《SOPC系统设计入门教程》前言目录第一章 概述1.1 SOPC的概念1.2 SOPC系统设计流程1.2.1 SOPC Builder的设计流程1.2.2 SOPC Builder的设计阶段1.2.3 SOPC系统开发流程1.3 SOPC系统开发环境1.4 本书中的系统配置第二章 SOPC系统构架2. 1 系统模块框图2. 2 Nios CPU2.2.1 指令总线主端口2.2.2 数据总线主端口2.2.3 缓冲存储器2.2.4 移位单元2.2.5 乘法支持2.2.6 中断支持2.2.
所属分类:
iOS
发布日期:2007-12-28
文件大小:6291456
提供者:
hxh820
SOPC 系统设计入门教程
SOPC ,系统设计入门教程 前言 目录 第一章 概述 1.1 SOPC 的概念 1.2 SOPC 系统设计流程 1.2.1 SOPC Builder 的设计流程 1.2.2 SOPC Builder 的设计阶段 1.2.3 SOPC 系统开发流程 1.3 SOPC 系统开发环境 1.4 本书中的系统配置 第二章 SOPC 系统构架 2. 1 系统模块框图 2. 2 Nios CPU 2.2.1 指令总线主端口 2.2.2 数据总线主端口 2.2.3 缓冲存储器 2.2.4 移位单元 2.2.
所属分类:
iOS
发布日期:2010-07-23
文件大小:7340032
提供者:
y646635088
FPGA系统设计流程和方法
本文主要讲了FPGA系统设计流程和方法,下面一起来学习下
所属分类:
其它
发布日期:2020-07-16
文件大小:33792
提供者:
weixin_38667920
DSP中的基于ADSP-TS201S的多DSP并行系统设计方法
在宽带雷达信号处理中,存在诸如回波采样率高、脉冲压缩(匹配滤波)运算量大、处理流程复杂、实时高分辨目标检测困难等一系列问题。为满足宽带雷达信号处理对处理速度和实时性的要求,提出一种基于4片ADSP-TS201S的DSP并行系统设计。通过分析比较3种ADSP-TS2 01S的并行处理结构,结合实际需求,采用外部总线共享与链路口混合耦合的多DSP并行处理系统方案。在设计中,利用FPGA实现数据传输和CPCI接口的逻辑控制。经验证,该系统具有运算能力强、片间通信灵活、并行处理效率高等优点。 1 系
所属分类:
其它
发布日期:2020-10-23
文件大小:171008
提供者:
weixin_38589795
EDA/PLD中的加速FPGA系统实时调试技术
摘要:随着FPGA的设计速度、尺寸和复杂度明显增长,在整个设计流程中的实时验证和调试部分成为当前FPGA系统的关键部分。获得FPGA内部信号有限、FPGA封装和印刷电路板(PCB)电气噪声,这一切使得设计调试和检验变成设计周期中最困难的流程。本文重点介绍在调试FPGA系统时遇到的问题及有助于提高调试效率的技术,通过逻辑分析仪配合FPGA View软件快速有效的观测FPGA内部节点信号。最后提供了FPGA具体的调试过程和方法。 引言 随着FPGA的设计速度、尺寸和复杂度明显增长,使得整个
所属分类:
其它
发布日期:2020-12-06
文件大小:385024
提供者:
weixin_38748580
从赛灵思FPGA设计流程看懂FPGA设计
利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示。FPGA的设计可以直接画原理图,但是这种方法在比较复杂的系统的情况下,原理图相当复杂,所以慢慢被淘汰,ISE保留这一功能。现在FPGA的设计输入主要是Verilog和VHDL硬件语言。Verilog语言语法简单,在亚洲区域使用比较广泛;VHDL被IEEE和美国国防部确认为标准硬件描述语言,在欧洲区域比较常见。在基本的FPGA模块编写完成后,要使用仿真工具对
所属分类:
其它
发布日期:2021-02-24
文件大小:361472
提供者:
weixin_38530211
从赛灵思FPGA设计流程看懂FPGA设计
利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示。 FPGA的设计可以直接画原理图,但是这种方法在比较复杂的系统的情况下,原理图相当复杂,所以慢慢被淘汰,ISE保留这一功能。 现在FPGA的设计输入主要是Verilog和VHDL硬件语言。Verilog语言语法简单,在亚洲区域使用比较广泛;VHDL被IEEE和美国国防部确认为标准
所属分类:
其它
发布日期:2021-01-27
文件大小:361472
提供者:
weixin_38528888
加速FPGA系统实时调试技术
摘要:随着FPGA的设计速度、尺寸和复杂度明显增长,在整个设计流程中的实时验证和调试部分成为当前FPGA系统的关键部分。获得FPGA内部信号有限、FPGA封装和印刷电路板(PCB)电气噪声,这一切使得设计调试和检验变成设计周期中困难的流程。本文重点介绍在调试FPGA系统时遇到的问题及有助于提高调试效率的技术,通过逻辑分析仪配合FPGA View软件快速有效的观测FPGA内部节点信号。提供了FPGA具体的调试过程和方法。 引言 随着FPGA的设计速度、尺寸和复杂度明显增长,使得整个设计流
所属分类:
其它
发布日期:2021-01-19
文件大小:437248
提供者:
weixin_38693311
«
1
2
3
4
5
6
7
»