点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA芯片最小系统电路设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
FPGA最小系统设计
FPGA芯片的最小系统构成,以及各个组成部分的电路搭建方式。
所属分类:
硬件开发
发布日期:2009-07-20
文件大小:1048576
提供者:
cissy87728
FPGA最小系统,包含了讲解和部分程序及其全部电路
1.FPGA最小系统概念以及硬件系统的构成 2.FPGA主芯片电路设计 3.JTAG下载及调试接口 4.高速SDRAM存储器接口电路 5.异步SRAM存储器接口电路 6.FLASH存储器接口电路 7.电源,时钟,复位电路设计 8.FPGA最小系统板调试电路 等等等等。。。。。。。。。。。。。。。。。 包含丰富!
所属分类:
硬件开发
发布日期:2009-09-21
文件大小:673792
提供者:
hanfenglengyue
基于单片机的数字实时时钟的设计
1.1 方案论证与比较 方案一:基于FPGA的系统总体设计方法。为了实现:(1)显示年、月、日、时、分、秒、星期,并且可以进行调整时间;(2)可以设定闹钟和整点报时的功能,数字时钟在总体上主要分为三大部分:输入人机界面部分、FPGA核心功能部分和输出界面部分,其系统设计框图如图1-1所示。 图1-1 基于FPGA的系统设计方框图 方案二:采用单片机技术来实现数字钟的功能。系统以AT89C51单片机为核心控制器件,它除了具备微机CPU的数值计算功能外,还具有灵活强大的控制功能,以便实时检测系统的
所属分类:
硬件开发
发布日期:2010-08-14
文件大小:1048576
提供者:
ck379004298
基于FPGA / CPLD最小系统PCB的制作
基于FPGA\CPLD最小系统PCB的制作是通过PROTEL软件来实现的。本文讲述的是利用在1999年,PROTEL公司推出的新一代电子线路设计系统——PROTEL99软件来绘制完整的最小系统电路原理图,并进行电气规则检测、生成网络报表以及对PCB进行布局、布线、工艺流程,制作出最小系统EDA的双面PCB。EDA最小系统具有系统控制、功能实现以及结果显示的功能。本文是以ALTERA公司MAX7128S系列的EPM7128SLC84-15CPLD芯片为中心,利用外围的AT89C51单片机、按键开
所属分类:
嵌入式
发布日期:2011-06-07
文件大小:579584
提供者:
cccleisure
FPGA最小系统设计
FPGA最小系统由FPGA芯片、下载电路、外部时钟、复位电路和电源
所属分类:
专业指导
发布日期:2011-08-03
文件大小:747
提供者:
d604051449
全国大学生电子设计竞赛培训教程
很全很系统的电子设计竞赛教程 全国大学生电子设计竞赛训练教程 目 录 第1章电子设计竞赛题目与分析 1.1 全国大学生电子设计竞赛简介 1.1电子设计竞赛题目.doc(49 KB, 下载次数: 4829) 1.2 全国大学生电子设计竞赛命题原则及要求 1.2.1 命题范围 1.2.2 题目要求 1.2.3 题目类型 1.2.4 命题格式 1.2.5 征题办法 1.3 电子设计竞赛的题目分析 1.3.1 电源类题目分析 1.3.1 电源类题目分析.doc(110.5 KB, 下载次数: 7116
所属分类:
其它
发布日期:2014-05-11
文件大小:13631488
提供者:
u010102994
电子设计竞赛
1.1 全国大学生电子设计竞赛简介 1.2 全国大学生电子设计竞赛命题原则及要求 1.2.1 命题范围 1.2.2 题目要求 1.2.3 题目类型 1.2.4 命题格式 1.2.5 征题办法 1.3 电子设计竞赛的题目分析 1.3.1 电源类题目分析 1.3.2信号源类题目分析 1.3.3无线电类题目分析 1.3.4放大器类题目分析 1.3.5仪器仪表类题目分析 1.3.6数据采集与处理类题目分析 1.3.7控制类题目分析 第2章 电子设计竞赛基础训练 2.1 电子元器件的识别 2.1.1 电
所属分类:
其它
发布日期:2014-06-02
文件大小:10485760
提供者:
baidu_15309221
ARM嵌入式系统开发典型模块(高清完整版)
第1部分 硬件典型模块 第1章 基于ARM的最小系统模块 3 1.1 嵌入式系统简介 3 1.1.1 嵌入式系统的概念 3 1.1.2 嵌入式系统的结构 3 1.1.3 嵌入式系统的特点 5 1.1.4 嵌入式系统的发展趋势 6 1.2 最小系统结构及框图 7 1.3 最小系统的电源设计 8 1.4 最小系统的时钟系统设计 14 1.5 最小系统的复位系统设计 17 1.6 最小系统的存储器系统设计 20 1.7 最小系统的软件设计 24 1.7.1 ARM嵌入式操作系统简介及选择 24 1.
所属分类:
硬件开发
发布日期:2014-10-25
文件大小:8388608
提供者:
jsntghf
FPGA嵌入式项目开发三位一体实战精讲
《FPGA嵌入式项目开发三位一体实战精讲》以项目背景为依托,通过大量实例,深入浅出地介绍了FPGA嵌入式项目开发的方法与技巧。全书共分17章,第1~3章为开发基础知识,简要介绍了FPGA芯片、编程语言以及常用开发工具,引导读者技术入门;第4~17章为应用实例,通过14个实例,详细阐述了FPGA工业控制、多媒体应用、消费电子与网络通信领域的开发原理、流程思路和技巧。实例全部来自于工程实践,代表性和指导性强,读者通过学习后举一反三,设计水平将得到快速提高,完成从入门到精通的技术飞跃。 《FPGA嵌
所属分类:
硬件开发
发布日期:2015-02-11
文件大小:49283072
提供者:
wing58fly
FPGA内全数字延时锁相环的设计
现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
所属分类:
硬件开发
发布日期:2018-01-10
文件大小:2097152
提供者:
drjiachen
基于MCS51单片机温度控制系统
常用的温度检测元件主要有热电偶、热电阻、热敏电阻等。热电偶主要是利用两种不同金属的热电效应,产生接触电势随温度变化而变化,从而达到测温的目的。测量准确,价格适中测温范围宽,线性度较好。但其输出电压受冷端温度影响,需要进行冷端温度补偿,使电路变得复杂,在本题中并非最佳方案。 热敏电阻由金属氧化物或半导体材料制成,灵敏度高、热惰性小、寿命长、价格便宜。但其测量的稳定性和复现性差,测量精度无法满足本题发挥部分0.2℃的要求。而且线性度差,需要进行查表线性拟合,大大浪费控制器的资源,因此不能选用。 热
所属分类:
硬件开发
发布日期:2009-04-10
文件大小:1048576
提供者:
wanglianhuan
基于PFC的单相AC-DC变换电路设计
本系统以Boost升压电路加PFC为核心,以专用PFC芯片UCC28019产生PWM信号去控制Boost电路中的MOSFET达到升压和功率因数的校正,根据输出端的自动反馈和D/A的反馈来实现双闭环的控制,从而实现电压的稳定输出和功率因数的自动校正。系统输出稳定直流电压36V,输入波形失真度小,并可通过键盘设定功率因数并自动调整,最大输出电流达到2.5A并且在电流超出2.5A时自动继电保护,以FPGA为主控制器,对整个系统进行监测,可实现输出电压、输出电流、功率因数的测量等的功能。
所属分类:
其它
发布日期:2020-05-17
文件大小:872448
提供者:
weixin_38743968
FPGA自学笔记——设计与验证VIP版.pdf
开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
所属分类:
硬件开发
发布日期:2019-09-03
文件大小:16777216
提供者:
qq_30307853
FPGA入门教程.pdf
1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
所属分类:
硬件开发
发布日期:2019-07-28
文件大小:6291456
提供者:
smart_devil
FPGA芯片最小系统电路设计攻略
FPGA是英文Field Programmable Gate Array 的缩写,即现场可编程门阵列。FPGA利用它的现场可编程特性,将原来的电路板级产品集成为芯片级产品,缩小体积,缩短系统研制周期,方便系统升级,具有容量大、逻辑功能强,提高系统的稳定性的同时兼有高速、高可靠性。可以在数字系统设计中完全由用户通过软件进行配置和编程,从而完成某种特定的功能。
所属分类:
其它
发布日期:2020-07-17
文件大小:64512
提供者:
weixin_38620734
FPGA芯片最小系统电路设计
通过学习该芯片的工作原理和使用特性,设计一个基于FLEX10K 芯片的最小系统,通过对该最小系统的设计让大家能够更好的了解FPGA,并对其产生浓厚的兴趣,为更多想要了解学习FPGA 的人们做个很好的开头。
所属分类:
其它
发布日期:2020-07-17
文件大小:56320
提供者:
weixin_38608378
FPGA最小系统分析与电路设计
FPGA最小系统包括:FPGA芯片、下载电路、外部时钟、复位电路和电源。如果使用NIOS II软嵌入式处理器还要包括SDRAM和Flash。
所属分类:
其它
发布日期:2020-08-03
文件大小:83968
提供者:
weixin_38685455
DSP中的探究基于TMS320F2812的最小系统设计
我们在教学实践中成功地研制出一个电子测量与信号系统综合实验平台。该平台采用通用化、标准化与可互换的设计思想,融入了先进的电子线路仿真设计方法、FPGA、单片机技术、DSP 技术和总线技术。平台分为EDA 实验系统、单片机实验系统及DSP 实验系统等多个子系统,可广泛用于EDA 、单片机、DSP、电子测量与信号系统的课程教学、综合实验教学、毕业设计及电子大赛等。本文讨论了综合实验平台的一个子系统—DSP 实验系统的设计。采用TMS320 F2812作为主控芯片设计一个DSP 最小应用系统。
所属分类:
其它
发布日期:2020-10-21
文件大小:234496
提供者:
weixin_38632046
FPGA芯片在高速数据采集缓存系统中的应用
在高速数据采集方面,FPGA有单片机和DSP无法比拟的优势。FPGA的时钟频率高,内部时延小,全部控制逻辑都可由硬件完成,而且速度快,组成形式灵活,并可以集成外围控制、译码和接口电路。更最主要的是,FPGA可以采用IP内核技术,以通过继承、共享或购买所需的知识产权内核提高其开发进度。而利用EDA工具进行设计、综合和验证,则可加速设计过程,降低开发风险,缩短了开发周期,效率高而且更能适应市场。本数据采集系统就是基于FPGA技术设计的多路模拟量、数字量采集与处理系统。FPGA的IO端口多,且可以自由
所属分类:
其它
发布日期:2020-10-26
文件大小:261120
提供者:
weixin_38714162
EDA/PLD中的FPGA芯片在高速数据采集缓存系统中的应用
引言 在高速数据采集方面,FPGA有单片机和DSP无法比拟的优势。FPGA的时钟频率高,内部时延小,全部控制逻辑都可由硬件完成,而且速度快,组成形式灵活,并可以集成外围控制、译码和接口电路。更最主要的是,FPGA可以采用IP内核技术,以通过继承、共享或购买所需的知识产权内核提高其开发进度。而利用EDA工具进行设计、综合和验证,则可加速设计过程,降低开发风险,缩短了开发周期,效率高而且更能适应市场。本数据采集系统就是基于FPGA技术设计的多路模拟量、数字量采集与处理系统。FPGA的IO端口多
所属分类:
其它
发布日期:2020-11-08
文件大小:210944
提供者:
weixin_38672812
«
1
2
»