您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA/VHDL/Verilog/CPLD/及应用电子课件

  2. 1.1可编程逻辑器件概述 1.2 FPGA的设计方法与要求 1.3 FPGA的设计流程 1.3.5 嵌入微处理器的FPGA设计流程 1.4 FPGA的设计工具 2.1 Xilinx FPGA器件 2.1.2 SpartanⅡ和SpartanⅡE系列产品 2.2.1 FLEX系列产品 2.2.3 ACEX1K系列产品 2.2.7 Stratix系列产品 3.1 基于ISE5.2的输入方法 3.1.2 HDL语言输入 3.1.3 状态图输入 3.1.4 IP复用 3.2 基于Quartus的设计输
  3. 所属分类:硬件开发

    • 发布日期:2009-09-25
    • 文件大小:12582912
    • 提供者:ccpqpq
  1. Altera FPGA\CPLD设计(基础篇)-part1

  2. 第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
  3. 所属分类:硬件开发

    • 发布日期:2009-10-14
    • 文件大小:13631488
    • 提供者:love_liu
  1. Altera FPGA\CPLD设计(基础篇)-part2

  2. 第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
  3. 所属分类:硬件开发

    • 发布日期:2009-10-14
    • 文件大小:7340032
    • 提供者:love_liu
  1. 抢答器设计-FPGA

  2. 次设计在EDA开发平台QUARTUSⅡ6.0上利用VHDL语言设计六人抢答器电路。电路中设有六个抢答键,可供六人同时抢答;我们利用一个二十进制计数器,将其输入频率设定为一赫兹,成功实现了二十秒倒计时的功能;我们利用VHDL语言中的IF和CASE语句结合空操作语句NULL实现开始抢答与超前抢答的区别;各个模块配以一时钟频率由蜂鸣器输出可实现抢答成功、超前抢答犯规、超时抢答等各种情况的报警效果;本设计采用的是杭州康芯电子有限公司生产的GW48系列/SOPC/EDA实验开发系统,FPGA目标芯片型号
  3. 所属分类:其它

    • 发布日期:2012-01-12
    • 文件大小:389120
    • 提供者:jh5254622
  1. FPGA芯片的配置与下载

  2. FPGA芯片的配置 与下载
  3. 所属分类:嵌入式

    • 发布日期:2012-04-04
    • 文件大小:210944
    • 提供者:b07030507
  1. 全国大学生电子设计竞赛培训教程

  2. 很全很系统的电子设计竞赛教程 全国大学生电子设计竞赛训练教程 目 录 第1章电子设计竞赛题目与分析 1.1 全国大学生电子设计竞赛简介 1.1电子设计竞赛题目.doc(49 KB, 下载次数: 4829) 1.2 全国大学生电子设计竞赛命题原则及要求 1.2.1 命题范围 1.2.2 题目要求 1.2.3 题目类型 1.2.4 命题格式 1.2.5 征题办法 1.3 电子设计竞赛的题目分析 1.3.1 电源类题目分析 1.3.1 电源类题目分析.doc(110.5 KB, 下载次数: 7116
  3. 所属分类:其它

    • 发布日期:2014-05-11
    • 文件大小:13631488
    • 提供者:u010102994
  1. 电子设计竞赛

  2. 1.1 全国大学生电子设计竞赛简介 1.2 全国大学生电子设计竞赛命题原则及要求 1.2.1 命题范围 1.2.2 题目要求 1.2.3 题目类型 1.2.4 命题格式 1.2.5 征题办法 1.3 电子设计竞赛的题目分析 1.3.1 电源类题目分析 1.3.2信号源类题目分析 1.3.3无线电类题目分析 1.3.4放大器类题目分析 1.3.5仪器仪表类题目分析 1.3.6数据采集与处理类题目分析 1.3.7控制类题目分析 第2章 电子设计竞赛基础训练 2.1 电子元器件的识别 2.1.1 电
  3. 所属分类:其它

    • 发布日期:2014-06-02
    • 文件大小:10485760
    • 提供者:baidu_15309221
  1. 【完整代码】ARM在线升级FPGA程序代码TQ2440平台

  2. 详细: http://home.eeworld.com.cn/home.php?mod=space&uid=148817&do=blog&quickforward=1&id=240051 ARM用IO模拟SPI总线烧FPGA配置芯片EPCS4完成软件升级,在TQ2440上测试 步骤: 1、 一块已经用下载器烧录FPGA程序的EPCS4与ARM连接,ARM读出EPCS4“所有扇区”数据保存到NandFlash中,然后拷贝到电脑备份。 2、 另一块待烧录的FPGA与ARM连接,将刚读出的数据烧写进
  3. 所属分类:硬件开发

    • 发布日期:2014-10-31
    • 文件大小:324608
    • 提供者:lzwml
  1. FPGA嵌入式项目开发三位一体实战精讲

  2. 《FPGA嵌入式项目开发三位一体实战精讲》以项目背景为依托,通过大量实例,深入浅出地介绍了FPGA嵌入式项目开发的方法与技巧。全书共分17章,第1~3章为开发基础知识,简要介绍了FPGA芯片、编程语言以及常用开发工具,引导读者技术入门;第4~17章为应用实例,通过14个实例,详细阐述了FPGA工业控制、多媒体应用、消费电子与网络通信领域的开发原理、流程思路和技巧。实例全部来自于工程实践,代表性和指导性强,读者通过学习后举一反三,设计水平将得到快速提高,完成从入门到精通的技术飞跃。 《FPGA嵌
  3. 所属分类:硬件开发

    • 发布日期:2015-02-11
    • 文件大小:49283072
    • 提供者:wing58fly
  1. usb-blaster驱动

  2. Altera的FPGA/CPLD程序下载电缆,通过计算机的USB接口可对Altera的FPGA/CPLD以及配置芯片进行编程、调试等操作。 USB-Blaster™驱动来自PC的配置或者编程数据,对Altera器件进行配置或者编程。下载电缆与标准USB PC端口连接。 支持1.8、2.5、3.3和5.0-V工作电压。 支持SignalTap II逻辑分析功能。 支持EPCS串行配置器件的主动串行配置模式。 支持Nios II嵌入式处理器系列的通信和调试。
  3. 所属分类:硬件开发

    • 发布日期:2015-06-09
    • 文件大小:561152
    • 提供者:qq_25108301
  1. 基于FPGA的彩色线阵CCD图像采集系统设计_郑明武.caj

  2. 随着科学技术的不断发展,工业生产也逐渐由人力向机器自动化转变。机器视觉检测系统作为工业自动化领域的重要分支之一,其结构可分为图像采集系统以及机械系统。其中图像采集系统所采集到的图像质量会直接影响着检测的效率与质量,目前国外在这个方面的研究较多,国内在这些方面的研究和国外相比还有一定的差距。为了提升图像采集系统的应用范围以及精确度,本课题设计了以FPGA为控制核心的图像采集系统。本实验室原有的图像采集系统多针对非接触式测量设计,且采用的都是黑白线阵CCD,因而在扫描方面的使用范围上就有诸多的限制。
  3. 所属分类:嵌入式

    • 发布日期:2020-03-20
    • 文件大小:2097152
    • 提供者:zj_cai
  1. 如何使用fpga做数字磁通传感器系统

  2. 针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:224256
    • 提供者:weixin_38713167
  1. 基于FPGA的数字磁通门传感器系统设计和实现

  2. 针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:184320
    • 提供者:weixin_38601499
  1. 基于FPGA的数字磁通门传感器系统设计和实现[图]

  2. 针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:192512
    • 提供者:weixin_38632916
  1. 利用PowerPC对多片FPGA并行配置的设计与实现

  2. 为了克服JTAG等常用FPGA配置方式存在的下载速度慢等缺点,设计了一种利用PowerPC对多片FPGA进行并行配置的方案。借助PowerPC通用输入/输出口产生控制逻辑,利用其本地总线并行下载配置数据。该方案可以选择8 bit、16 bit以及32 bit位宽下载方式,依次实现对多片FPGA的并行配置。经实测,利用JTAG口对XC6VSX475T芯片进行配置需要48 s,而采用本方案可将配置时间缩短至1 s左右,大大缩短了配置时间。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:232448
    • 提供者:weixin_38708707
  1. 一种基于FPGA的PCI加密卡设计

  2. 利用FPGA设计实现了一种基于PCI总线接口的纯硬件加密卡,为PC机提供加密、签名等服务。对采用VHDL描述的PCI接口IP软核及其应用方法进行了分析;采用VHDL设计了3DES、MD5等算法模块,并设计了其与PCI接口IP核之间的通信控制模块;利用Quartus II进行仿真、综合后,下载到加密卡上的FPGA配置芯片,将上述各个模块集成在一片FPGA上予以实现;最后,采用VC++为加密卡设计了驱动程序和测试程序,并对整个加密卡工作进行了功能测试。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:148480
    • 提供者:weixin_38734993
  1. EDA/PLD中的CPLD/FPGA器件的配置方法

  2. CPLD和FPGA都支持边界扫描(JTAG)模式,JTAG端口用于边界扫描测试、器件配置、应用诊断等,符合IEEE 1532/IEEE 1149,1规范。每个CPLD/FPGA器件都有专用的JTAG端口,JTAG端口有4个引脚,具体描述见表1。   通过JTAG下载线将CPLD/FPGA器件与计算机连接起来,就可以将配置文件下载到器件中,如图1所示。图2给出一个系统中同时存在CPLD、FPGA和配置芯片时JTAG连线的结构图,可以分别将对应的配置文件下载到这些器件里。            
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:246784
    • 提供者:weixin_38726007
  1. 单片机与DSP中的采用AVR单片机对FPGA进行配置(图)

  2. Altera公司的ACEX、FLEX等系列的FPGA芯片应用广泛,但其FPGA基于SRAM结构,决定电路逻辑功能的编程数据存储于SRAM中。由于SRAM的易失性,每次上电时必须重新把编程数据装载到SRAM中,这一过程就是FPGA的配置过程。FPGA的配置分为主动式和被动式。在主动模式下,FPGA上电后主动将配置数据从专用的EPROM(如EPC1,EPC2等)加载到SRAM中。被动模式下,FPGA为从属器件,由相应的控制电路或微处理器控制配置过程,包括通过下载电缆由计算机控制配置和单片机模拟配置时
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:73728
    • 提供者:weixin_38518376
  1. 基于现场可编程门阵列的电能质量监测系统设计

  2. 提出了基于现场可编程门阵列(FPGA)的电能质量监测系统的设计方案。系统以FPGA为核心处理芯片,配以少量外围器件即可实现电压﹑电流﹑功率﹑频率等常规量监测,稳态谐波分析和电压上凸、下凹捕捉等功能,而且可以与上位机通信。与使用单片机进行电能质量监测相比,具有可靠性高、通用性好、成本低等优点。对设计进行了整体编译、综合与优化,将得到的配置数据下载到FPGA中,通过SignalTapⅡ逻辑分析仪对设计进行了验证。在实验室条件下,对频率、有效值和功率的监测结果表明,该监测系统能够满足电能质量监测的要求
  3. 所属分类:其它

    • 发布日期:2021-01-14
    • 文件大小:880640
    • 提供者:weixin_38701407
  1. 基于USB接口的FPGA在线升级方法研究

  2. 多种应用环境中不允许使用JTAG下载器升级可编程器件的程序,要求通过设备对外的通信接口实现可编程器件的在线升级,对于XILINX公司的FPGA芯片及其配置芯片,提出了一种基于USB接口的程序在线升级方法。该USB2.0接口是扩展在FPGA上用于与上位机进行通讯的接口,通过与上位机软件配合,对FPGA配置芯片进行擦除和编程烧写,实现FPGA程序的在线升级。本文给出了该方法的升级原理和方法。
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:1048576
    • 提供者:weixin_38621897
« 12 »