您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA设计入门基础超级教程

  2. FPGA设计入门基础超级教程 一、基于FPGA的设计流程和方法 所谓的 “基于FPGA的设计”---是指使用FPGA器件作为载体,借助EDA工具实现有限功能数字系统的技术过程。 实际上就是:系统功能定义具体FPGA电路实现 的若干个影射和变换的技术过程。 1、系统设计(制定系统规范)---手工完成 2、模块设计---手工完成 3、设计输入---手工完成 4、功能仿真 5、综合、优化和映射 6、布局与布线,生成编程文件 7、时序仿真---借助EDA工具手工完成 8、器件的编成和测试
  3. 所属分类:硬件开发

    • 发布日期:2009-07-28
    • 文件大小:15728640
    • 提供者:qz3168765
  1. 化为FPGA设计全套

  2. 化为内部FPGA设计全套 包括FPGA技巧Xilinx.rar HuaWei Verilog 约束.rar Verilog HDL 华为入门教程.rar Verilog典型电路设计 华为.rar 华为coding style.rar 华为FPGA设计规范.rar 华为FPGA设计流程指南.rar 华为VHDL设计风格和实现.rar 华为大规模逻辑电路设计指导书.rar 华为面经.rar 华为同步电路设计规范 华为以太网时钟同步技术_时钟透传技术白皮书.rar 华为硬件工程师手册目前最全版本(1
  3. 所属分类:硬件开发

    • 发布日期:2009-09-14
    • 文件大小:9437184
    • 提供者:sjjjjs456
  1. 华为硬件工程师手册硬件开发规范

  2. 这是华为硬件工程师手册,内容包括硬件开发流程、硬件开发文档的规范化、硬件工程师的职责与基本技能、涵盖《硬件开发流程》《硬件开发文档管理》《PCB投版流程》《硬件EMC设计规范》《FPGA归档管理》
  3. 所属分类:硬件开发

    • 发布日期:2009-10-14
    • 文件大小:898048
    • 提供者:woshihwt
  1. 华为 硬件工程师手册

  2. 第一章 概述 3第一节 硬件开发过程简介 3§1.1.1 硬件开发的基本过程 4§1.1.2 硬件开发的规范化 4第二节 硬件工程师职责与基本技能 4§1.2.1 硬件工程师职责 4§1.2.1 硬件工程师基本素质与技术 5第二章 硬件开发规范化管理 5第一节 硬件开发流程 5§3.1.1 硬件开发流程文件介绍 5§3.2.2 硬件开发流程详解 6第二节 硬件开发文档规范 9§2.2.1 硬件开发文档规范文件介绍 9§2.2.2 硬件开发文档编制规范详解 10第三节 与硬件开发相关的流程文件介
  3. 所属分类:硬件开发

    • 发布日期:2009-12-29
    • 文件大小:906240
    • 提供者:bubbagao
  1. 硬件工程师硬件工程师必杀技

  2. 目的:基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本知识。 1) ;基本设计规范 2) ;CPU基本知识、架构、性能及选型指导 3) ;MOTOROLA公司的PowerPC系列基本知识、性能详解及选型指导 4) ;网络处理器(INTEL、MOTOROLA、IBM)的基本知识、架构、性能及选型 5) ;常用总线的基本知识、性能详解 6) ;各种存储器的详细性能介绍、设计要点及选型 7) ;Datacom、Telecom领域常用物理层接口芯片基本知识,性能、设计要点及选型 8)
  3. 所属分类:网络基础

    • 发布日期:2010-03-16
    • 文件大小:29696
    • 提供者:kou05211
  1. 硬件工程师手册——全

  2. 本资源从硬件开发过程,开发规范,开发流程,EMC设计规范(如CAD辅助设计、FPGA、EPLD、VHDL语言、常用接口设计及总线设计),单板的硬件设计指南,逻辑电平设计与转换,母板设计指南,单板软件开发,单板硬件整体,DSP技术,常用通信协议及标准,物料选型及申购等都有详细说明。讲解全面,值得推荐!
  3. 所属分类:硬件开发

    • 发布日期:2010-07-13
    • 文件大小:1048576
    • 提供者:yujianfenxiao
  1. 硬件工程师手册156页的硬件开发参考

  2. 第一章 概述 3 第一节 硬件开发过程简介 3 §1.1.1 硬件开发的基本过程 4 §1.1.2 硬件开发的规范化 4 第二节 硬件工程师职责与基本技能 4 §1.2.1 硬件工程师职责 4 §1.2.1 硬件工程师基本素质与技术 5 第二章 硬件开发规范化管理 5 第一节 硬件开发流程 5 §3.1.1 硬件开发流程文件介绍 5 §3.2.2 硬件开发流程详解 6 第二节 硬件开发文档规范 9 §2.2.1 硬件开发文档规范文件介绍 9 §2.2.2 硬件开发文档编制规范详解 10 第三节
  3. 所属分类:硬件开发

    • 发布日期:2010-07-20
    • 文件大小:1048576
    • 提供者:duanlnn
  1. 华为关于fpga的全套资料(里面包含16个文件)

  2. 1.Synplify工具使用指南  2.华为小数分频  3.coding style  4.FPGA技巧Xilinx  5.华为Verilog约束 6.VerilogHDL华为入门教程 7.Verilog典型电路设计 8.VHDL设计风格和实现 9.华为_大规模逻辑设计指导书 10.华为FPGA设计规范 11.华为FPGA设计流程指南 12.华为面经 13.华为同步电路设计规范 14.静态时序分析与逻辑 15.是中投传技术白皮书 16.硬件工程师手册
  3. 所属分类:硬件开发

    • 发布日期:2010-07-25
    • 文件大小:7340032
    • 提供者:haoqiangqiang
  1. 硬件工程师手册(附目录)

  2. 第一章 概述 3 第一节 硬件开发过程简介 3 §1.1.1 硬件开发的基本过程 4 §1.1.2 硬件开发的规范化 4 第二节 硬件工程师职责与基本技能 4 §1.2.1 硬件工程师职责 4 §1.2.1 硬件工程师基本素质与技术 5 第二章 硬件开发规范化管理 5 第一节 硬件开发流程 5 §3.1.1 硬件开发流程文件介绍 5 §3.2.2 硬件开发流程详解 6 第二节 硬件开发文档规范 9 §2.2.1 硬件开发文档规范文件介绍 9 §2.2.2 硬件开发文档编制规范详解 10 第三节
  3. 所属分类:硬件开发

    • 发布日期:2010-08-10
    • 文件大小:1048576
    • 提供者:mantou22
  1. 硬件工程师手册(全)

  2. 第一章 概述 3第一节 硬件开发过程简介 3§1.1.1 硬件开发的基本过程 4§1.1.2 硬件开发的规范化 4第二节 硬件工程师职责与基本技能 4§1.2.1 硬件工程师职责 4§1.2.1 硬件工程师基本素质与技术 5第二章 硬件开发规范化管理 5第一节 硬件开发流程 5§3.1.1 硬件开发流程文件介绍 5§3.2.2 硬件开发流程详解 6第二节 硬件开发文档规范 9§2.2.1 硬件开发文档规范文件介绍 9§2.2.2 硬件开发文档编制规范详解 10第三节 与硬件开发相关的流程文件介
  3. 所属分类:硬件开发

    • 发布日期:2008-03-20
    • 文件大小:1048576
    • 提供者:love0422
  1. 华为硬件工程师手册(全)

  2. 主要包括: 第一章 概述 第一节 硬件开发过程简介 § 1.1.1 硬件开发的本过程 § 1.1.2 硬件开发的规范化 第二节 硬件工程师职责与基本技能 § 1.2.1 硬件工程师职责 § 1.2.2 硬件工程师的基本素质与技能 第二章 硬件开发规范化管理 第一节 硬件开发流程 § 2.1.1 硬件开发流程文件介绍 § 2.1.2 硬件开发流程详解 第二节 硬件开发文档规范 § 2.2.1 硬件开发文档规范文件介绍 § 2.2.2 硬件开发文档编制规范详解 第三节 与硬件开发相关的流程文件介绍
  3. 所属分类:Android

    • 发布日期:2011-11-01
    • 文件大小:964608
    • 提供者:ousaisai
  1. FPGA设计流程与规范

  2. FPGA设计流程与规范 FPGA设计流程与规范
  3. 所属分类:专业指导

    • 发布日期:2012-03-03
    • 文件大小:945152
    • 提供者:hlbooooo
  1. 硬件工程师手册

  2. 硬件设计方面的资料,很详细: 目 录 第一章 概述 3 第一节硬件开发过程简介 3 §1.1.1 硬件开发的基本过程 4 §1.1.2 硬件开发的规范化 4 第二节 硬件工程师职责与基本技能 4 §1.2.1 硬件工程师职责 4 §1.2.1 硬件工程师基本素质与技术 5 第二章硬件开发规范化管理 5 第一节 硬件开发流程 5 §3.1.1 硬件开发流程文件介绍 5 §3.2.2 硬件开发流程详解 6 第二节 硬件开发文档规范 9 §2.2.1 硬件开发文档规范文件介绍 9 §2.2.2 硬件
  3. 所属分类:嵌入式

    • 发布日期:2013-01-03
    • 文件大小:1048576
    • 提供者:kolecenter
  1. 硬件工程师手册

  2. 第一章 概述-------------------------------------------------- 3 - 第一节硬件开发过程简介--------------------------------------- 3 - §1.1.1 硬件开发的基本过程-------------------------------------------------------------- 4 - §1.1.2 硬件开发的规范化-----------------------------------
  3. 所属分类:硬件开发

    • 发布日期:2015-08-08
    • 文件大小:1048576
    • 提供者:qq_30461435
  1. 华为硬件工程师手册_全.pdf

  2. 硬件工程师手册 目 录 第一章 概述 第一节 硬件开发过程简介 § 1.1.1 硬件开发的本过程 § 1.1.2 硬件开发的规范化 第二节 硬件工程师职责与基本技能 § 1.2.1 硬件工程师职责 § 1.2.2 硬件工程师的基本素质与技能 第二章 硬件开发规范化管理 第一节 硬件开发流程 § 2.1.1 硬件开发流程文件介绍 § 2.1.2 硬件开发流程详解 第二节 硬件开发文档规范 § 2.2.1 硬件开发文档规范文件介绍 § 2.2.2 硬件开发文档编制规范详解 第三节 与硬件开发相关的
  3. 所属分类:硬件开发

    • 发布日期:2009-03-02
    • 文件大小:964608
    • 提供者:aqwtyyh
  1. 关于在FPGA上建立SOPC的教程

  2. 第1章 概述 3 1.1 SOC与SOPC技术简介 3 1.1.1 SOC单片系统 3 1.1.2 SOPC及其技术 3 1.2 嵌入式系统简介 3 1.2.1 嵌入式系统的概念与组成 3 1.2.2 嵌入式系统的特点与应用 3 1.2.3 嵌入式系统的发展趋势 3 第2章 FPGA设计基础 4 2.1 Quartus II综述 4 2.1.1 软件特点 4 2.1.2 用户界面 4 2.2 Quartus II设计流程 7 2.3 流水灯的FPGA设计 8 2.4 使用嵌入式逻辑分析仪进行实
  3. 所属分类:硬件开发

    • 发布日期:2009-03-02
    • 文件大小:4194304
    • 提供者:whyliao
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6291456
    • 提供者:smart_devil
  1. 解析FPGA设计流程及其布线资源

  2. 电路设计与输入是指通过某些规范的描述方式,将工程师电路构思输入给EDA工具。常用的设计方法有硬件描述语言(HDL)和原理图设计输入方法等。原理图设计输入法在早期应用得比较广泛,它根据设计要求,选用器件、绘制原理图、完成输入过程。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:84992
    • 提供者:weixin_38516706
  1. EDA/PLD中的如何有效地管理FPGA设计中的时序问题

  2. 一、摘要   从简单SRAM接口到高速同步接口,TimingDesigner软件允许设计者在设计流程的初期就判断出潜在的时序问题,尽最大可能在第一时间解决时序问题。在设计过程的早期检测到时序问题,不仅节省时间,而且可以更容易的实施设计方案。美国EMA公司的设计自动化工具--TimingDesigner,允许创建交互式时序图来获取接口规范,分析组件接口时序的特点,在项目工程师团队中沟通设计要求。   二、导言   FPGA的设计与高速接口技术可以帮助你满足今天的市场要求,但也提出了一些有趣的
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:273408
    • 提供者:weixin_38617451
  1. 如何有效地管理FPGA设计中的时序问题

  2. 一、摘要   从简单SRAM接口到高速同步接口,TimingDesigner软件允许设计者在设计流程的初期就判断出潜在的时序问题,尽可能在时间解决时序问题。在设计过程的早期检测到时序问题,不仅节省时间,而且可以更容易的实施设计方案。美国EMA公司的设计自动化工具--TimingDesigner,允许创建交互式时序图来获取接口规范,分析组件接口时序的特点,在项目工程师团队中沟通设计要求。   二、导言   FPGA的设计与高速接口技术可以帮助你满足今天的市场要求,但也提出了一些有趣的设计挑战
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:392192
    • 提供者:weixin_38665629
« 12 »