您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 書名 : 硬件工程師手冊

  2. 硬件工程师应掌握如下基本技能: 第一、由需求分析至总体方案、详细设计的设计创造能; 第二、熟练运用设计工具,设计原理图、EPLD、FPGA 调试程序的能力; 第三、运用仿真设备、示波器、逻辑分析仪调测硬件的能力; 第四、掌握常用的标准电路的设计能力,如ID 电路、WDT 电路、π型滤波 电路、高速信号传输线的匹配电路等; 第五、故障定位、解决问题的能力; 第六、文档的写作技能; 第七、接触供应商、保守公司机密的技能。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:896000
    • 提供者:ycs27
  1. 函数信号发生器的设计1、熟悉ISE 软件的设计流程; 2、熟悉D/A转换器的工作原理; 3、熟悉D/A转换器AD558 的工作原理; 4、学习产生不同波形的方法; 15.2

  2. 1、掌握ISE 软件的设计流程; 2、使用C语言产生正弦查找表的系数; 3、使用VHDL语言设计一个正弦波函数发生模块; 4、使用VHDL语言设计一个方波函数发生模块; 5、使用VHDL语言设计一个三角波的函数发生器; 6、下载设计到FPGA芯片中,并通过示波器观察产
  3. 所属分类:C

    • 发布日期:2010-08-08
    • 文件大小:47104
    • 提供者:SHUAISS
  1. 硬件工程师手册_全.

  2. 硬件工程师应掌握如下基本技能: 第一、由需求分析至总体方案、详细设计的设计创造能力; 第二、熟练运用设计工具,设计原理图、EPLD、FPGA 调试程序的能力; 第三、运用仿真设备、示波器、逻辑分析仪调测硬件的能力; 第四、掌握常用的标准电路的设计能力,如ID 电路、WDT 电路、π型滤波 电路、高速信号传输线的匹配电路等; 第五、故障定位、解决问题的能力; 第六、文档的写作技能; 第七、接触供应商、保守公司机密的技能。
  3. 所属分类:硬件开发

    • 发布日期:2012-03-05
    • 文件大小:896000
    • 提供者:kmjlz
  1. 超高概率硬件工程师笔试题

  2. 硬件笔试题 模拟电路 1、基尔霍夫定理的内容是什么? 基尔霍夫定律包括电流定律和电压定律 电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。 电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。 2、描述反馈电路的概念,列举他们的应用。 反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。 反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。 负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出
  3. 所属分类:专业指导

    • 发布日期:2012-03-27
    • 文件大小:102400
    • 提供者:huangshuisheng
  1. 基于FPGA的数字示波器

  2. 基于FPGA的数字示波器,内含单元电路,系统方案,程序设计,效果图等!
  3. 所属分类:硬件开发

    • 发布日期:2012-11-20
    • 文件大小:1048576
    • 提供者:haijin0829
  1. 简易逻辑分析仪

  2. 本系统以单片机AT89C55和FPGA芯片EP1C6Q240C8为控制和处理核心,结合数字电路的理论基础,实现了逻辑分析仪的设计。系统主要包括数字信号发生器和逻辑分析仪两大部分。其中,数字发生器产能产生8路逻辑序列,频率范围在100Hz~5MHz;逻辑分析仪能对这8路信号进行定时分析和状态分析,并支持单级、二级、三级触发字,以及边沿触发、脉冲宽度触发;可分页显示,有移动标志线帮助指示。系统采用键盘输入,模拟示波器显示屏显示数字序列波形,LCD显示逻辑分析结果。系统人机交互灵活,界面友好,操作简
  3. 所属分类:硬件开发

    • 发布日期:2012-11-29
    • 文件大小:325632
    • 提供者:a626329489
  1. EDA课程设计-可控脉冲发生器的设计

  2. 设计一个可控的脉冲发生器,要求输出的脉冲波的周期和占空比都可变。具体的实验过程中,然后再用按键模块的S1 和S2 来控制脉冲波的周期,每按下S1,N 会在慢速时钟作用下不断地递增1,按下S2,N 会在慢速时钟作用下不断地递减1;用S3 和S4 来控制脉冲波的占空比,每按下S3,M 会在慢速时钟作用下不断地递增1,每按下S4,M 会在慢速时钟作用下不断地递减1,S8 用作复位信号,当按下S8 时,复位FPGA内部的脉冲发生器模块。脉冲波的输出直接输出到实验箱观测模块的探针,以便用示波器观察输出波
  3. 所属分类:嵌入式

    • 发布日期:2017-03-23
    • 文件大小:5242880
    • 提供者:graduate_2017
  1. 基于FPGA的数字示波器设计

  2. 随着信息技术的发展,对信号的测量技术要求越来越高,示波器的使用越来越广泛。模拟示波器使用前需要进行校正,使用比较麻烦;而数字示波器,由于受核心控制芯片的影响,对输入信号的频率有严格的限制。基于FPGA的数字示波器,其核心芯片可达到50万门,配合高速外围电路,可以测量频率为1 MHz的信号,有效地克服了以往示波器的不足。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:200704
    • 提供者:weixin_38725426
  1. 电子测量中的基于FPGA的数字示波器设计

  2. 随着信息技术的发展,对信号的测量技术要求越来越高,示波器的使用越来越广泛。模拟示波器使用前需要进行校正,使用比较麻烦;而数字示波器,由于受核心控制芯片的影响,对输入信号的频率有严格的限制。基于FPGA的数字示波器,其核心芯片可达到50万门,配合高速外围电路,可以测量频率为1 MHz的信号,有效地克服了以往示波器的不足。   1 系统方案设计   设计的数字示波器系统主要使用了Xilinx系统的开发环境,并在此环境内部建立了AD采样控制模块、键盘控制模块、VGA显示模块等多个模块,从很大程度上
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:164864
    • 提供者:weixin_38706045
  1. 电子测量中的集成式比特误码率测试仪在FPGA中的应用

  2. 摘要:IBERT即集成式比特误码率测试仪,是Xilinx专门用于具有高速串行接口的FPGA芯片的调试和交互式配置工具。文中介绍了IBTERT基本功能、实现原理,并结合实例阐述用IBTERT调试FPGA时的具体方法和调试步骤。   关键词:误码率测试仪;高速串行接口;眼图   随着高速数字系统的发展,高速串行数据被广泛使用,内嵌高速串行接口的FPGA也得到大量应用,相应的高速串行信号质量的测试也越来越频繁和重要。通常用示波器观察信号波形、眼图、抖动来衡量信号的质量,Xilinx提供的IBERT
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:193536
    • 提供者:weixin_38519849
  1. 数据转换/信号处理中的基于FPGA的手持式示波器设计

  2. 摘要:在此设计的低成本手持式示波器是以ADC128S022模/数转换芯片为数据采集前端;使用FPGA片内双口内建RAM进行数据存储、有限状态机实现示波器的触发控制和显示驱动;最后再用LCD12864液晶模块完成终端的低成本图形显示。在DE0-Nano FPGA(Altera Cyclone IV)开发板上的测试结果表明,所设计的手持式示波器可以实现模拟信号任意电平上升沿或下降沿的触发测量;垂直灵敏度和扫描速度调节、波形参数的直接读出等功能。   0 引言   目前,数字存储示波器以其体积小、
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:262144
    • 提供者:weixin_38649657
  1. 基于FPGA的电子设计竞赛电路板的设计

  2. 本设计主要包括3 个部分: 单片机扩展电路、FPGA 核心电路、高速A/ D 和D/ A 转换电路。其中单片机扩展电路主要包括振荡电路、液晶显示模块接口、按键、复位电路等,这部分既可以进行基本的单片机实验, 还可以为FPGA 核心电路提供控制信号及利用FPGA 的资源等; FPGA 核心电路部分主要由电源、J TAG 下载、AS 下载、输入输出电路等组成; 高速A/ D 和D/ A 转换电路具有一路模拟信号输入、两路模拟信号输出。设计将3 部分有机地结合在一起, 组成了一个实验系统, 它既能够完
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:123904
    • 提供者:weixin_38656374
  1. EDA/PLD中的基于FPGA的高性能DAC芯片测试与研究

  2. D/A 转换器作为连接数字系统与模拟系统的桥梁,不仅要求快速、灵敏,而且线性误差、信噪比和增益误差等也要满足系统的要求[1]。因此,研究DAC 芯片的测试方法,对高速、高分辨率DAC 芯片的研发具有十分重要的意义。   目前,波形测量和分析协会已提出了DAC 测试的技术标准IEEE Std.1057,里面的术语和测试方法为DAC 测试提供了更多的参考。传统的标准测试只适于信号发生器、示波器等测试仪器,但是测试精度不高;大规模芯片测试时则使用自动测试设备(ATE),但是成本很高;最近提出的DAC
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:217088
    • 提供者:weixin_38562492
  1. 电子测量中的安捷伦科技推出混合信号示波器的FPGA动态测试探头

  2. 安捷伦科技(Agilent Technologies)发表了业界第一支适用Agilent Infiniium MSO混合信号示波器的FPGA动态测试探头。全新的N5397A FPGA动态测试探头可大幅提升工程小组除错Xilinx FPGA的效率,并能有效减少在FPGA开发过程中进行设计除错与验证的总时间和成本。   Agilent N5397A FPGA动态测试探头会与芯片上虚拟探测技术互相作用,让MSO在与外部模拟活动关联的每个除错接脚撷取32个内部FPGA信号;而传统的电子量测仪器在每个除错
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:40960
    • 提供者:weixin_38544152
  1. 基于FPGA的简易可存储示波器设计

  2. 摘要: 本文介绍了一种基于FPGA的采样速度60Mbit/s的双通道简易数字示波器设计,能够实现量程和采样频率的自动调整、数据缓存、显示以及与计算机之间的数据传输。关键词:数据采集;数字示波器;FPGA 引言   传统的示波器虽然功能齐全,但是体积大、重量重、成本高、等一系列问题使应用受到了限制。有鉴于此,便携式数字存储采集器就应运而生,它采用了LCD显示、高速A/D采集与转换、ASIC芯片等新技术,具有很强的实用性和巨大的市场潜力,也代表了当代电子测量仪器的一种发展趋势,即向功能多、体积小
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:106496
    • 提供者:weixin_38701156
  1. 集成式比特误码率测试仪在FPGA中的应用

  2. 摘要:IBERT即集成式比特误码率测试仪,是Xilinx专门用于具有高速串行接口的FPGA芯片的调试和交互式配置工具。文中介绍了IBTERT基本功能、实现原理,并结合实例阐述用IBTERT调试FPGA时的具体方法和调试步骤。   关键词:误码率测试仪;高速串行接口;眼图   随着高速数字系统的发展,高速串行数据被广泛使用,内嵌高速串行接口的FPGA也得到大量应用,相应的高速串行信号质量的测试也越来越频繁和重要。通常用示波器观察信号波形、眼图、抖动来衡量信号的质量,Xilinx提供的IBERT
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:244736
    • 提供者:weixin_38706743
  1. 基于FPGA的数字示波器设计

  2. 随着信息技术的发展,对信号的测量技术要求越来越高,示波器的使用越来越广泛。模拟示波器使用前需要进行校正,使用比较麻烦;而数字示波器,由于受控制芯片的影响,对输入信号的频率有严格的限制。基于FPGA的数字示波器,其芯片可达到50万门,配合高速外围电路,可以测量频率为1 MHz的信号,有效地克服了以往示波器的不足。   1 系统方案设计   设计的数字示波器系统主要使用了Xilinx系统的开发环境,并在此环境内部建立了AD采样控制模块、键盘控制模块、VGA显示模块等多个模块,从很大程度上减少了硬
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:202752
    • 提供者:weixin_38655561
  1. 基于FPGA的数字示波器波形合成器研究

  2. 引言波形刷新率是评判数字示波器性能优劣的重要指标之一,它直接体现了示波器抓取波形细节的能力,刷新率越高意味着捕获异常的能力越强。目前国内示波器的波形刷新率在200000wfms/s左右,而高于200000wfms/s的基本上依赖进口。国内示波器刷新率做不高的主要原因有2个:①波形合成技术和国际先进水平相比,差距还比较大;②波形存储采用外部存储器。本文通过对示波器波形合成技术的深入研究,提出一种基于FPGA的高刷新率的波形合成器,刷新率可达到400000wfms/s,该波形合成器已经成功应用在高刷
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:173056
    • 提供者:weixin_38743602
  1. 基于FPGA的高性能DAC芯片测试与研究

  2. D/A 转换器作为连接数字系统与模拟系统的桥梁,不仅要求快速、灵敏,而且线性误差、信噪比和增益误差等也要满足系统的要求[1]。因此,研究DAC 芯片的测试方法,对高速、高分辨率DAC 芯片的研发具有十分重要的意义。   目前,波形测量和分析协会已提出了DAC 测试的技术标准IEEE Std.1057,里面的术语和测试方法为DAC 测试提供了更多的参考。传统的标准测试只适于信号发生器、示波器等测试仪器,但是测试精度不高;大规模芯片测试时则使用自动测试设备(ATE),但是成本很高;近提出的DAC
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:283648
    • 提供者:weixin_38639872
  1. 利用MDO4000系列混合域示波器在嵌入式系统的测试射频与总线信号

  2. 嵌入式射频系统  基本上今天的每一个电子产品都是一个嵌入系统,小到电子表,大到各种复杂的控制系统。嵌入式系统实际上是专用的计算机系统,它的特征包括非PC,以应用为中心,以计算机技术为基础,适用于应用系统对功能、可靠性、成本、体积、功耗有严格要求等。  传统嵌入式系统的组成包括:A/D、D/A、 DSP、 FPGA;闪存,即NAND、NOR;嵌入式CPU系统;电源;并行总线;串行总线;I2C、SPI、 RS-232、CAN等。值得注意的是,以上技术包括了模拟、串行和数字技术,就是混合信号。  从嵌
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:100352
    • 提供者:weixin_38622467
« 12 »