您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的高速多路数据采集系统的设计

  2. :介绍了基于FPGA的高速多路数据采集系统的设计和实现过程。将该系统应用于电力机车可控硅整流装置实时监测系统中,该系统作为电力机车可控硅整流装置实时监测系统的数据采集前端,在实际运行过程中能够对可控硅的技术状态进行确认,检测效果良好。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-19
    • 文件大小:95232
    • 提供者:lengyunrxs
  1. 基于FPGA的高精度数字式移相正弦波信号发生器设计

  2. 摘要 : 文章介绍了基于FPGA和数字频率合成技术,利用VHDL编制程序并下载至Xilinx公司的SpartanⅡ系列XC2S100E-6PQ208 FPAG芯片上,加以简单的外围电路,构成了高精度数字式移相正弦波信号发生器。该装置能够产生频率、相位、幅度均可数字式预置并可调节的两路正弦波信号,相位差范围为0~359°,步进为1°。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-24
    • 文件大小:118784
    • 提供者:sfhgky
  1. 基于FPGA数字信号处理的实现

  2. 数字信号处理;VHDL语言;FPGA;FFT算法
  3. 所属分类:硬件开发

    • 发布日期:2009-09-06
    • 文件大小:1048576
    • 提供者:handsomegun
  1. 基于FPGA的太阳能热水器控制系统

  2. 摘 要: 利用EDA技术和VHDL语言,设计了基于FPGA的太阳能热水器控制系统,实现了系统的硬件电路及相关配套软件,使系统能够完成太阳能热水器温度、水位参数的采集和对采集数据实时记录、处理、分析、显示和控制等功能。经实际应用证实,该系统运行稳定、安全可靠、抗干扰能力强、操作灵活、使用方便,当太阳能不足时能及时提供辅助能源补充加热,实现了全天候不间断提供热水。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-24
    • 文件大小:157696
    • 提供者:renbinxuling
  1. FPGA实例大全,都包含源程序仿真,实际运行通过

  2. 包括 LED控制VHDL程序与仿真 2004.8修改.doc; LED控制VHDL程序与仿真; LCD控制VHDL程序与仿真 2004.8修改; LCD控制VHDL程序与仿真; ADC0809 VHDL控制程序; TLC5510 VHDL控制程序; DAC0832 接口电路程序; TLC7524接口电路程序; URAT VHDL程序与仿真; ASK调制与解调VHDL程序及仿真; FSK调制与解调VHDL程序及仿真; PSK调制与解调VHDL程序及仿真; MASK调制VHDL程序及仿真; MFS
  3. 所属分类:嵌入式

    • 发布日期:2010-03-28
    • 文件大小:1048576
    • 提供者:hughzotob
  1. FPGA与VHDL快速工程实践从入门到提高

  2. protel 99se常用元件的封装1.电阻原理图中常用的名称为RES1-RES4;引脚封装形式: AXIAL系列 从AXIAL-0.3到AXIAL-1.0,后缀数字代表两焊盘的间距,单位为Kmil. 2.电容原理图中常用的名称为CAP(无极性电容)、ELECTRO(有极性电容) 引脚封装形式:无极性电容为RAD-0.1到RAD-0.4,有极性电容为RB.2/.4到RB.5/1.0 3.电位器原理图中常用的名称为POT1和POT2; 引脚封装形式:VR-1到VR-5
  3. 所属分类:硬件开发

    • 发布日期:2010-04-22
    • 文件大小:3145728
    • 提供者:taikongshengdou
  1. 基于FPGA的数字时钟设计

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒、。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数模块、处理器及外设模块,并且使用QuartusII运用VHDL语言对分频和计数两个模块进行硬件电路设计和电路波形仿真,运用sopc技术嵌入内核并创建了系统所需的外部设备FLASH和SRAM软件通过使用NiosII运用C语言进行编程然后下载到硬件电路中
  3. 所属分类:C

    • 发布日期:2010-06-16
    • 文件大小:1048576
    • 提供者:mavellous1986
  1. 同学的好论文_基于FPGA的有源滤波器

  2. 随着大规模集成电路技术和EDA技术的发展,FPGA已被广泛应用于实现硬件的数字信号处理器或相应的电路模块,基于FPGA的数字信号处理器表现出了很高的性能和广阔的市场前景。当今有源滤波器的也应用日益广泛,早已脱离了狭义的、单纯的“滤波”的概念,并成为信号处理中一种非常基本、非常重要的技术。对于在FPGA上实现有源滤波器的设计具有很大的实用价值,本文在讨论滤波器的相关理论之后,基于ALTERA的Cyclone系列FPGA硬件平台,利用VHDL语言设计一个11阶的有源滤波器。
  3. 所属分类:硬件开发

    • 发布日期:2011-05-25
    • 文件大小:551936
    • 提供者:BARBERQS
  1. VHDL学习课件

  2. 文档包含了VHDL语言的入门介绍,什么是EDA,VHDL的设计进阶,VHDL的设计初步,VHDL的结构,语句以及FPGA的结构与配置
  3. 所属分类:专业指导

    • 发布日期:2015-05-14
    • 文件大小:7340032
    • 提供者:augus_per
  1. 基于CPLD及FPGA的VHDL语言电路优化设计

  2. 在VHDL语言电路优化设计当中,优化问题主要包括面积优化和速度优化。面积优化是指CPLD/FPGA的资源利用率优化,即用尽可能少的片内资源实现更多电路功能;速度优化是指设计系统满足一定的速度要求。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:144384
    • 提供者:weixin_38744694
  1. 基于FPGA和VHDL的USB2.0控制器设计

  2. 在视频存储和图像宽带领域中,经常遇到实时高速数据传输的要求。2000年4月,由Intel、Microsoft、NEC、Compaq、Lucent、Phillips等公司共同制订的USB2.0(Universal Serial Bus)传输协议,其速度远远超过了目前使用IEEE1394接口进行视频传输的400Mbps,达到了480Mbps;而且具有即插即用的PnP(Plug And Play)、可进行菊花链式的级联(通过USB HUB进行外围扩展)、可串连多达127个USB设备等优点。应用该协议可
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:267264
    • 提供者:weixin_38592847
  1. EDA/PLD中的使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序

  2. 摘 要: 本文总结了使用LeonardoSpectrum综合Xilinx FPGA的VHDL程序应用,以及在VHDL中使用不同类型RAM的方法。关键词: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司设计的功能强大的EPLD/FPGA/ASIC综合工具,支持大部分EPLD/FPGA厂商的产品。LeonardoSpectrum支持VHDL、Verilog、EDIF的综合、优化和定时分析,可以运行在Windows 98/
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:61440
    • 提供者:weixin_38652270
  1. EDA/PLD中的基于FPGA的多种形式分频的设计与实现

  2. 摘 要: 本文通过在QuartursⅡ开发平台下,一种能够实现等占空比、非等占空比整数分频及半整数分频的通用分频器的FPGA设计与实现,介绍了利用VHDL硬件描述语言输入方式,设计数字电路的过程。 关键词:FPGA;VHDL硬件描述语言;数字电路设计;分频器 引言 分频器是数字系统设计中的基本电路,根据不同设计的需要,我们会遇到偶数分频、奇数分频、半整数分频等,有时要求等占空比,有时要求非等占空比。在同一个设计中有时要求多种形式的分频。通常由计数器或计数器的级联构成各种形式的偶数分频及
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:68608
    • 提供者:weixin_38512781
  1. EDA/PLD中的基于FPGA的高速数字锁相环的设计与实现

  2. 摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:数字锁相环(DPLL);捕获时间;FPGA;VHDL 引言捕获时间是锁相环的一个重要参数,指的是锁相环从起始状态到达锁定状态所需时间。在一些系统中,如跳频通信系统,由于系统工作频率不断地发生快速变化(每秒几百次到几千次,甚至高达上万次),要求锁相环能够对信号相位快速捕获。因此研究具有较短捕获时
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:69632
    • 提供者:weixin_38607311
  1. EDA/PLD中的基于FPGA的TDI-CCD时序电路的设计

  2. 摘要:为解决TDI-CCD作为遥感相机的图像传感器在使用中所面临的时序电路设计问题,文中较为详细地介绍了TDI-CCD的结构和工作原理,并根据工程项目所使用的IL-E2 TDI-CCD的特性,设计了一种基于现场可编程门阵列 (FPGA) 的TDI-CCD时序电路,其驱动时序使用标准的硬件描述语言VHDL编写,时序仿真的波形效果相当理想。工程应用的结果表明,该设计具有一定的先进性和实用性。   关键词:TDI;FPGA ;VHDL;驱动时序 1  引言   CCD(Charge Couple
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:95232
    • 提供者:weixin_38662213
  1. EDA/PLD中的基于FPGA的高精度相位测量仪的设计

  2. 摘    要:本文介绍了基于FPGA的自带移相信号源的相位测量仪的设计。在系统设计中研究了DDS信号源的FPGA实现方法。经过验证,系统结构简单,运行可靠。关键词:DDS;FPGA;VHDL;相位测量 引言    随着集成电路的发展,利用大规模集成电路来完成各种高速、高精度电子仪器的设计已经成为一种行之有效的方法。采用这种技术制成的电子仪器电路结构简单、性能可靠、测量精确且易于调试。本文采用Altera CycloneII系列FPGA器件EP2C5,设计了高精度相位测量仪。测量相位差所需的信号
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:144384
    • 提供者:weixin_38591011
  1. EDA/PLD中的SDRAM通用控制器的FPGA模块化设计

  2. 摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制   引言   同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:119808
    • 提供者:weixin_38630358
  1. SDRAM通用控制器的FPGA模块化设计

  2. 摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制引言同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程中困扰设计人
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:134144
    • 提供者:weixin_38611459
  1. SDRAM通用控制器的FPGA模块化设计

  2. 摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制   引言   同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:129024
    • 提供者:weixin_38568031
  1. 基于FPGA的TDI-CCD时序电路的设计

  2. 摘要:为解决TDI-CCD作为遥感相机的图像传感器在使用中所面临的时序电路设计问题,文中较为详细地介绍了TDI-CCD的结构和工作原理,并根据工程项目所使用的IL-E2 TDI-CCD的特性,设计了一种基于现场可编程门阵列 (FPGA) 的TDI-CCD时序电路,其驱动时序使用标准的硬件描述语言VHDL编写,时序仿真的波形效果相当理想。工程应用的结果表明,该设计具有一定的先进性和实用性。   关键词:TDI;FPGA ;VHDL;驱动时序 1  引言   CCD(Charge Couple
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:94208
    • 提供者:weixin_38694800
« 12 3 4 5 6 7 8 9 10 »