您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的高速多路数据采集系统的设计

  2. :介绍了基于FPGA的高速多路数据采集系统的设计和实现过程。将该系统应用于电力机车可控硅整流装置实时监测系统中,该系统作为电力机车可控硅整流装置实时监测系统的数据采集前端,在实际运行过程中能够对可控硅的技术状态进行确认,检测效果良好。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-19
    • 文件大小:95232
    • 提供者:lengyunrxs
  1. 基于FPGA的太阳能热水器控制系统

  2. 摘 要: 利用EDA技术和VHDL语言,设计了基于FPGA的太阳能热水器控制系统,实现了系统的硬件电路及相关配套软件,使系统能够完成太阳能热水器温度、水位参数的采集和对采集数据实时记录、处理、分析、显示和控制等功能。经实际应用证实,该系统运行稳定、安全可靠、抗干扰能力强、操作灵活、使用方便,当太阳能不足时能及时提供辅助能源补充加热,实现了全天候不间断提供热水。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-24
    • 文件大小:157696
    • 提供者:renbinxuling
  1. 基于Verilog hdl的FPGA设计与工程应用_源代码

  2. “第2章示例”目录: 例2-1.v————————书中例2-1的Verilog源代码; 例2-2.v————————书中例2-2的Verilog源代码; 例2-3.v————————书中例2-3的Verilog源代码; 例2-4.v————————书中例2-4的Verilog源代码; 例2-5.v————————书中例2-5的Verilog源代码; “function”示例.v——书中关键字“function”示例的Verilog源代码; “task”示例.v————书中关键字“task”示例
  3. 所属分类:iOS

    • 发布日期:2010-09-03
    • 文件大小:9437184
    • 提供者:mixwill3
  1. 双口ram的应用实例

  2. 双端口RAM在高速数据采集中的应用;在FPGA中构造存储器,包括详细的vhdl语言。
  3. 所属分类:硬件开发

    • 发布日期:2010-10-01
    • 文件大小:160768
    • 提供者:liulongshen99
  1. 智能扫地机VHDL FPGA

  2. 模拟智能扫地机的设计 学号:61010122 姓名:吴细老 1、 申请题目:模拟智能扫地机设计  题目,命题描述(5号宋体) 一. 扫地地图基本制作 1. 设定扫地范围地图,由键盘画图,随意画出一个任意形状图来作为扫地区域。画完图后,按下键后,扫描刚画出来的区域。将扫描所用的时间记录下来作为此次扫地的基本时间。这个时间可以用来自动的扫地机的关闭时间。 2. 测量环境湿度和温度,模拟方法是通过键盘直接设定环境温度和湿度,设定完成后自动形成一个系数,该系数用来控制扫地机的扫地速度,越脏扫描的时间
  3. 所属分类:硬件开发

    • 发布日期:2012-07-12
    • 文件大小:4194304
    • 提供者:wuxilao
  1. Verilog 代码编写

  2. 数字IC培训课程体系 课程 内容 课时(每课时两节课) 第一阶段,语言及工具基础。 Verilog/VHDL 复习基本编程语言,熟练掌握基本模块的RTL设计流程。 2课时 ISE/vivado 工具的使用, coregenerator、DCM等功能使用,top文件编写,基本的综合、布局布线、约束、错误排查,bit文件生成/下载。 3课时 Modsim/VCS 仿真工具基本功能介绍,仿真程序编写,仿真时序分析 2课时 Synplify/DC 熟悉基本综合工具使用,讲解FPGA与ASIC的区别(cl
  3. 所属分类:硬件开发

    • 发布日期:2019-09-01
    • 文件大小:199680
    • 提供者:drjiachen
  1. 全数字交流伺服系统信号处理设计与应用

  2. 摘  要:交流伺服系统作为现代工业生产设备的重要驱动源之一,是工业自动化不可缺少的基础技术。本文在总结当前交流伺服系统的发展趋势和研究与应用成果的基础上,对交流伺服系统的未来发展做出了展望。 提出了基于ACTEL现场可编程逻辑器件APA300的光电编码器与光栅尺信号处理电路设计原理,该电路由4倍频细分、辨向电路、计数电路组成,信号处理模块通过VHDL语言实现。   基于FPGA的全数字交流伺服系统信号处理系统电路如图1所示,以DSP芯片作为伺服驱动器的核心处理器,完成数据处理和控制算法;FPGA
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:158720
    • 提供者:weixin_38532139
  1. 基于FPGA的高速A/D转换控制器设计

  2. 采用FPGA器件EP1C12Q240C8实现对高速A/D转换芯片ADC08200的实时采样控制,解决了传统方法的速度问题。使用VHDL语言采用自顶向下的设计方法编写出源程序;结合FIFO存储器的设计实现了高速A/D采集转换和转换后的数据存储,并给出了采样存储电路原理图。数据处理可通过与SoPC技术结合实现。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:264192
    • 提供者:weixin_38656462
  1. VHDL在高速图像采集系统中的应用设计

  2. 摘要:介绍高速图像采集系统的硬件结构及工作原理,讲述FPGA在图像采集与数据存储部分的VHDL模块设计,给出采集同步模块的VHDL源程序。     关键词:图像采集 FPGA VHDL PCI 现代化生产和科学研究对图像采集系统的要求日益提高。传统的图像采集卡速度慢、处理功能简单,不能很好地满足特殊要求,因此,我们构建了高速图像采集系统。它主要包括图像采集模块、图像低级处理模块以及总线接口模块等。这些模块是在FPGA中利用VHDL编程实现的。高速图像采集系统主要用于视觉检测。视觉检测中图像
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:101376
    • 提供者:weixin_38734492
  1. 基于FPGA的专用信号处理器设计和实现

  2. 摘 要:本文介绍基于FPGA、用VHDL语言编程实现矢量脱靶量测量专用信号处理器的方法。有效利用FPGA片内硬件资源,无需外围电路,高度集成,实现了对复数数据进行去直流、加窗、512点FFT和求模平方运算。 关键词:512点FFT;FPGA;蝶形运算 前言矢量脱靶量测量系统中,信号处理电路模块的主要任务是完成目标检测、数据存储以及给其它单元控制信号。系统所进行的目标检测需要计算信号的功率谱,所以先要对采集到的多通道(8路)数据按512点为一帧,作FFT处理,得到其频谱。为了监测接收机工作状
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:94208
    • 提供者:weixin_38514523
  1. 嵌入式系统/ARM技术中的DSP HPI口与PC104总线接口的FPGA设计

  2. 摘 要  通过对TI公司TMS320C5000系列DSP HPI总线和PC104总线时序的分析,以VHDL语言为工具,使用Altera的FPGA芯片EP1K50,设计完成PCI04总线和DSP HPI总线之间的通信接口,并在一款以TMS320VC5409DSP为数据采集处理器、研华嵌入式工控主板PCM-5825为系统主板组成的嵌入式数据采集系统申得到了运用;给出与整个接口设计相关的VHDL源代码和在PCM-5825上验证接口设计的X86汇编语言程序。关键词 DSP HPI PC104总线 FPG
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:81920
    • 提供者:weixin_38691194
  1. RFID技术中的如何搭建机器视觉系统 (图)

  2. 摘 要:UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。关键词:FPGA/CPLD;UART;VHDL 机器视觉系统的构成---一般机器视觉系统主要包括信息探测、采集系统、图像处理、显示及智能决策等模块,涉及计算机图形学、数字图像处理、视频信息处理、模式识别、人工智能理论、智能信息处理、VLSI技术等技术,可广泛应用于工业产品自动检测、航天、航空、遥感、卫星侦察、天文观测、
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:95232
    • 提供者:weixin_38583278
  1. 基于FPGA的非对称同步FIFO设计

  2. 本文在分析了非对称同步FIFO的结构特点及其设计难点的基础上,采用VHDL描述语言,并结合FPGA,实现了一种非对称同步FIFO的设计。  关键词:非对称同步FIFO;VHDL;FPGA;DLL;BlockRAM  引言  FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输出数据总线宽度相等,不
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:79872
    • 提供者:weixin_38727453