您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FARROW的采样时钟转换研究

  2. :详细介绍了采样率转换的一种新的硬件实现结构: Farrow 滤波器结构,同时也介绍了其派生的改进Faηow 结构、TFS 和改进TFS ,并相互进行特性对比,仿真实验,结果表明Farrow 结构是一种可实现任意分数延迟的高效、灵活的采样率转换结构, Farrow 结构适于采样率提高,而TFS 适于降采样率;对称改进结构降低复杂性。
  3. 所属分类:嵌入式

    • 发布日期:2010-12-14
    • 文件大小:257024
    • 提供者:changzhujian
  1. 采样率转换

  2. 采用farrow结构实现任意采样率倍数转换
  3. 所属分类:硬件开发

    • 发布日期:2013-09-10
    • 文件大小:214016
    • 提供者:u012078175
  1. farrow滤波器

  2. 详细说明farrow滤波器的结构,原理,以及在硬件FPGA上的仿真
  3. 所属分类:IT管理

    • 发布日期:2015-03-16
    • 文件大小:44032
    • 提供者:qq_26618607
  1. OFDM仿真代码

  2. OFDM经典算法仿真,一系列均有.function [lag_coff, I1, I2] = lag_coefficient(N) %% Lagrange插值Farrow结构中的系数矩阵构造 % N 插值基点数 % uk 小数间隔 if mod(N,2)==0 I1 = -N/2+1; I2 = N/2; else I1 = -floor(N/2); I2 = floor(N/2); end
  3. 所属分类:其它

    • 发布日期:2015-06-05
    • 文件大小:131072
    • 提供者:cfjiayou
  1. Farrow结构设计分数延时滤波器

  2. matlab代码,利用Farrow结构设计分数延时滤波器,滤波器阶数和个数可分别进行设置,利用最大最小准则近似
  3. 所属分类:电信

    • 发布日期:2016-07-16
    • 文件大小:2048
    • 提供者:fuweiwang11
  1. 宽带信号分数延时滤波器的FPGA设计与测试

  2. 对于多通道宽带信号的数字波束形成( DBF) ,传统的相位控制方法会导致波束的指向偏移及扫描不准,需要使用真实时间延迟线( TTD) 来代替传统的移相器。相比模拟延迟线,在数字域上实现延时补偿具有成本低、精度高、实现简单、稳定性好等众多优点。而基于 Farrow 结构的分数延时滤波器结构简单、延时变化灵活快捷,且易于构建宽带信号的分数延时滤波器。在FPGA 系统中实现宽带信号的分数延时, 并对其延时性能的测试可为将来宽带信号的 DBF 工程应用提供技术基础。
  3. 所属分类:硬件开发

    • 发布日期:2018-08-27
    • 文件大小:506880
    • 提供者:vaan17__
  1. 数字滤波器原理及应用

  2. 第l章 数字信号处理引言 1.1 引言 1.2 数字信号处理起源 1.3 信号域 1.4 信号分类 1.5 DSP:一个学科 第2章 采样原理 2.1 引言 2.2 香农采样原理 2.3 信号重构 2.4 香农插值 2.5 采样方法 2.6 多通道采样 2.7 MATLAB音频选项 第3章 混叠 3.1 引言 3.2 混叠 3.3 圆判据 3.4 IF采样 第4章 数据转换和量化 4.1 域的转换 4.2 ADC分类 4.3 ADC增强技术 4.4 DSP数据表示方法 4.5 量化误差 4.6
  3. 所属分类:电信

    • 发布日期:2018-08-29
    • 文件大小:117440512
    • 提供者:bird935336763
  1. 请教Farrow结构滤波器设计的设计-lagrange插值.pdf

  2. 请教Farrow结构滤波器设计的设计-lagrange插值.pdf 小弟要设计一个基于Farrow结构的抽取滤波器,用在一个数字中频接受系统中,实现任意采样率的转换,不太明白滤波器的系数如何计算出来,有没有人做过呢?matlab中有函数或者工具箱可以实现吗?
  3. 所属分类:其它

    • 发布日期:2019-08-12
    • 文件大小:136192
    • 提供者:weixin_39840924
  1. EDA/PLD中的基于FPGA的通用位同步器设计方案(二)

  2. 2.2 模块详细设计   2.2.1 内插滤波器设计   内插滤波器是完成算法的核心,它根据内插参数实时计算最佳判决点的内插值,即:      式中:mk 为内插滤波器基点索引,决定输入序列中哪些采样点参与运算,它由插值时刻kTi 确定;μk 为误差间隔,决定了内插滤波器的冲激响应系数[1].kTi 和μk 的信息由内部控制器反馈回来。   本设计的内插滤波器采用基于4 点分段抛物线多项式的Farrow结构实现。将式(1)变换为拉格朗日多项式,即令:      根据式(2)和(3)
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:256000
    • 提供者:weixin_38752459
  1. EDA/PLD中的基于FPGA的通用位同步器设计方案(一)

  2. 摘要本文提出了一种基于FPGA的通用位同步器设计方案。方案中的同步器是采用改进后的Gardner算法结构,其中,内插滤波器采用系数实时计算的Farrow结构,定时误差检测采用独立于载波相位偏差的GA-TED算法,内部控制器和环路滤波器的参数可由外部控制器设置,因而可以适应较宽速率范围内的基带码元。   本文主要是先阐述传统Gardner算法的原理,然后给出改进后的设计和FPGA实现方法,最后对结果进行仿真和分析,证明该设计方案的正确、可行性。   0 引言   数字通信中,位同步性能直接影
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:184320
    • 提供者:weixin_38713996
  1. 高阶QAM定时同步的FPGA设计实现

  2. 在基于软件无线电数字接收机技术的研究中,定时同步是一项关键技术。文中设计的定时同步结构采用了基于Farrow结构的内插滤波器,同时以改进的Gardner定时误差计算方法提取采样相位误差,该方法对载波相位不敏感,可先独立于载波同步单独使用,适用于高阶QAM信号的定时同步。以128 QAM为例,对整个系统进行了仿真验证,并且在FPGA平台上实现了该算法,收到良好的效果,具有很好的通用性和可移植性。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:369664
    • 提供者:weixin_38659805
  1. 音频异步采样率转换IP的设计及联合仿真

  2. 以改进型Farrow结构滤波器为核心,设计了音频异步采样率转换的IP Core,并利用Simulink和硬件描述语言仿真器ModelSim构建服务器/客户端形式的仿真平台,实现对算法IP的联合仿真验证。实验结果表明,所设计的IP在信噪比等各方面均符合设计要求,该仿真方法高效、可行。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:276480
    • 提供者:weixin_38724229
  1. 基于自适应TIADC的频谱模块设计

  2. 通过对时间交替采样(Time-interleaved ADC,TIADC)理论和下变频快速傅里叶(Fast Fourier Transform,FFT)的研究,提出一种复用FFT结构的自适应TIADC频谱分析设计方案。该方案首先通过四通道ADC进行时间交替高速采样,并采用频域互谱法估计时延误差,利用Farrow滤波器进行自适应校正;然后对采样数据作下变频处理,并复用FFT模块,实现高速采样的频谱分析;最后通过FPGA实验验证,证明自适应TIADC的频谱模块设计不仅能准确反映采集信号频谱信息,而且
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:564224
    • 提供者:weixin_38536267
  1. 基于最小CIM准则的Farrow结构分数时延估计

  2. 提出了一种基于最小相关熵诱导距离(CIM)和Farrow结构的分数时延估计算法。该算法具有较强的抗脉冲噪声的能力,且所需观测数据较少,时延估计结果精度较高。理论分析和仿真实验表明,所提算法的估计精度和抗脉冲噪声性能均优于基于分数低阶统计量的LETDE算法。
  3. 所属分类:其它

    • 发布日期:2021-03-10
    • 文件大小:505856
    • 提供者:weixin_38530202
  1. 可变分数时延滤波器在超声成像系统中的应用

  2. 为了提升超声成像系统的图像质量,将可变分数时延滤波器引入超声成像系统声束形成环节,首先介绍了一种在实践中便于实现,且节省存储资源的Farrow结构可变分数时延滤波器,通过仿真验证了该时延滤波器能够提高时延精度,有效弥补时延误差导致的图像尾影;其次在FPGA中实现了该滤波器功能,时序仿真结果说明FPGA实现结果与理论分析一致,可用于实际工程实践。
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:1048576
    • 提供者:weixin_38536349
  1. 基于FPGA的通用位同步器设计方案(二)

  2. 2.2 模块详细设计   2.2.1 内插滤波器设计   内插滤波器是完成算法的,它根据内插参数实时计算判决点的内插值,即:      式中:mk 为内插滤波器基点索引,决定输入序列中哪些采样点参与运算,它由插值时刻kTi 确定;μk 为误差间隔,决定了内插滤波器的冲激响应系数[1].kTi 和μk 的信息由内部控制器反馈回来。   本设计的内插滤波器采用基于4 点分段抛物线多项式的Farrow结构实现。将式(1)变换为拉格朗日多项式,即令:      根据式(2)和(3),内插滤
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:248832
    • 提供者:weixin_38719643
  1. 基于FPGA的通用位同步器设计方案(一)

  2. 摘要本文提出了一种基于FPGA的通用位同步器设计方案。方案中的同步器是采用改进后的Gardner算法结构,其中,内插滤波器采用系数实时计算的Farrow结构,定时误差检测采用独立于载波相位偏差的GA-TED算法,内部控制器和环路滤波器的参数可由外部控制器设置,因而可以适应较宽速率范围内的基带码元。   本文主要是先阐述传统Gardner算法的原理,然后给出改进后的设计和FPGA实现方法,对结果进行仿真和分析,证明该设计方案的正确、可行性。   0 引言   数字通信中,位同步性能直接影响接
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:178176
    • 提供者:weixin_38632624
  1. 基于Farrow结构的恒定束宽时域波束形成器研究与实现

  2. 提出了一种基于 Farrow 结构的恒定束宽时域波束形成器,主要包括实现整数倍采样间隔延迟的数字延时单元、基于 Farrow 结构的高精度分数延时单元以及保证恒定束宽的幅度加权单元;理论分析了该波束形成器的原理,特点和优势;利用计算机仿真验证了该波束形成器的有效性和优越性;在C6748 DSP平台上的移植实现展示了该恒定束宽波束形成器的实现效率及实用性。
  3. 所属分类:其它

    • 发布日期:2021-01-14
    • 文件大小:1048576
    • 提供者:weixin_38709816
  1. 基于最小CIM准则的Farrow结构分数时延估计

  2. 提出了一种基于最小相关熵诱导距离(CIM)和Farrow结构的分数时延估计算法。该算法具有较强的抗脉仲噪声的能力,且所需观测数据较少,时延估计结果精度较高。理论分析和仿真实验表明,所提算法的估计精度和抗脉仲噪声性能均优于基于分数低阶统计量的LETDE算法。
  3. 所属分类:其它

    • 发布日期:2021-01-14
    • 文件大小:772096
    • 提供者:weixin_38532849