您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA设计流程指南

  2. (12页)本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。形成风格良好和完整的文档。实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。便于新员工快速掌握本部门FPGA的设计流程。由于目前所用到的FPGA器件以Altera的为主,所以下面的 例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Qu
  3. 所属分类:硬件开发

    • 发布日期:2007-08-09
    • 文件大小:133120
    • 提供者:rotee
  1. synopsys软件简介《一》

  2. synopsys软件简介《一》 2007-08-09 一 Astro  Astro是Synopsys为超深亚微米IC设计进行设计优化、布局、布线的设计环境。Astro可以满足5千万门、时钟频率GHz、在0.10及以下工艺线生产的SoC设计的工程和技术需求。Astro高性能的优化和布局布线能力主要归功于Synopsys在其中集成的两项最新技术:PhySiSys和Milkyway DUO结构。 二 DFT DFT Compiler提供独创的“一遍测试综合”技术和方案。它和Design Compil
  3. 所属分类:C++

    • 发布日期:2009-04-30
    • 文件大小:30720
    • 提供者:beijing20080
  1. Verilog HDL程序设计与实践--云创工作室编著

  2. 有点大,分为两部分(上和下),还有一个超星阅读器 第1章 EDA设计与Verilog HDL语言概述   1.1 EDA设计概述   1.1.1 EDA技术简介   1.1.2 EDA与传统电子系统设计方法   1.1.3 可编程逻辑器件对EDA技术的要求   1.2 Verilog HDL语言简介   1.2.1 硬件描述语言说明   1.2.2 Verilog HDL语言的历史   1.2.3 Verilog HDL语言的能力   1.2.4 Verilog HDL和VHDL语言的比较  
  3. 所属分类:嵌入式

    • 发布日期:2009-08-04
    • 文件大小:14680064
    • 提供者:kygreen
  1. verilog设计练习进阶

  2. 设计练习进阶 前言 在前面学习的基础上,通过本章十个阶段的练习,一定能逐步掌握Verilog HDL设计的要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法现象和掌握高级的Verilog HDL系统任务,以及与C语言模块接口的方
  3. 所属分类:嵌入式

    • 发布日期:2009-09-02
    • 文件大小:807936
    • 提供者:lbaihao
  1. EDA课件1_TCH

  2. 用VHDL/VerilogHDL语言开发PLD/FPGA的完整流程为: 1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的HDL编辑环境。通常VHDL文件保存为.vhd文件,Verilog文件保存为.v文件。 2.逻辑综合:将源文件调入逻辑综合软件进行综合,即把语言综合成门级网表文件的形式。逻辑综合软件会生成.edf(edif)的EDA工业标准文件。 3.功能仿真:将门级网表文件调入HDL仿真软件进行功能仿真,检查逻辑功能是否正确(也叫前仿真,对简单的设计可以跳过这一步,只在布线完成以后
  3. 所属分类:嵌入式

    • 发布日期:2011-01-01
    • 文件大小:7340032
    • 提供者:w491609442
  1. Verilog-HDL实践与应用系统设计

  2. Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:14680064
    • 提供者:zhlyz2003
  1. 编写测试代码是验证HDL设计的主要手段

  2. 本应用笔记是专门为没有测试编写经验并对 HDL 验证流程陌生的逻辑设计者而编写的。 编写测试代码是验证 HDL 设计的主要手段。本应用笔记为创建或构建有效的测试设计提供了准则。同时给出了一个为任何设计开发自检测测试的算法。
  3. 所属分类:其它

    • 发布日期:2011-04-22
    • 文件大小:627712
    • 提供者:hua308
  1. JPEG编码器IP的研究与实现.pdf

  2. 本文首先对JPEG编解码的原理进行了阐述。 其次,用硬件设计语言Verilog HDL对JPEG编码器进行了RTL级建模, 用TOP—down设计方法,给出了各个模块的设计流程和方块图。 第三,对DCT算法进行了某些方面的改进,利用优化算法进行某些改良,从 整体上提高编码性能,达到了满意的效果。并利用FPGA进行了验证。总结了消 耗的资源,并和以往的设计进行了对比。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-29
    • 文件大小:2097152
    • 提供者:l1185189748
  1. 设计与验证:verilog HDL

  2. 本书以实例讲解的方式对hdl语言的设计方法进行介绍。全书共分9章,第1章至第3章主要介绍了veriloghdl语言的基本概念、设计流程、语法及建模方式等内容;第4章至第6章主要讨论如何合理地使用veriloghdl语言描述高性能的可综合电路;第7章和第8章重点介绍了如何编写测试激励以及verilog的仿真原理;第9章展望hdl语言的发展趋势。
  3. 所属分类:专业指导

    • 发布日期:2012-10-01
    • 文件大小:14680064
    • 提供者:wdz201206245
  1. 高级ASIC芯片综合

  2. 《高级ASIC芯片综合》(第2版)(翻译版)描述了使用Synopsys工具进行ASIC芯片综合、物理综合、形式验证和静态时序分析的最新概念和技术,同时针对VDSM(超深亚微米)工艺的完整ASIC设计流程的设计方法进行了深入的探讨。《高级ASIC芯片综合》(第2版)(翻译版)的重点是使用Synopsys工具解决各种VDSM问题的实际应用。读者将详细了解有效处理复杂亚微米ASIC的设计方法,其重点是HDL的编码风格、综合和优化、动态仿真、形式验证、DFT扫描插入、lmks to layout、物理
  3. 所属分类:硬件开发

    • 发布日期:2012-10-17
    • 文件大小:25165824
    • 提供者:xine2009
  1. 设计与验证Verilog HDL

  2. 本书以实例讲解的方式对HDL语言的设计方法进行介绍。全书共分9章,第1章至第3章主要介绍了Verilog HDL语言的基本概念、设计流程、语法及建模方式等
  3. 所属分类:硬件开发

    • 发布日期:2013-04-25
    • 文件大小:14680064
    • 提供者:panroger
  1. Verilog +HDL(清晰pdf)

  2. 全书共分9 章,各章内容简要介绍如下。 • 第1 章:介绍HDL 的设计方法, Verilog 与VHDL 、C 等语言的区别,以及 HDL 语言的设计与验证流程。 • 第2 章:介绍Verilog 的语言基础. • 第3 章:重点介绍Verilog 的3 种描述方法和不同的设计层次. • 第4 章:介绍RTL 建模的概念和一些常用电路的Verilog 设计方法,最后引申 出Verilog 语言的可综合子集。 第5 章:总结了常用的RTL 同步设计原则,逐一介绍了设计模块的划分、设 计组合逻辑
  3. 所属分类:C/C++

    • 发布日期:2013-07-01
    • 文件大小:14680064
    • 提供者:dongzhongyan
  1. SystemVerilog语言简介

  2. SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE 1364-2001 Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、 接口、断言等等,这些都使得SystemVerilog在一个更高的抽象层次上提高了设计建模的能力。SystemVerilog由Accellera开发,它主要定位在芯片的实现和验证流程上,并为系统级的设计流程提供了强大的连接能力。
  3. 所属分类:硬件开发

    • 发布日期:2015-01-06
    • 文件大小:92160
    • 提供者:qq_22197429
  1. VerilogHDL设计与验证

  2. 《设计与验证》以实例讲解的方式对HDL语言的设计方法进行介绍。全书共分9章,第1章至第3章主要介绍了Verilog HDL语言的基本概念、设计流程、语法及建模方式等内容;第4章至第6章主要讨论如何合理地使用Verilog HDL语言描述高性能的可综合电路;第7章和第8章重点介绍了如何编写测试激励以及Verilog的仿真原理;第9章展望HDL语言的发展趋势。
  3. 所属分类:嵌入式

    • 发布日期:2015-05-26
    • 文件大小:13631488
    • 提供者:tjuefly
  1. 设计与验证Verilog HDL

  2. 这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉. 本书以实例讲解的方式对HDL语言的设计方法进行介绍。全书共分9章,第1章至第3章主要介绍了Verilog HDL语言的基本概念、设计流程、语法及建模方式等内容;第4章至第6章主要讨论如何合理地使用Verilog HDL语言描述高性能的可综合电路;第7章和第8章重点介绍了如何编写测试激励以及Verilog的仿真原理:第9章展望HDL语言的发展趋势。
  3. 所属分类:其它

    • 发布日期:2016-09-09
    • 文件大小:14680064
    • 提供者:xyy987654321
  1. 设计与验证Verilog HDL

  2. 《设计与验证》以实例讲解的方式对HDL语言的设计方法进行介绍。全书共分9章,第1章至第3章主要介绍了Verilog HDL语言的基本概念、设计流程、语法及建模方式等内容;第4章至第6章主要讨论如何合理地使用Verilog HDL语言描述高性能的可综合电路;第7章和第8章重点介绍了如何编写测试激励以及Verilog的仿真原理;第9章展望HDL语言的发展趋势
  3. 所属分类:讲义

    • 发布日期:2017-10-18
    • 文件大小:14680064
    • 提供者:sryyfish
  1. 《Verilog-HDL实用设计与工程制作》例程

  2. 刘卫玲、常晓明编*的《Verilog-HDL实用设计 与工程制作》从实践的角度出发,全面介绍硬件描述 语言Verilog HDL,通过与具体电路实验的结合,使 读者能够轻松地掌握Verilog—HDL的语法、结构、功 能及简单应用。 全书共分8章,**~5章,通过应用Verilog— HDL描述的各种逻辑电路实例,详细讲解该语言的语 法结构和FPGA的开发流程;第6章,介绍硬件开发应 具备的条件;第7章,讲解数字电路系统的设计思路 ;第8章,通过列举12个简单的应用实例,详细介绍 工程应用系统
  3. 所属分类:制造

    • 发布日期:2018-04-09
    • 文件大小:109051904
    • 提供者:williamanos
  1. 设计与验证:Verilog HDL(带书签)

  2. 全书共分9 章,各章内容简要介绍如下。 • 第1 章:介绍HDL 的设计方法, Verilog 与VHDL 、C 等语言的区别,以及 HDL 语言的设计与验证流程。 • 第2 章:介绍Verilog 的语言基础. • 第3 章:重点介绍Verilog 的3 种描述方法和不同的设计层次. • 第4 章:介绍RTL 建模的概念和一些常用电路的Verilog 设计方法,最后引申 出Verilog 语言的可综合子集。 第5 章:总结了常用的RTL 同步设计原则,逐一介绍了设计模块的划分、设 计组合逻辑
  3. 所属分类:嵌入式

    • 发布日期:2018-09-02
    • 文件大小:14680064
    • 提供者:iszhangwd
  1. SystemVerilog语言教程

  2. SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE 1364-2001 Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、 接口、断言等等,这些都使得SystemVerilog在一个更高的抽象层次上提高了设计建模的能力。SystemVerilog由Accellera开发,它主要定位在芯片的实现和验证流程上,并为系统级的设计流程提供了强大的连接能力。
  3. 所属分类:嵌入式

    • 发布日期:2018-11-27
    • 文件大小:6291456
    • 提供者:iszhangwd
  1. 基于FPGA的1553B总线接口设计与验证

  2. 为降低成本,提高设计灵活性,提出一种基于FPGA的1553B总线接口方案;采用自顶向下的设计方法,在分析1553B总线接口工作原理和响应流程的基础上,完成了接口方案各FPGA功能模块设计;对关键模块编写VHDL代码,并采用Active⁃HDL软件进行了仿真;以Virtex⁃5 FPGA 开发板和PC机为验证平台,在FPGA中分别模拟BC与RT,在PC机指令下进行了BC与RT功能模块间的收发测试,结果表明系统能在协议规定的1 MHz数据率下稳定运行;同时,为提升接口性能,采用光纤代替传统电缆传输介
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:106496
    • 提供者:weixin_38675967
« 12 »