点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - HDL,Verilog
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
Verilog HDL简明教程.doc
Verilog HDL语言最初是于1983年由Gateway Design Automation公司为其模拟器产品开发的硬件建模语言。那时它只是一种专用语言。由于他们的模拟、仿真器产品的广泛使用,Verilog HDL 作为一种便于使用且实用的语言逐渐为众多设计者所接受。在一次努力增加语言普及性的活动中,Verilog HDL语言于1990年被推向公众领域。 Open Verilog International (OVI)是促进Verilog发展的国际性组织。1992年, OVI决定致力于推广
所属分类:
嵌入式
发布日期:2009-05-13
文件大小:268288
提供者:
hometownjlu
verilog 简明教程
对verilog初学者很有用。 Verilog HDL 是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数 字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结 构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建 模语言。此外,Verilog HDL 语言提供了编程语
所属分类:
嵌入式
发布日期:2009-06-12
文件大小:328704
提供者:
jiang_shuguo
很经典的verilog教程
什么是Verilog HDL? Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
所属分类:
其它
发布日期:2009-07-28
文件大小:3145728
提供者:
gwtwind2040
Verilog HDL硬件描述语言
Verilog HDL硬件描述语言 Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的 数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之 间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构 组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模 语言。此外, Verilog HDL语言提供了编程
所属分类:
嵌入式
发布日期:2009-09-08
文件大小:9437184
提供者:
lzflxq
Verilog HDL教程
Verilog HDL教程,pdf版的教程
所属分类:
专业指导
发布日期:2009-09-22
文件大小:223232
提供者:
huazaicola
Verilog HDL简明教程
Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,Verilog HDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间从
所属分类:
嵌入式
发布日期:2009-11-03
文件大小:162816
提供者:
xl520577
FPGA设计流程,Verilog入门教程
QuarusII用户指南,FPGA设计流程,Verilog入门教程, Verilog HDL语言初步,夏宇闻-Verilog经典教程
所属分类:
硬件开发
发布日期:2009-11-21
文件大小:5242880
提供者:
crystaltal
基于verilog hdl通信系统设计
verilog hdl 与通信系统基础知识相结合
所属分类:
专业指导
发布日期:2009-12-03
文件大小:1048576
提供者:
cat241406119
精通 Verilog HDL:IC 设计核心技术实例详解 part2(total4)
本书从实际应用的角度详细地向读者介绍了Verilog HDL语言的使用,并利用实例深入剖析了Verilog HDL语法在实际应用中的要点,结构清晰,内容丰富。 全书共分为9章。前7章分别介绍了设计方法概论,Verilog HDL的语法,行为建模,同步设计,异步设计,功能性单元,I2C Slave设计。第8章为微处理器设计,第9章为JPEG Encoder设计。这两章通过两个完整的设计实例,为读者详述了设计概念,深入分析了电路设计的前因后果。 为了方便读者学习,本书所附的实例程序都利
所属分类:
嵌入式
发布日期:2010-01-21
文件大小:14680064
提供者:
sznbman
精通Verilog HDL:IC设计核心技术实例详解part3(total4)
本书从实际应用的角度详细地向读者介绍了Verilog HDL语言的使用,并利用实例深入剖析了Verilog HDL语法在实际应用中的要点,结构清晰,内容丰富。 全书共分为9章。前7章分别介绍了设计方法概论,Verilog HDL的语法,行为建模,同步设计,异步设计,功能性单元,I2C Slave设计。第8章为微处理器设计,第9章为JPEG Encoder设计。这两章通过两个完整的设计实例,为读者详述了设计概念,深入分析了电路设计的前因后果。 为了方便读者学习,本书所附的实例程序都利
所属分类:
嵌入式
发布日期:2010-01-21
文件大小:14680064
提供者:
sznbman
北大Veirlog课件清华微电子所verilog课件《设计与验证VerilogHDL》源码实例 和 Verilog规范
北大的Veirlog课件(HDL语言,Verilog 词汇约定,Verilog中的高级结构,Verilog操作符,Verilog数据类型及逻辑系统,Verilog的可综合描述风格,存储器建模,行为建模)和清华微电子所verilog课件和《设计与验证VerilogHDL》源码实例 和 Verilog规范
所属分类:
专业指导
发布日期:2010-01-26
文件大小:5242880
提供者:
colordrv
Verilog HDL 入门教程
Verilog的入门教程,很精简适合初学者
所属分类:
专业指导
发布日期:2010-04-01
文件大小:444416
提供者:
misrig001
一个挺好的硬件描述语言—HDL
硬件描述语言Verilog HDL,类似于高级程序设计语言(如C语言等)。它是一种一文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示更复杂的数字逻辑系统所完成的逻辑功能(即行为)。
所属分类:
C
发布日期:2010-04-15
文件大小:11534336
提供者:
wyq_517
中文版Verilog HDL简明教程..chm
Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,Verilog HDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间
所属分类:
嵌入式
发布日期:2010-05-10
文件大小:88064
提供者:
fsy0215
基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言
基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环,载波同步,FPGA,数字通信,Verilog基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环,载波同步,FPGA,数字通信,Verilog基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环,载波同步,FPGA,数字通信,Verilog基于FPGA实现Costas环的集成开发环境、Verilog HDL开发语言,,科斯塔斯环
所属分类:
硬件开发
发布日期:2010-05-29
文件大小:1024
提供者:
xuelanglingyu
Verilog HDL华为入门教程(仅供内部实用)
本教程为华为内部教程,全书分为10章:第一章,前言;第二章,HDL设计方法学简介;第三章,Verilog HDL建模概述;第四章,Verilog HDL基本语法;第五章,结构建模;第六章,数据流建模;第七章,行为建模;第八章,其他方面;第九章,习题;第十章,附录A Verilog保留字;
所属分类:
专业指导
发布日期:2010-11-12
文件大小:287744
提供者:
qjhktk
Verilog HDL入门
Verilog HDL入门,Verilog HDL入门
所属分类:
专业指导
发布日期:2008-06-08
文件大小:269312
提供者:
impi1982
EDA·基础与Verilog HDL实现
EDA设计,Verilog HDL硬件语言基础
所属分类:
嵌入式
发布日期:2015-11-29
文件大小:1048576
提供者:
sinat_29002981
Verilog HDL 简明教程
简介:Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,Verilog HDL语言提供了编程语言接口,通过该接口可以在模拟、验证期
所属分类:
嵌入式
发布日期:2009-04-12
文件大小:138240
提供者:
irisflowers
三人抢答器,Verilog实现.zip
以Verilog HDL硬件描述语言作为平台,结合动手实验而完成的。它的特点是电路简单、制作方便、操作简单、方便、性能可靠,实用于多种智力竞赛活动。artus II工具软件完成了Verilog HDL源程序编写和硬件下载。这个抢答器设计基本上满足了实际比赛应用中的各种需要。在实际中有很大的用途。
所属分类:
其它
发布日期:2020-04-22
文件大小:1048576
提供者:
KIDS333
«
1
2
3
4
5
6
7
8
9
10
...
50
»