您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA综合实验 MegaWizard signaltap II

  2. FPGA综合实验 MegaWizard signaltap II ,读存储器。显示波形。
  3. 所属分类:硬件开发

    • 发布日期:2009-11-21
    • 文件大小:259072
    • 提供者:forsiny
  1. Online Evolution for a High-Speed Image Recognition System Implemented On

  2. Online Evolution for a High-Speed Image Recognition System Implemented On a Virtex-II Pro FPGA
  3. 所属分类:硬件开发

    • 发布日期:2009-11-30
    • 文件大小:307200
    • 提供者:ggm1029
  1. 基于FPGA的多功能信号发生器

  2. 基于FPGA的多功能信号发生器,此信号发生器可产生的波形有:正弦波,方波,三角波,斜升锯齿波,斜降锯齿波,梯形波,阶梯波,双阶梯波中的六种。 设计软件要求用quartus ii,先用该软件仿真,再接上FPGA试验箱,编译,运行并下载到实验箱,用示波器观察期指定输出端波形。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-31
    • 文件大小:79872
    • 提供者:pixiaozi
  1. FPGA开发板原理图(DE2)

  2. DE2开发板原理图,FPGA很全的开发板设计图,想设计FPGA板的可以参考
  3. 所属分类:硬件开发

    • 发布日期:2010-03-14
    • 文件大小:365568
    • 提供者:jqjszxd
  1. CYCLONE-II手册

  2. CYCLONE-II手册,FPGA系列产品
  3. 所属分类:硬件开发

    • 发布日期:2010-03-16
    • 文件大小:6291456
    • 提供者:lanmojiajia
  1. FPGA实现SPI接口

  2. 利用Quartus II在FPGA上实现SPI接口,包括波形仿真验证。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-26
    • 文件大小:252928
    • 提供者:migaomg
  1. 基于FPGA的步进电机正弦波细分驱动器设计

  2. 本设计应用Altera 公司的Cyclone II系列的FPGA(现场可编程门阵列)实现了对步进电机正弦波可变细分控制,并在FPGA中进行了具体验证和实现。该方案综合运用了电流跟踪型SPWM技术、PI调节、片上可编程系统SOPC技术、EDA技术等。步进电机控制系统用FPGA实现了Nios II软核处理器与硬件逻辑电路集于一体,发挥了处理器的灵活性和数字逻辑电路高速性,有效地解决了步距角的高细分问题,细分数最高达4096,而且细分数可自动调节。实验表明高细分大大提高了步进电机的控制精度,降低了电
  3. 所属分类:硬件开发

    • 发布日期:2010-06-17
    • 文件大小:214016
    • 提供者:hhzzhh0502
  1. nios ii 那点事儿

  2. 学习FPGA的好资料,尤其是nios ii,它可以完全自己定制自己的单片机,更有优势的是它的编程语言是纯c语言。
  3. 所属分类:硬件开发

    • 发布日期:2010-09-17
    • 文件大小:4194304
    • 提供者:gyf8674
  1. 嵌入式逻辑分析仪Signal Tap II在FPGA设计中的应用

  2. 嵌入式逻辑分析仪Signal Tap II在FPGA设计中的应用,学习FPGA的同学都可以看看那···
  3. 所属分类:硬件开发

    • 发布日期:2010-11-25
    • 文件大小:160768
    • 提供者:dearclass168
  1. 基于AVR单片机和FPGA的出租车计费系统

  2. 基于AVR单片机和FPGA的出租车计费系统 摘 要 随着出租车行业的发展,对出租车计费器的要求也越来越高,用户不仅要求计费器性能稳定、计费准确,同时还要求有更多的功能。传统出租车计费器多数由单片机实现,存在功能少,升级繁琐等问题。基于MCU和FPGA的出租车计费器可以解决电子系统小型化、低功耗、高可靠性等问题,而且可以实现更多的功能和扩展需求,大大增强系统的可靠性。AVR单片机和Altera公司的FPGA都支持在线升级,使系统维护变的非常简单。特别是对小批量、多品种的产品需求,基于MCU和FP
  3. 所属分类:专业指导

    • 发布日期:2011-03-19
    • 文件大小:2097152
    • 提供者:hechishiyu1
  1. QPSK的FPGA实现(仿真)

  2. Quartus II,QPSK的调制和解调,伪码产生,串并互换等模块
  3. 所属分类:硬件开发

    • 发布日期:2011-06-24
    • 文件大小:662528
    • 提供者:xxxwoshishui
  1. FPGA实现RS-232串口收发的仿真过程

  2. 1. 文本程序输入(Verilog HDL) 2. 功能仿真(ModelSim,查看逻辑功能是否正确,要写一个Test Bench) 3. 综合(Synplify Pro,程序综合成网表) 4. 布局布线(Quartus II,根据我选定的FPGA器件型号,将网表布到器件中,并估算出相应的时延) 5. 时序仿真(ModelSim,根据时延做进一步仿真)
  3. 所属分类:硬件开发

    • 发布日期:2011-09-05
    • 文件大小:281600
    • 提供者:yss060351
  1. FPGA中电子钟的设计与实现

  2. 该设计是用VHDL语言,在硬件平台FPGA开发板上实现程序的设计和功能的实现,具体是控制六个数码管实现的,程序正确,设计成功!
  3. 所属分类:硬件开发

  1. 基于CYCLONE ii ep2c5q208 FPGA的高精度DDS正弦波发生器

  2. 外部晶振50m,经过锁相环六倍频后为300m,以此产生DDS时钟,产生正弦波,经测试正弦波的误差为1%,可供一般场合应用,根据DDS公式(其实就是一个很简单的公式,但DDS这个公式确实很巧妙的解决了产生“任意频率"的问题),只要修改程序中的SINADD(将其改成一个变量)就可以实现任意频率的波形,理论精度很高,但实测中频率越高精度越低。 程序中产生了一块ROM和一个锁相环。ROM用于存放sin数据,锁相环用于倍频。
  3. 所属分类:嵌入式

    • 发布日期:2011-12-11
    • 文件大小:987136
    • 提供者:lianpeng26
  1. Altera Cyclone II系列FPGA开发板 DE2的中文用户手册

  2. Altera Cyclone II系列FPGA开发板 DE2是一款很适合初学者进行FPGA学习的工具。板子扩展的资源很是丰富,所带光盘内部有较多开发例程供大家参考、学习。
  3. 所属分类:硬件开发

  1. Altera Cyclone II系列FPGA开发板 DE2板资料

  2. Altera Cyclone II系列FPGA开发板 DE2是一款很适合初学者进行FPGA学习的工具。板子扩展的资源很是丰富,所带光盘内部有较多开发例程供大家参考、学习。
  3. 所属分类:硬件开发

  1. SignalTap II仿真步骤

  2. Quartus ii中SignalTap II最简单的仿真步骤。
  3. 所属分类:硬件开发

    • 发布日期:2015-11-27
    • 文件大小:297984
    • 提供者:u014735961
  1. Cyclone II系列FPGA器件问答

  2. 本文搜集整理了Cyclone II系列FPGA器件问答23道,希望对你的学习有帮助。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:89088
    • 提供者:weixin_38645133
  1. EmbeddedSystems.Playground:用于存储我对嵌入式系统(uC,SoC,FPGA和CPLD)所做的一切的教育性回购,包括我参加的在线课程的解决方案-源码

  2. 嵌入式系统游乐场 此存储库包含我对嵌入式系统的所有尝试和磨难。 它包含学习资料,练习和我独立完成的所有实验(无学分/有趣)。 +更多:我在学校/学分制中完成的实验室将拥有自己的存储库。 下表链接到我已经完成的所有嵌入式系统实验室(在此repo之内和之外)。 该表是按照顶部最近的实验室和最底部的最旧实验室组织的 我还创建了一个 ,用作配置我使用的设备的快速参考指南,并教我如何在Github上编写Wiki。 机构 使用的设备 课程名 德州大学 MSP432(32位) 德州大学 TM4C123G
  3. 所属分类:其它

    • 发布日期:2021-03-11
    • 文件大小:298844160
    • 提供者:weixin_42137028
  1. StopWatch_SoC:基于FPGA的SoPC设计,用于计数和查看秒和百分之一秒-源码

  2. 秒表_SoC 20/10/2019 基于FPGA的SoPC的设计,用于计数和查看秒和百分之一秒。 SoPC的概念是基于FPGA的计算机和视觉化的第二部分及第二位的概念。 语言和工具:VHDL,嵌入式C,Quartus II,FPGA Altera DE1 Cyclone II 有关更多详细信息,请检查以下文件:SoC_stopwatch / stopwatch.html
  3. 所属分类:其它

    • 发布日期:2021-02-20
    • 文件大小:10485760
    • 提供者:weixin_42116805
« 12 3 4 5 6 7 8 9 10 ... 44 »