点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - IRIG-B码
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
在变电站智能设备中实现B码对时
介绍了由美国IRIG组织发布的用于各系统时间同步的时间码标准,其中应用最广泛的IRIG-B版本,简称B码。
所属分类:
专业指导
发布日期:2010-01-07
文件大小:649216
提供者:
wenwutan
基于FPGA的IRIG-B码编码器的设计
文章介绍了使用一片EPM7812复杂可编程逻辑阵列芯片(CPLD),来实现对IRIG-B码的解码、周期信号输出、实时时间显示以及串行异步通信。在一个芯片的基础上,可以实现以往 一个机箱的主要功能。与传统的方法相比,具有性能好、体积小、成本低,维修更换方便的优点。
所属分类:
嵌入式
发布日期:2010-05-12
文件大小:33792
提供者:
zhuminchange
IRIG-B码国际标准
这是IRIG-B码国际标准,在网上很难搜的,而且这方面的资料也比较少,希望对大家有用。
所属分类:
专业指导
发布日期:2010-08-26
文件大小:2097152
提供者:
gengjiaqing
基于FPGA的IRIG_B码解码器设计
针对FPGA的结构与性能特点,深入分析了以往使用单片机或复杂的可编程逻辑器件(complicated programmable logic device, CPLD)实现IRIG-B 码(DC码)解码的优缺点;提出了一种基于现场可编程门阵列(field programmable gate array, FPGA)来实现对B码(DC码)的解码及周期信号输出的新方法;该方法基于一片FPGA芯片,与以往的各种方法相比,具有灵活性、开放性、简单实用、体积小、功耗低的优点,同时提高了同步精度,具有较强的
所属分类:
硬件开发
发布日期:2010-10-20
文件大小:137216
提供者:
racean
基于FPGA的IRIG-B的编码及解码
B码的格式介绍,基于FPGA的编码及解码方法
所属分类:
电信
发布日期:2011-04-30
文件大小:262144
提供者:
douyaoxia
IRIG-B格式码的格式与规范
IRIG-B格式码示意图,主要内容有三部分: 1. IRIG-B码的原理 2. 实现方法 3. 当前时间的确定
所属分类:
硬件开发
发布日期:2011-12-15
文件大小:49152
提供者:
xiachong07
IRIG-B编码简介
IRIG-B为IRIG委员会的B标准,是专为时钟的传输制定的时钟码。国外进口装置对时常使用该信号输入方式。每秒输出一帧按秒、分、时、日期的顺序排列的时间信息。IRIG-B信号有直流偏置(TTL)电平、1KHz正弦调制信号、RS422电平方式、RS232电平方式四种形式。
所属分类:
专业指导
发布日期:2008-09-24
文件大小:45056
提供者:
ljh5210549
IRIG-B格式时间码简介
常用的IRIG-B对时格式码的介绍,有需求的朋友可以下载看看
所属分类:
专业指导
发布日期:2013-10-30
文件大小:37888
提供者:
willim1985
IRIG-B时间码
IRIG-B时间码(美国靶场时间协议)主要用于时间同步的设备
所属分类:
嵌入式
发布日期:2014-11-23
文件大小:2097152
提供者:
yasan
IRIG-B标准规范
网上难有的IRIG-B 授时码的详细规范,详细描述了IRIG系列码的定义和使用,给设计授时码的读者详细参考。
所属分类:
硬件开发
发布日期:2018-05-16
文件大小:1048576
提供者:
glace12123
FPGA实现IRIG-B(DC)码编码和解码的设计
为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B码编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPGA对时钟的同步性具有灵活性、效率高、且功耗低。抗干扰性好的特点。结果表明,FPGA能够确保为从设备提供同源的时钟基准,使时钟与信号的延迟控制在200ns以内,从而得到了IRIG-B码与时间精确同步的效果。
所属分类:
其它
发布日期:2020-10-23
文件大小:194560
提供者:
weixin_38692184
基于FPGA的IRTG-B码编解码器的设计与实现
基于FPGA的IRIG-B码编解码器有利于硬件电路的简化并缩短开发周期,同时其工作稳定,可靠性高,可提供精确时间信息,在工程实践中得到日益广泛的应用。本系统采用模块化设计,其系统的各个模块之间有较好的关联性,又有一定的独立性,便于后期对系统功能的扩展。当以串行方式进行数据传输,用一个I/O端口即可完成数据的接收和发送,因而既节省系统资源,又可解决并行传输通道之间的相互干扰问题。
所属分类:
其它
发布日期:2020-10-23
文件大小:287744
提供者:
weixin_38735987
基于FPGA的IRIG-B编码器的设计
利用FPGA和M12T授时型GPS内核构成的IRIG-B编码模块采用M12T的100 pps信号触发IRIG-B编码器,使得编码输出的每个码元上升沿均与GPS模块严格一致,每个码元间隔严格相等,而且每个码元的上升沿均可作为同步参考点。利用FPGA的并发处理能力,使得系统实时性好。本文介绍的基于查找表的B码编码方法和通过查找表的数字调制方法具有占用资源小,设计简单,调制输出高次谐波小,信号边沿稳定等特点。
所属分类:
其它
发布日期:2020-10-23
文件大小:254976
提供者:
weixin_38545332
IRIG-B码对时方式在继电保护装置中的应用
随着变电站自动化技术的发展,对变电站内时间的精确和统一提出了更高的要求。本文提出了一种采用IRIG-B时间码来时时的方案。在这种对时方案中,每个变电站只安装一个GPS接收装置,利用RS422/485总线传输IRIG-B码,保护装置对IRIG-B码解码器后,来设置自己的时间。本文还详细介绍了IRIG-B码的概念和原理以及用CPLD实现IRIG-B码解码器的设计思想和实现方法。IRIG-B码时时方式简化了回路设计,并且能够可靠地提供精确的时间信息,必将在电力系统中得到广泛的应用。
所属分类:
其它
发布日期:2020-10-21
文件大小:190464
提供者:
weixin_38556668
基于单片机的多路解调IRIG-B码应用设计
阐述了用单片机实现同时解调多路IRIG-B码的应用设计,利用单片机中断查询的方法,以有限的单片机资源实现最多可同时解调8路IRIG-B码。
所属分类:
其它
发布日期:2020-10-21
文件大小:173056
提供者:
weixin_38587155
IRIG-B码对时方式在继电保护装置中的应用[图]
随着变电站自动化技术的发展,对变电站内时间的精确和统一提出了更高的要求。本文提出了一种采用IRIG-B时间码来时时的方案。在这种对时方案中,每个变电站只安装一个GPS接收装置,利用RS422/485总线传输IRIG-B码,保护装置对IRIG-B码解码器后,来设置自己的时间。本文还详细介绍了IRIG-B码的概念和原理以及用CPLD实现IRIG-B码解码器的设计思想和实现方法。IRIG-B码时时方式简化了回路设计,并且能够可靠地提供精确的时间信息,必将在电力系统中得到广泛的应用。
所属分类:
其它
发布日期:2020-10-21
文件大小:148480
提供者:
weixin_38616120
基于CPLD的IRIG-B码对时方式在继电保护装置中的应
基于GPS的对时方式有3种:1)脉冲对时方式;2)串行口对时方式;3)IRIG-B时间编码对时方式。脉冲对时和串行口对时各有优缺点,前者精度高但是无法直接提供时间信息,而后者对时精度比较低。IRIG-B码对时方式兼顾了两者的优点,是一种精度很高并且又含有绝对的精确时间信息的对时方式,采用IRIC-B码对时,就不再需要现场总线的通信报文对时,也不再需要GPS输出大量脉冲节点信号。国家电网公司发布的技术规范中明确要求新投运的需要授时的变电站自动化系统间隔层设备,原则上应采用IRIG-B码(DC)方式
所属分类:
其它
发布日期:2020-10-21
文件大小:183296
提供者:
weixin_38537968
基于FPGA的B码同步信号源的设计
Cyclone是Altera公司推出的低价格、高容量的FPGA,具有多达20 060个逻辑单元和173个可使用的I/O管脚。IRIG-B码是标准时间码格式之一,广泛应用于靶场时间信息的传递和各系统的信号同步。利用FPGA和高精度频率源设计的同步信号源,将同步信号精度由原来的200 ns提高到10 ns,并实现了系统的小型化、模块化。结果表明,该系统运行稳定,调试方便,具有较强的抗干扰能力和实际应用价值。
所属分类:
其它
发布日期:2020-10-17
文件大小:260096
提供者:
weixin_38626179
测控系统中B码同步技术的FPGA实现
为了对测控系统进行精密测量和控制,须为其各子系统提供一个统一的精确的时间标准。IRIG-B码是国际靶场试验通用的同步时间码。提出了一种基于FPGA实现IRIG-B码的同步解码方案,并在某测控系统的应用中成功实现时间同步,精度达到μs级,可满足现阶段国内多数测控系统对时间精度的要求。
所属分类:
其它
发布日期:2021-01-31
文件大小:988160
提供者:
weixin_38557670
基于IRIG-B码的测控时间系统的设计
时间系统对于测控设备的正常运行和故障诊断起着至关重要的作用。IRIG-B码是国际靶场试验通用的同步时间码。本文基于IRIG-B码对某测控设备的时间系统进行设计,并在该设备中成功实现时间同步,精度可达级。与以往的各种方法相比,在解码的方案中作出了改进,利用移位寄存器实现帧同步和码元边沿提取,使得设计简单易行,具有较强的容错能力和抗干扰性。同时,本地时间的正常工作使得设备在B码异常的情况下仍然可以获得准确的时间信息,从而为数据处理、存储及事后分析提供精确的时间定位,具有灵活性,开放性,简单实用,功耗
所属分类:
其它
发布日期:2021-01-27
文件大小:1048576
提供者:
weixin_38739744
«
1
2
3
»