您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ISE与第三方软件Synplify Pro ModelSim

  2. 在FPGA设计中,许多设计人员都习惯于使用综合工具Synplify Pro。虽然ISE软件可以不依赖于任何第三方EDA软件完成整个设计,但Synplify Pro软件有综合性能高以及综合速度快等特点,无论在物理面积上还是工作频率都能达到较理想的效果。因此如何在ISE中调用Synplify Pro综合工具,并进行无缝的设计连接仍然是设计人员需要解决的一个设计流程问题。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-21
    • 文件大小:535552
    • 提供者:mhf_0811
  1. Xilinx FPGA开发全攻略—工程师创新设计宝典 (基础篇)

  2. Xilinx FPGA开发全攻略—工程师创新设计宝典 (基础篇) 前言 2 第一章、为什么工程师要掌握FPGA开发知识? 5 第二章、FPGA基本知识与发展趋势 7 2.1 FPGA结构和工作原理 7 2.1.1 梦想成就伟业 7 2.1.2 FPGA结构 8 2.1.3 软核、硬核以及固核的概念 15 2.1.4 从可编程器件发展看FPGA未来趋势 15 第三章、FPGA主要供应商与产品 17 3.1.1 赛灵思主要产品介绍 17 第四章、FPGA开发基本流程 29 4.1 典型FPGA开发
  3. 所属分类:硬件开发

    • 发布日期:2010-05-31
    • 文件大小:5242880
    • 提供者:Hacker3269
  1. 函数信号发生器的设计1、熟悉ISE 软件的设计流程; 2、熟悉D/A转换器的工作原理; 3、熟悉D/A转换器AD558 的工作原理; 4、学习产生不同波形的方法; 15.2

  2. 1、掌握ISE 软件的设计流程; 2、使用C语言产生正弦查找表的系数; 3、使用VHDL语言设计一个正弦波函数发生模块; 4、使用VHDL语言设计一个方波函数发生模块; 5、使用VHDL语言设计一个三角波的函数发生器; 6、下载设计到FPGA芯片中,并通过示波器观察产
  3. 所属分类:C

    • 发布日期:2010-08-08
    • 文件大小:47104
    • 提供者:SHUAISS
  1. 1、掌握ISE 软件的设计流程; 2、使用C语言产生正弦查找表的系数; 3、使用VHDL语言设计一个正弦波函数发生模块; 4、使用VHDL语言设计一个方波函数发生模块; 5、使用VHDL语言设计一个三角波的函数发生器; 6、下载设计到FPG

  2. 1、熟悉ISE 软件的设计流程; 2、熟悉D/A转换器的工作原理; 3、熟悉D/A转换器AD558 的工作原理; 4、学习产生不同波形的方法; 15.2 实
  3. 所属分类:C

    • 发布日期:2010-08-08
    • 文件大小:55296
    • 提供者:SHUAISS
  1. ise设计流程 xilinx

  2. xilinx 软件 描述如何使用ISE设计数字电路方面的知识
  3. 所属分类:专业指导

    • 发布日期:2011-04-04
    • 文件大小:6291456
    • 提供者:sw387
  1. Xilinx公司ISE10[1].1软件及简单设计流程介绍

  2. ise教程与开发,内容的简单设计,软件的基本操作教程。
  3. 所属分类:IT管理

    • 发布日期:2012-05-02
    • 文件大小:1048576
    • 提供者:roronoa6781
  1. XILINX可编程逻辑器件设计与开发(基础篇)

  2. 高清版,非常清晰,内容主要是XILINX的基础知识,ISE软件的使用及开发流程。具体内容网上可以搜到。一共4个部分,均已上传
  3. 所属分类:硬件开发

    • 发布日期:2013-05-16
    • 文件大小:47185920
    • 提供者:quarkwei
  1. ISE设计流程手册

  2. ISE 设计工具使用手册,有讲解详细的软件设计流程快速上手
  3. 所属分类:硬件开发

    • 发布日期:2018-10-07
    • 文件大小:5242880
    • 提供者:qq_42478189
  1. ISE设计流程

  2. 本文档是关于xilinx的ISE软件设计流程,ISE软件一般使用verilog语言进行编程
  3. 所属分类:专业指导

  1. ISE软件的设计流程

  2. 本文对ISE的FPGA设计流程做了一个简单的介绍,读者可以作为学习参考。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:148480
    • 提供者:weixin_38651450
  1. FPGA设计开发软件ISE使用技巧之: 增量式设计演示

  2.  本节以一个具体的实例介绍了ISE下增量设计流程。希望读者能够按照上述步骤进一步熟悉ISE的增量设计流程,对增量设计有个比较全面的认识,最终将这种设计方法应用到自己的设计当中。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:350208
    • 提供者:weixin_38540819
  1. FPGA设计开发软件ISE技巧之:片上逻辑分析仪使用技巧

  2.  本节对在线逻辑分析工具ChipScope Pro作了详细介绍。通过本节的学习,读者应该掌握ChipScope Pro的设计流程以及使用方法。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:588800
    • 提供者:weixin_38739744
  1. FPGA设计开发软件ISE使用技巧之:ISE软件的设计流程

  2. 继续前面的内容,这一讲我们主要介绍FPGA设计开发软件ISE使用技巧之:ISE软件的设计流程
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:215040
    • 提供者:weixin_38608378
  1. FPGA设计开发软件ISE使用技巧之:增量式设计 技巧

  2. 本节对增量式设计方法的概念以及设计流程做了全面的介绍,希望读者能够掌握增量设计的基本流程,并应用到自己的工程设计当中。在6.9节中会通过一个具体的实例来说明增量设计的整个流程。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:245760
    • 提供者:weixin_38680475
  1. EDA/PLD中的CPLD/FPGA器件的开发过程

  2. 实现PLD器件功能最关键的技术是计算机辅助设计(CAD)。CAD技术和设计软件及开发环境对于 CPLD/FPGA的设计至关重要,尤其是FPGA器件更依赖于开发软件,CPLD/FPGA器件厂商都推出了自己的集成 开发环境(IDE),Xilinx公司最新的IDE为ISE 9.1,Altera公司的IDE为QUARTUS II。应用这些IDE软件 ,可以实施以下任务:初始的设计输人、综合、实现(包括翻译、映射、布局布线)、仿真验证及器件的 下载配置,来完成完整的设计流程,如图1所示。 图1    G
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:56320
    • 提供者:weixin_38551431
  1. EDA/PLD中的赛灵思推出 ISE 12设计套件用智能时钟门控技术

  2. 赛灵思公司(Xilinx, Inc.)日前推出 ISE 12软件设计套件,实现了具有更高设计生产力的功耗和成本的突破性优化。ISE 设计套件首次利用“智能”时钟门控技术,将动态功耗降低多达 30%。此外,该新型套件还提供了基于时序的高级设计保存功能、为即插即用设计提供符合 AMBA 4 AXI4 规范的IP支持,同时具备第四代部分重配置功能的直观设计流程,可降低多种高性能应用的系统成本。   在为所有 Xilinx:registered: Virtex:registered:-6 和 Spar
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:86016
    • 提供者:weixin_38571453
  1. EDA/PLD中的EDK简介

  2. EDK是Xilinx提供的用于构建基于Xilinx FPGA的嵌入式系统设计工具套件,在本章中将系统地介绍该工具的有关些概念,并通过范例来说明其使用方法,以及嵌入式设计的技巧。   基本的嵌入式设计流程如下图所示。   图1 基本的嵌入式设计流程   说明如下。   (1)在基于EDK的嵌入式系统设计过程中ISE软件一般在后台运行,XPS工具会通过功能调用的形式来访问ISE中的各种实现模块,并完成后端的实现工作。   (2)xPS主要用于嵌入式系统的硬件部分的设计,如处理器的硬件规
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:70656
    • 提供者:weixin_38644097
  1. 从赛灵思FPGA设计流程看懂FPGA设计

  2. 利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示。FPGA的设计可以直接画原理图,但是这种方法在比较复杂的系统的情况下,原理图相当复杂,所以慢慢被淘汰,ISE保留这一功能。现在FPGA的设计输入主要是Verilog和VHDL硬件语言。Verilog语言语法简单,在亚洲区域使用比较广泛;VHDL被IEEE和美国国防部确认为标准硬件描述语言,在欧洲区域比较常见。在基本的FPGA模块编写完成后,要使用仿真工具对
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:361472
    • 提供者:weixin_38530211
  1. 从赛灵思FPGA设计流程看懂FPGA设计

  2. 利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示。 FPGA的设计可以直接画原理图,但是这种方法在比较复杂的系统的情况下,原理图相当复杂,所以慢慢被淘汰,ISE保留这一功能。 现在FPGA的设计输入主要是Verilog和VHDL硬件语言。Verilog语言语法简单,在亚洲区域使用比较广泛;VHDL被IEEE和美国国防部确认为标准
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:361472
    • 提供者:weixin_38528888
  1. CPLD/FPGA器件的开发过程

  2. 实现PLD器件功能关键的技术是计算机辅助设计(CAD)。CAD技术和设计软件及开发环境对于 CPLD/FPGA的设计至关重要,尤其是FPGA器件更依赖于开发软件,CPLD/FPGA器件厂商都推出了自己的集成 开发环境(IDE),Xilinx公司的IDE为ISE 9.1,Altera公司的IDE为QUARTUS II。应用这些IDE软件 ,可以实施以下任务:初始的设计输人、综合、实现(包括翻译、映射、布局布线)、仿真验证及器件的 配置,来完成完整的设计流程,如图1所示。 图1    GPLD/F
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:63488
    • 提供者:weixin_38672815
« 12 3 »