您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 信号完整性基础知识(中兴)

  2. 第1章 高速数字系统设计的信号完整性分析导论 7 1.1. 基本概念 7 1.2. 理想的数字信号波形 7 理想的TTL数字信号波形 7 1.2.2. 理想的CMOS数字信号波形 7 1.2.3. 理想的ECL数字信号波形 8 1.3. 数字信号的畸变(或信号不完整) 8 1.3.1. 地线电阻的电压降的影响——地电平(0电平)直流引起的低电平提高 8 1.3.2. 信号线电阻的电压降的影响 8 1.3.3. 电源线电阻的电压降的影响 10 1.3.4. 转换噪声 11 串扰噪声 11 1.3
  3. 所属分类:专业指导

    • 发布日期:2010-09-26
    • 文件大小:275456
    • 提供者:chiyunzm
  1. 中兴通讯硬件一部巨作-信号完整性

  2. 第1章 高速数字系统设计的信号完整性分析导论 7 1.1. 基本概念 7 1.2. 理想的数字信号波形 7 1.2.1. 理想的TTL数字信号波形 7 1.2.2. 理想的CMOS数字信号波形 7 1.2.3. 理想的ECL数字信号波形 8 1.3. 数字信号的畸变(或信号不完整) 8 1.3.1. 地线电阻的电压降的影响——地电平(0电平)直流引起的低电平提高 8 1.3.2. 信号线电阻的电压降的影响 8 1.3.3. 电源线电阻的电压降的影响 10 1.3.4. 转换噪声 11 1.3.
  3. 所属分类:硬件开发

    • 发布日期:2011-09-30
    • 文件大小:1048576
    • 提供者:weite_0303
  1. 加扰 论文 .rar

  2. 8b_10b架构SerDes芯片的设计与实现_王伟涛.caj 100G以太网自同步并行扰码算法实现_张立鹏.pdf 采用并行8b_10b编码的JESD204B接口发送端电路设计_李长庆.pdf 含错扰码序列的快速恢复_伍文君.pdf 基于8B_10B编解码2.5Gp_省略_高速SerDes电路关键技术研究_林美东.caj 基于8b_10b编码技术的SerDes接口电路设计_李永乾.caj 基于构造代价函数求解的自同步扰码盲识别方法_韩树楠.pdf 基于空域对称加扰和安全极化编码的无协商密钥生成方
  3. 所属分类:教育

    • 发布日期:2020-04-20
    • 文件大小:50331648
    • 提供者:weixin_44035342
  1. LVDS在高速数字系统中的应用研究

  2. 本文结合实际LVDS收发芯片对多种情况进行了高速有损传输的信号完整性的仿真和分析,通过对比改变端接大小、线长和线间距时引起的过冲和时序的直观变化,探讨了它们在实际高速数字系统应用中的信号完整性方面的密切关系,为有效应用LVDS技术提供了一定的依据。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:113664
    • 提供者:weixin_38678521
  1. LVDS在高速数字系统中的应用研究

  2. 0 引 言   在高速数字系统中,随着电路速率和时钟频率的不断提高,高速信号经过互连线时会产生延迟、反射、衰减和串扰等一系列信号完整性问题。当前,信号完整性问题已成为高速数字系统设计是否成功的关键问题之一,尤其对于传输速率达几百Mb/s甚至数Gb/s的高速数字信号更是如此。   低电压差分信号传输(Low Voltage Differential Sig-naling,LVDs)是20世纪90年代才出现的一种新型的适用于高速数据传输的的接口技术,最早由美国国家半导体公司提出,在信号完整性方面
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:393216
    • 提供者:weixin_38689113