您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 几种典型LVDS接口电路设计分析

  2. 低电压差分信号(LVDS)在对信号完整性、低抖动及共模特性要求较高的系统中得到了广泛的应用。本文针对LVDS与其他几种接口标准之间的连接,对几种典型的LVDS接口电路进行了讨论。
  3. 所属分类:专业指导

    • 发布日期:2009-10-18
    • 文件大小:291840
    • 提供者:upshang
  1. 逻辑电平设计规范及应用指南

  2. 1、逻辑电平简介 1 2、TTL器件和CMOS器件的逻辑电平 3 2.1:逻辑电平的一些概念 3 2.2:常用的逻辑电平 4 2.3:TTL和CMOS的逻辑电平关系 4 3、TTL和CMOS逻辑器件 6 3.1:TTL和CMOS器件的功能分类 6 3.2:TTL和MOS逻辑器件的工艺分类特点 7 3.3:TTL和CMOS逻辑器件的电平分类特点 7 3.4:包含特殊功能的逻辑器件 8 3.5:TTL和CMOS逻辑器件的选择 9 3.6:逻辑器件的使用指南 9 4、TTL、CMOS器件的互连 11
  3. 所属分类:C++

    • 发布日期:2010-06-25
    • 文件大小:756736
    • 提供者:wind198
  1. CML、PECL及LVDS间的互相连接

  2. 随着高速数据传输业务需求的增加,如何高质量的解决高速 IC 芯片间的互连变得越来越重要。低功耗及优异的噪声性能是要解决的主要问题。芯片间互连通常有三种接口:PECL(Positive Emitter-Coupled Logic)、LVDS(Low-Voltage Differential Signals)、CML(Current Mode Logic)。在设计高速数字系统时,人们常会遇到不同接口标准IC 芯片间的 连接,为解决这一问题,我们首先需要了解每一种接口标准的输入输出电路结构,由此可以
  3. 所属分类:硬件开发

    • 发布日期:2012-04-07
    • 文件大小:347136
    • 提供者:laiycd
  1. 低压差分信号接口系统的设计

  2. 本论文基于HJTC 0.35∥m CMOS数模混合工艺,研究工作主要包括LVDS的系统结 构、L、,DS基本模块电路的实现和L、,Ds接口系统仿真。系统结构部分主要讲述L~,DS标 准和技术参数、基本工作原理、体系结构及系统的设计,论文根据系统结构将L、,DS传送 电路分为五大模块:带隙基准、锁相环、8位串行化器、传送器和接收器。 设计完上述的模块后对L、,Ds接口系统和MOS管尺寸进行优化,并在输入信号速率 为1.OC卸s情况下应用ⅢTCO.35m CMOS混合信号工艺在CMellce Sp
  3. 所属分类:电信

    • 发布日期:2012-04-29
    • 文件大小:1048576
    • 提供者:hao1989han
  1. LVDS原理及应用

  2. 设计高速电路的开发人员对差分线并不陌生,在本章中提到的高速数据通信接口应用的信号线是由差分对组成的,前面几节是从逻辑的角度来说明高速数据通信接口应用。为了让读者更加熟悉高速通信并行接口的差分对信号设计技术,本节从信号的物理特性角度及其PCB设计来说明高速通信并行接口的差分对信号LVDS(Low Voltage Differential Signaling)的原理及应用。
  3. 所属分类:其它

    • 发布日期:2014-01-20
    • 文件大小:325632
    • 提供者:u013525786
  1. LVDS接口电路及PCB设计(标准、手册、指导书、芯片手册)

  2. 1.LVDS接口的2个国际标准:IEEE P1596.3、TIA-EIA-644-A-2001; 2.LVDS国际用户手册(中英文版); 3.LVDS电路和PCB设计指导书(TI); 4.LVDS芯片手册(TI)
  3. 所属分类:互联网

    • 发布日期:2020-05-12
    • 文件大小:11534336
    • 提供者:qq_38601955
  1. 加扰 论文 .rar

  2. 8b_10b架构SerDes芯片的设计与实现_王伟涛.caj 100G以太网自同步并行扰码算法实现_张立鹏.pdf 采用并行8b_10b编码的JESD204B接口发送端电路设计_李长庆.pdf 含错扰码序列的快速恢复_伍文君.pdf 基于8B_10B编解码2.5Gp_省略_高速SerDes电路关键技术研究_林美东.caj 基于8b_10b编码技术的SerDes接口电路设计_李永乾.caj 基于构造代价函数求解的自同步扰码盲识别方法_韩树楠.pdf 基于空域对称加扰和安全极化编码的无协商密钥生成方
  3. 所属分类:教育

    • 发布日期:2020-04-20
    • 文件大小:50331648
    • 提供者:weixin_44035342
  1. 手持式示教器.pdf

  2. 手持式示教器pdf,DYP-MP-08-IPC型手持触摸屏是带触摸操作、VGA视频显示、功能按键以及安全保护功能的手持式人机交互装置。用户可通过线缆将其直接与控制器(如工控机、PC机或具备VGA接口的独立型控制器)连接,作为设备或机器人控制器的显示及操作单元大衍智控 目录 版权声明 声明 1.产品说明. .:::::::::::a:.:.:::::..::::.·.::::::·:.: 1.1概述 22445 12产品配置 13手持触摸屏.… 14分线板 分线板功能 14.2端了排接∏说明 88
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:3145728
    • 提供者:weixin_38743481
  1. 模拟技术中的LVDS的接口电路设计

  2. 摘 要: LVDS是一种小振幅差分信号技术,使用这种技术传输速率可以达到数百兆,甚至更高; LVDS具有更低的功耗、更好的噪声性能和更可靠的稳定性。简要地介绍了LVDS的原理及优势,分析了LVDS接口设计要注意的问题,着重研究了LVDS与LVPECL、CML间的接口设计;同时给出了不同耦合方式下的电路设计图。   1 引 言   对于高速电路,尤其是高速数据总线,常用的器件一般有ECL、BTL和GTL等。这些器件的工艺成熟,应用也较为广泛,但都存在一个共同的弱点,即功耗大。此外, 采用单端信
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:325632
    • 提供者:weixin_38640674
  1. 基础电子中的LVDS原理及应用

  2. 设计高速电路的开发人员对差分线并不陌生,在本章中提到的高速数据通信接口应用的信号线是由差分对组成的,前面几节是从逻辑的角度来说明高速数据通信接口应用。为了让读者更加熟悉高速通信并行接口的差分对信号设计技术,本节从信号的物理特性角度及其PCB设计来说明高速通信并行接口的差分对信号LVDS(Low Voltage Differential Signaling)的原理及应用。   (1)信号传输的种类   通常认为,信号传输有3种模式,即单端模式、共模模式和差分模式。单端模式通过一根连接驱动器和接
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:198656
    • 提供者:weixin_38693524
  1. 电源技术中的串行 LVDS 接口ADC改善电路板的布线设计

  2. 当共模信号较难处理或对系统有负面影响的时候,需要进行信号调理。部分系统的设计会将模拟变换器输出的单端信号转为全差分信号,然后将这些信号传送到差分输入ADC。这种设计的优点是,大部分混入差分线路的噪声会同时出现在两条线路上 (假设差分线路都是按差分方式平衡布局)。   输入信号转为数字信号之后,便必须传送到DSP或ASIC/FPGA,以便进行处理。全差分输出信号电路通过两条对称的线路输出及吸收电流。低电压差分信号 (LVDS) 便是这种信号。ADC12QS065 芯片就采用了 LVDS 技术,可解
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:63488
    • 提供者:weixin_38687218
  1. 电源技术中的几种常用逻辑电平电路的特点及应用

  2. 引 言  在通用的电子器件设备中,TTL和CMOS电路的应用非常广泛。但是面对现在系统日益复杂,传输的数据量越来越大,实时性要求越来越高,传输距离越来越长的发展趋势,掌握高速数据传输的逻辑电平知识和设计能力就显得更加迫切了。1 几种常用高速逻辑电平1.1LVDS电平  LVDS(Low Voltage Differential Signal)即低电压差分信号,LVDS接口又称RS644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。  LVDS的典型工作原理如图1所示。最基本的LVD
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:103424
    • 提供者:weixin_38683848
  1. 电源技术中的工频功率电源信号发生电路的实现

  2. 摘要 LVDS、ECL、CML等是目前应用较多的几种用于高速传输的逻辑电平。本文介绍每种逻辑电平的接口原理、特点、设计及应用场合,归纳比较它们的特性,最后举例说明不同逻辑电平之间的互连。 关键词 LVDS ECL CML 逻辑电平   在通用的电子器件设备中,TTL和CMOS电路的应用非常广泛。但是面对现在系统日益复杂,传输的数据量越来越大,实时性要求越来越高,传输距离越来越长的发展趋势,掌握高速数据传输的逻辑电平知识和设计能力就显得更加迫切了。 1  几种常用高速逻辑电平 1.1  L
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:197632
    • 提供者:weixin_38629939
  1. LVDS接口电路及设计(图)

  2. 摘 要:本文介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,反映出LVDS接口在高速数据传输应用方面的优势,并结合实例指出了LVDS接口电路的设计原则。关键词:低电压差分信号;电压摆幅;接口;驱动器;接收器   概述  LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:91136
    • 提供者:weixin_38631329
  1. LVDS接口电路及设计

  2. 摘要:本文介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,反映出LVDS接口在高速数据传输应用方面的优势,并结合实例指出了LVDS接口电路的设计原则。关键词:低电压差分信号;电压摆幅;接口;驱动器;接收器概述  LVDS接口又称RS-644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。LVDS即低电压差分信号,这种技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PC
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:116736
    • 提供者:weixin_38721565
  1. LVDS的接口电路设计

  2. 摘 要: LVDS是一种小振幅差分信号技术,使用这种技术传输速率可以达到数百兆,甚至更高; LVDS具有更低的功耗、更好的噪声性能和更可靠的稳定性。简要地介绍了LVDS的原理及优势,分析了LVDS接口设计要注意的问题,着重研究了LVDS与LVPECL、CML间的接口设计;同时给出了不同耦合方式下的电路设计图。   1 引 言   对于高速电路,尤其是高速数据总线,常用的器件一般有ECL、BTL和GTL等。这些器件的工艺成熟,应用也较为广泛,但都存在一个共同的弱点,即功耗大。此外, 采用单端信
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:423936
    • 提供者:weixin_38637272