您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 10-100M以太网MAC的FPGA设计

  2. 以太网是局域网中应用最广泛的联网技术,其速率已经从最初的 l O Mb i t / s发 展到现在的I O Gb i t / s ,而且其应用领域也己经从最初的局域网延伸到城域网、广域 网。介质访问控制 ( MAC)子层是以太网的核心,以太网的操作是基于 MAC协 议的。 本文的主要内容是以太网MA C的F P G A设计, 设计的MA C符合I E E E 8 0 2 . 3 规范,可以通过Mi l 或R MI I 连到物理层, 并且提供流量控制、统计信息收集、内 部寄存器配置等功能。 本论
  3. 所属分类:嵌入式

    • 发布日期:2011-03-28
    • 文件大小:3145728
    • 提供者:ppcust
  1. 基于FPGA分布式算法FIR滤波器verilog代码

  2. (本人 小论文 代码,通过验证) 本文提出一种新的FIR滤波器FPGA实现方法。讨论了分布式算法原理,并提出了基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。 为了节省FPGA逻辑资源、提高系统速度,设计中引入了分布式算法实现有限脉冲响应滤波器(Finite Impulse Response, FIR)。由于FIR滤波器在实现上主要是完成乘累加MAC的功
  3. 所属分类:硬件开发

    • 发布日期:2013-05-08
    • 文件大小:6144
    • 提供者:u010610188
  1. 以太网控制器(MAC)设计

  2. 基于FPGA的MAC以太网控制器设计,包括部分源代码
  3. 所属分类:硬件开发

    • 发布日期:2015-05-07
    • 文件大小:963584
    • 提供者:baidu_28003621
  1. 以太网MAC的FPGA设计

  2. 本文描述了如何使用FPGA设计MAC的方法,有时序的分析、有以太网物理层和链路层的分析
  3. 所属分类:硬件开发

    • 发布日期:2018-06-29
    • 文件大小:2097152
    • 提供者:jjdd0616
  1. 基于FPGA无线传感器网络MAC控制器设计

  2. 本文给出了一种由FPGA实现的无线传感器网络MAC控制器的设计方法,采用自顶向下的方法设计各个模块,并在QuartusII8.0完成了仿真,该控制器主要支持IEEE802.15.4协议。测试结果表明,该MAC控制器支持20~250 kbs数据传输速率,适应IEEE802.15.4协议要求。
  3. 所属分类:其它

    • 发布日期:2020-08-06
    • 文件大小:80896
    • 提供者:weixin_38515897
  1. 基于FPGA的FIR滤波器设计与实现

  2. 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:307200
    • 提供者:weixin_38675969
  1. 基于FPGA分布式算法FIR滤波器verilog代码

  2. (本人 小论文 代码,通过验证) 本文提出一种新的FIR滤波器FPGA实现方法。讨论了分布式算法原理,并提出了基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。 为了节省FPGA逻辑资源、提高系统速度,设计中引入了分布式算法实现有限脉冲响应滤波器(Finite Impulse Response, FIR)。由于FIR滤波器在实现上
  3. 所属分类:硬件开发

    • 发布日期:2020-10-04
    • 文件大小:6144
    • 提供者:andy817425
  1. 基于FPGA无线传感器网络MAC控制器的设计[图]

  2. 给出了一种由FPGA实现的无线传感器网络MAC控制器的设计方法,采用自顶向下的方法设计各个模块,并在QuartusII8.0完成了仿真,该控制器主要支持IEEE802.15.4协议。测试结果表明,该MAC控制器支持20~250 kb·s-1数据传输速率,适应IEEE802.15.4协议要求。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:184320
    • 提供者:weixin_38635323
  1. 基于 FPGA的嵌入式以太网与Matlab通信系统的设计

  2. 在系统硬件结构中,考虑到系统复杂度和成本因素,我们选用了Xilinx公司的Spatan3A系列的XC3S700A作为主控制芯片,该芯片为 Xilinx的Spartan系列的低端FPGA,采用了65nm技术,在集成度和性价比上都要优于先前Spartan系列的FPGA,系统外挂一块 Micron公司的32M×16bits的DDR2芯片MT47H32M16作为外扩SDRAM,以及一片Numonyx公司的16Mb的 SPIFlashM25P16作为数据存储器,而10/100Mb以太网我们采用单片PHY芯
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:525312
    • 提供者:weixin_38652870
  1. 基于FPGA的FIR滤波器设计与实现

  2. 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:308224
    • 提供者:weixin_38697808
  1. 基于优化DA算法滤波器的设计及其FPGA实现

  2. 由于传统MAC方法在设计数字滤波器时频繁使用乘法器,导致整个系统运行速率下降,而一般DA算法在设计高阶滤波器时存在查找表规模过大以至于难以实现的问题。提出一种优化的DA算法来克服这一缺陷,为此设计了一个18阶的线性相位结构的FIR低通滤波器,并用Verilog HDL语言在FPGA上实现,在第三方仿真平台Modelsim工具上仿真。仿真结果与MATLAB计算的理论值进行对比,验证了此优化算法的正确性。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:335872
    • 提供者:weixin_38562079
  1. 新型即插即用星载计算机千兆以太网系统设计

  2. 针对我国现阶段星载计算机通用性较差和无法“即插即用”的问题,以及对数据传输速率的高要求,设计了新型即插即用星载计算机千兆以太网数据传输系统,重点研究了星载计算机的总体结构设计和千兆以太网的实现。该系统以国产BM3803为处理器,采用紧凑型外围组件互联cPCI总线为内总线与系统各功能模块互连,实现即插即用和通用化功能。千兆以太网平台采用MAC+PHY方式,MAC采用FPGA内嵌的IP核实现,PHY采用Marvell公司的88E1111芯片实现。对比国产星载计算机在以太网方面的现状,分析表明,该系统
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:506880
    • 提供者:weixin_38685173
  1. FPGA的DSP性能分析

  2. FPGA在高性能数字信号处理领域越来越受关注,如无线基站。在这些应用中,FPGAs通常被用来和DSP处理器并行工作。有更多的选择当然是好的,但这也意味着系统设计师需要一个确切的FPGAs及高端DSP信号处理器性能参数图。不幸的是,常用的参数图在这种情况下都是不可靠的。例如,由于数字信号处理应用程序主要依赖于乘法累加器(MAC)操作,DSP处理器供应商和FPGA供应商通常将MACs每秒最高运转速度作为数字信号处理器性能好坏最简单的评判方式。但仅仅通过MAC吞吐量来预测数字信号处理性能是有失公平的,
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:109568
    • 提供者:weixin_38587924
  1. 单片机与DSP中的基于多速率DA的根升余弦滤波器的FPGA实现

  2. 0 引 言   根升余弦成形滤波器是数字信号处理中的重要部件,它能对数字信号进行成形滤波,压缩旁瓣,减少干扰的影响,从而降低误码率。根据文献[1],它的传统FP-GA实现方式基于乘累加器(Multiplier Add Cell,MAC)结构,设计方便,只需要乘法器、加法器和移位寄存器即可实现,但是在FPGA中实现硬件乘法器十分耗费资源。特别是当滤波器阶数很高时,资源耗费不可忽视。若采用乘法器复用的结构,运算速度较慢。分布式算法(Distribute Arithmetic,DA)是另一种应用在F
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:505856
    • 提供者:weixin_38517728
  1. EDA/PLD中的赛灵思面向最新VIRTEX-5 LXT平台推出完整的逻辑设计解决方案

  2. 赛灵思公司(Xilinx, Inc.)宣布面向最新VIRTEX-5 LXT FPGA平台推出完整的逻辑设计解决方案,包含升级版集成软件环境(ISE)设计工具。Virtex-5 LXT FPGA平台是业内第一款提供硬代码PCI Express端点和三重模式以太网媒体访问控制器(MAC)模快的FPGA。ISE 8.2i提供独特的集成时序收敛环境和生产力增强功能,使用户充分领略到Virtex-5 LXT家族在连接性、性能和功率方面的优势。升级后的工具包括 ISE Foundation的8.2i版本最新
  3. 所属分类:其它

    • 发布日期:2020-11-28
    • 文件大小:62464
    • 提供者:weixin_38690017
  1. 嵌入式系统/ARM技术中的EthernetPON系统核心MAC控制器的设计与实现

  2. 摘要:本文提出了一种EPON系统核心MAC控制器的设计方案,融合FPGA技术与嵌入式系统实现了EPON的点对多点MAC接入功能.帧校验、加密、分类及仲裁等控制部分用FPGA完成,涉及复杂算法的注册与动态带宽分配利用嵌入式Linux平台实现.对MAC控制器设计中的关键技术点进行了全面阐述,提出了一种基于滑动窗机制的动态带宽分配方案以改善网络QoS性能.系统仿真结果表明,该设计方案可以采用低成本的FPGA来实现,为开发MAC控制器专用芯片提供了实用参考.   关键词:以太网无源光网络;媒体接入控制;
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:421888
    • 提供者:weixin_38709379
  1. 单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真

  2. 摘要:本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证       关键词:CPLD/FPGA  Verilog HDL  FIR  仿真      
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:197632
    • 提供者:weixin_38752074
  1. EPON系统MAC控制器的设计与实现

  2. 摘要:本文提出了一种EPON系统核心MAC控制器的设计方案,融合FPGA技术与嵌入式系统实现了EPON的点对多点MAC接入功能.帧校验、加密、分类及仲裁等控制部分用FPGA完成,涉及复杂算法的注册与动态带宽分配利用嵌入式Linux平台实现.对MAC控制器设计中的关键技术点进行了全面阐述,提出了一种基于滑动窗机制的动态带宽分配方案以改善网络QoS性能.系统仿真结果表明,该设计方案可以采用低成本的FPGA来实现,为开发MAC控制器专用芯片提供了实用参考.关键词:以太网无源光网络;媒体接入控制;嵌入式
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:466944
    • 提供者:weixin_38596485
  1. openwifi:开源IEEE802.11Wi-Fi基带芯片FPGA设计-源码

  2. openwifi openwifi:基于SDR(软件定义的无线电)Linux mac80211兼容的全堆栈IEEE802.11 / Wi-Fi设计。 该存储库包括Linux驱动程序和软件。 存储库具有FPGA设计。 [],[],[] [] [] [openwifi] [] Openwifi代码具有双重许可证。 AGPLv3是开源许可证。 对于非开源许可证,请联系 。 Openwifi项目还利用了一些第三方模块。 用户有责任根据目的/用途检查并遵守这些模块的许可。 您可以找到有关此复合许
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:8388608
    • 提供者:weixin_42143806
  1. 赛灵思面向VIRTEX-5 LXT平台推出完整的逻辑设计解决方案

  2. 赛灵思公司(Xilinx, Inc.)宣布面向VIRTEX-5 LXT FPGA平台推出完整的逻辑设计解决方案,包含升级版集成软件环境(ISE)设计工具。Virtex-5 LXT FPGA平台是业内款提供硬代码PCI Express端点和三重模式以太网媒体访问控制器(MAC)模快的FPGA。ISE 8.2i提供独特的集成时序收敛环境和生产力增强功能,使用户充分领略到Virtex-5 LXT家族在连接性、性能和功率方面的优势。升级后的工具包括 ISE Foundation的8.2i版本服务包、Ch
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:60416
    • 提供者:weixin_38662327
« 12 3 4 5 »