您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. MAX+PLUS软件的使用及设计流程

  2. MAX+PLUS软件的使用及设计流程 实验一 MAX+PLUSⅡ软件的使用及设计流程 1 实验二 七段译码器的设计 6 实验三 数码管扫描显示电路 8 实验四 八位加法器的设计 10 实验五 抢答器的设计 12 实验六 六十进制计数器设计 14 实验七 秒表的设计 16 实验八 序列检测器的设计 18 实验九 数字频率计的设计 20 实验十 数字钟的设计 22 实验十一 电子琴设计 25 附录一:EDA开发套件使用说明 27
  3. 所属分类:专业指导

    • 发布日期:2009-04-29
    • 文件大小:8388608
    • 提供者:neo_matrixv
  1. VHDL硬件描述语言与数字逻辑电路设计

  2. 内容概要    本书系统地介绍了一种硬件描述语言,即VHDL语言设计数字逻辑电路和数字系统的新方法。这是电子电路设计方法上一次革命性的变化,也是迈向21世纪的电子工程师所必须掌握的专门知识。本书共分12章,第1章~第8章主要介绍VHDL语言的基本知识和使用VHDL语言设计简单逻辑电路的基本方法;第9章和第10章分别以定时器和接口电路设计为例,详述了用VHDL语言设计复杂电路的步骤和过程;第11章简单介绍了VHDL语言93版和87版的主要区别;第12章介绍了MAX+PlusⅡ的使用说明。 本书以
  3. 所属分类:嵌入式

    • 发布日期:2009-06-29
    • 文件大小:3145728
    • 提供者:gobabby
  1. EDA全程课件 MAX+PLUS II 10.2

  2. 分享一下供大家学习基础东西,本课件连接课本供硬件语音学习和软件学习
  3. 所属分类:专业指导

    • 发布日期:2009-11-19
    • 文件大小:4194304
    • 提供者:pita5389
  1. 基于单片机与FPGA的实用信号源的设计

  2. 本科论文。本设计的目的在于设计出一个具有实用价值的、性能较高的信号源。该信号源输出信号精度高,稳定性好,可实现数控调频、调相和波形选择。选用Altera公司的EPF1OK10LC84芯片作为数字处理主芯片、 Atmel公司的AT89C51单片机作为控制芯片,采用直接数字频率合成技术开发了一种新的实用信号源。利用MAX+plus II 10.0并结合VHDL语言设计FPGA,利用Wave 6000并结合汇编语言设计MCU。经模拟仿真达到了预期的性能要求。证明采用软硬结合,利用DDS技术设计信号源
  3. 所属分类:硬件开发

    • 发布日期:2009-11-30
    • 文件大小:530432
    • 提供者:zjj77520
  1. 基于单片机与FPGA的实用信号源的设计

  2. 要程序的可以留言给我,把邮箱发给我,这是我们老师的论文,参考价值很大。 本设计的目的在于设计出一个具有实用价值的、性能较高的信号源。该信号源输出信号精度高,稳定性好,可实现数控调频、调相和波形选择。选用Altera公司的EPF1OK10LC84芯片作为数字处理主芯片、 Atmel公司的AT89C51单片机作为控制芯片,采用直接数字频率合成技术开发了一种新的实用信号源。利用MAX+plus II 10.0并结合VHDL语言设计FPGA,利用Wave 6000并结合汇编语言设计MCU。经模拟仿真达
  3. 所属分类:硬件开发

    • 发布日期:2009-12-01
    • 文件大小:10485760
    • 提供者:zjj77520
  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4194304
    • 提供者:yanlihui13579
  1. Max+Plus II 10.2 licence

  2. Max+Plus II 10.2 licence
  3. 所属分类:其它

    • 发布日期:2010-05-31
    • 文件大小:2048
    • 提供者:icewater118
  1. 在MAX+PLUS II中,采用LPM图元设计一个4-16译码器,采用基本门电路设计一个一位的全加器

  2. 1.在图形编辑器中采用LPM图元设计一个4-16译码器,以decoder16.gdf命名保存。将器件设定为EPM7128LC84-6。输入D、C、B、A绑定到10,11,12,13管脚,输出Y0….Y15按顺序绑定到60至75管脚。进行波形仿真,验证功能正确。分析节点A到节点y15的最短延时。 2.在图形编辑器中,采用基本门电路设计一个一位的全加器,以FADDER.gdf命名保存。器件设定为EPM7128LC84-6。输入Ain、Bin、Cin(进位输入)分别绑定到Pin21、22、23,输出
  3. 所属分类:嵌入式

    • 发布日期:2010-07-05
    • 文件大小:64512
    • 提供者:bi_qianyu
  1. MAX+plusⅡ10.0许可证

  2. MAX+plusⅡ10.0,安装时必须的许可证,硬件实验必备软件
  3. 所属分类:其它

    • 发布日期:2010-07-11
    • 文件大小:433152
    • 提供者:dgfidyrstg
  1. EDA技术 实验报告

  2. 实验一 用原理图输入方法设计8位全加器 1.实验目的和要求 本实验为综合性实验,综合了简单组合电路逻辑,MAX+plus 10.2的原理图输入方法, 层次化设计的方法等内容。其目的是通过一个8位全加器的设计熟悉EDA软件进行电子线路设计的详细流程。学会对实验板上的FPGA/CPLD进行编程下载,硬件验证自己的设计项目。 2.实验原理 1位全加器可以用两个半加器及一个或门连接而成,半加器原理图的设计方法很多,我们用一个与门、一个非门和同或门(xnor为同或符合,相同为1,不同为0)来实现。先设计
  3. 所属分类:硬件开发

    • 发布日期:2010-12-25
    • 文件大小:448512
    • 提供者:inmyeye
  1. 10分钟学会MAX+plusII设计

  2. 10分钟学会MAX+plusII设计,设计你的第一个芯片。 内含max+plus II baseline 10.2的一个至2030年的授权文件。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-01
    • 文件大小:2097152
    • 提供者:ljljlj
  1. MAX+PLUSⅡ(10.2版本)设计环境和基本操作

  2. MAX+PLUSⅡ(10.2版本)设计环境和基本操作
  3. 所属分类:其它

    • 发布日期:2013-03-25
    • 文件大小:2097152
    • 提供者:u010022144
  1. 基于MAX+ PLUS 的十进制计数器的设计

  2. 摘要:MAX+PLUSⅡ软件是一种易学易用的设计开发环境,它在数字电路设计中的应用越来越广泛。基于此,首先介绍了MAX+PLUSⅡ软件常用的设计输入方法;其次设计了十进制计数电路,并用MAX+PLUSⅡ软件对电路进行了仿真;最后将该电路图下载到实验箱验证了其功能的正确性。0引言MAX+PLUSⅡ开发系统是易学易用的完全集成化的设计开发环境。目前已发行10.0版本。该软件与LATTICE公司的iSPEXPERT及XILINX的FOUNDATION相比具有使用简单,操作灵活,支持的器件多,设计输入方
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:358400
    • 提供者:weixin_38662213
  1. EDA/PLD中的基于MAX+ PLUS 的十进制计数器的设计

  2. 摘 要: MAX+ PLUS Ⅱ 软件是一种易学易用的设计开发环境, 它在数字电路设计中的应用越来越广泛。基于此, 首先介绍了MAX + PLUS Ⅱ 软件常用的设计输入方法; 其次设计了十进制计数电路, 并用MAX + PLUS Ⅱ软件对电路进行了仿真; 最后将该电路图下载到实验箱验证了其功能的正确性。   0 引言   MAX+ PLUS Ⅱ 开发系统是易学易用的完全集成化的设计开发环境。目前已发行10. 0 版本。该软件与LATTICE公司的iSPEXPERT及XILINX的FOUND
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:253952
    • 提供者:weixin_38738005
  1. 基础电子中的单元电路的调试

  2. FPGA/CPLD测频专用电路的调试:使用MAX+plus Ⅱ 10.0,计算机,GW48-CK EDA实验开发系统等软件和设备,对FPGA/CPLD测控电路进行VHDL程序的调试,有关仿真以及编程下载,硬件测试等。   单片机控制与运算程序的调试:使用伟福6000(WAVE 6000 for windows),计算机,伟福E6000L单片机仿真器及POD-8X5XP仿真头等软件和设备,对单片机数据处理控制程序进行调试。
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:29696
    • 提供者:weixin_38582685
  1. 基础电子中的软/硬件的系统调试

  2. (1)系统设计开发软件:MAX+plus Ⅱ 10.0,伟福6000(WAVE 6000 for windows)。   (2)单片机及FPGA/CPLD调试设备:PIV计算机,伟福E6000L单片机仿真器及POD-8X5XP仿真头,GW48-CK EDA实验开发系统及EPF10K20TC 1 44-4FPGA适配板,GWDVPB电子设计开发板单片机最小系统,炜煌WH-500B程序编写加密器,GDS-8205数字存储示波器。
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:31744
    • 提供者:weixin_38535364
  1. EDA/PLD中的系统的硬件验证/单元电路的调试

  2. FPGA/CPLD数据采集电路的调试:使用MAX+plus Ⅱ 10.0、计算机、GW48-CK EDA实验开发系统等软件和设备,对FPGA/CPLD坝刂控电路进行VHDL程序的调试、有关仿真以及编程下载,硬件测试等。   单片机数据处理控制程序的调试:使用伟福6000(WAVE 6000 for windows)、计算机、伟福E6000L单片机仿真器及POD 8X5XP仿真头等软件和设备,对单片机数据处理控制程序进行调试。   2.系统的联合调试   在各个单元电路调试好后即可进行系统联
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:39936
    • 提供者:weixin_38545768
  1. flexiblegs-scss-plus:柔性网格系统Scss Plus-源码

  2. 柔性网格系统Scss Plus 安装 $flexiblegs-method : ( " css " // "bem" ); $flexiblegs-breakpoint : ( " xl " : " " , " lg " : " (max-width: 1024px) " , " md " : " (max-width: 768px) " , " sm " : " (max-width: 667px) " ); $wrap-col : ( " auto " , 1 ,
  3. 所属分类:其它

    • 发布日期:2021-03-11
    • 文件大小:5120
    • 提供者:weixin_42122986
  1. 系统的硬件验证/单元电路的调试

  2. FPGA/CPLD数据采集电路的调试:使用MAX+plus Ⅱ 10.0、计算机、GW48-CK EDA实验开发系统等软件和设备,对FPGA/CPLD坝刂控电路进行VHDL程序的调试、有关仿真以及编程,硬件测试等。   单片机数据处理控制程序的调试:使用伟福6000(WAVE 6000 for windows)、计算机、伟福E6000L单片机仿真器及POD 8X5XP仿真头等软件和设备,对单片机数据处理控制程序进行调试。   2.系统的联合调试   在各个单元电路调试好后即可进行系统联调,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:38912
    • 提供者:weixin_38650842
  1. 基于MAX+ PLUS 的十进制计数器的设计

  2. 摘 要: MAX+ PLUS Ⅱ 软件是一种易学易用的设计开发环境, 它在数字电路设计中的应用越来越广泛。基于此, 首先介绍了MAX + PLUS Ⅱ 软件常用的设计输入方法; 其次设计了十进制计数电路, 并用MAX + PLUS Ⅱ软件对电路进行了仿真; 将该电路图到实验箱验证了其功能的正确性。   0 引言   MAX+ PLUS Ⅱ 开发系统是易学易用的完全集成化的设计开发环境。目前已发行10. 0 版本。该软件与LATTICE公司的iSPEXPERT及XILINX的FOUNDATIO
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:359424
    • 提供者:weixin_38569166
« 12 3 4 5 6 »