您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA设计流程指南

  2. (12页)本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。形成风格良好和完整的文档。实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。便于新员工快速掌握本部门FPGA的设计流程。由于目前所用到的FPGA器件以Altera的为主,所以下面的 例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Qu
  3. 所属分类:硬件开发

    • 发布日期:2007-08-09
    • 文件大小:133120
    • 提供者:rotee
  1. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE

  2. 第一章 Modelsim编译Xilinx库 第二章 调用Xilinx CORE-Generator 第三章 使用Synplify.Pro综合HDL和内核 第四章 综合后的项目执行 第五章 不同类型结构的仿真 本书位.PDF格式
  3. 所属分类:硬件开发

    • 发布日期:2009-07-02
    • 文件大小:241664
    • 提供者:jiuweidemoqi
  1. EDA工具MODELSIM简介及计入门示例

  2. modelsim是FPGA设计仿真的重要工具,功能强大,无论是前仿真后仿真中都表现出卓越的性能。该资料详细介绍了modelsim的基本使用流程,并给出实例,由浅入深,由易到难,循序渐进地讲解了modelsim的使用。非常适合初学者学习
  3. 所属分类:嵌入式

    • 发布日期:2009-11-01
    • 文件大小:505856
    • 提供者:zbp_uestc
  1. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE

  2. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE 第一章:Modelsim编译Xilinx库 第二章:调用Xilinx CORE-Generator 第三章:使用Synplify.Pro综合HDL和内核 第四章:综合后的项目执行 第五章:不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2009-11-02
    • 文件大小:241664
    • 提供者:missjang
  1. synplify,ISE,ModelSim后仿真流程

  2. synplify,ISE,ModelSim后仿真流程;synplify,ISE,ModelSim后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2010-05-01
    • 文件大小:1015808
    • 提供者:jzd19851102
  1. ModelSim后仿真流程

  2. 我想很多人跟我一样,被ModelSim的后仿真搞的头晕脑胀。为了这个问题,我在网上找了很多的资料,但发现这些资料往往说的不明白。一些步骤被作者有意无意地省略掉,这常常给读者造成不必要的麻烦,所以我决定写下这一篇文章,把这3天我努力的结果拿出来,与大家分享。(转载)
  3. 所属分类:嵌入式

    • 发布日期:2010-05-28
    • 文件大小:1015808
    • 提供者:huojianxun
  1. synplify,ISE,ModelSim后仿真流程

  2. synplify,ISE,ModelSim后仿真流程,synplify,ISE,ModelSim后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2010-11-14
    • 文件大小:1015808
    • 提供者:lygg093
  1. ModelSim,synplify,ISE后仿真流程

  2. ModelSim,synplify,ISE后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2011-06-29
    • 文件大小:220160
    • 提供者:caosen1shi1
  1. modelsim使用_+_前仿真_+_后仿真_+_verilog

  2. modelsim开发加前仿真及后仿真,并提供VERILOG各种例子以及流程
  3. 所属分类:其它

    • 发布日期:2011-09-07
    • 文件大小:443392
    • 提供者:wf102276
  1. FPGA设计全流程

  2. FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE。第一章 Modelsim编译Xilinx库第二章 调用Xilinx CORE-Generator第三章 使用Synplify.Pro综合HDL和内核第四章 综合后的项目执行第五章 不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2008-05-10
    • 文件大小:218112
    • 提供者:figofish
  1. (熟读专家系列)《ModelSim电子系统分析及仿真》

  2. 《ModelSim电子系统分析及仿真》主要内容简介:ModelSim是优秀的HDL仿真软件之一,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。《ModelSim电子系统分析及仿真》以ModelSim 6.1f版软件为例,由浅入深、循序渐进地
  3. 所属分类:硬件开发

    • 发布日期:2013-08-15
    • 文件大小:48234496
    • 提供者:u011708448
  1. FPGA设计全流程Modelsim-SynplifyPro-ISE

  2. 介绍了FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE 内容包括 · Modelsim编译Xilinx库 · 调用Xilinx CORE-Generator · 使用Synplify.Pro综合HDL和内核 · 综合后的项目执行 · 不同类型结构的仿真
  3. 所属分类:硬件开发

    • 发布日期:2008-09-24
    • 文件大小:241664
    • 提供者:ziwei08
  1. Modelsim经典教程

  2. 最近一直再搞MODELSIM仿真,写了份东西,供大家学习参考。 主要是仿真流程的说明,包括后仿真的方法(XILINX ISE),可能对初学者应该还是有帮助的。 如果哪位大侠发现有什么不对的地方,欢迎指正。
  3. 所属分类:嵌入式

    • 发布日期:2008-10-27
    • 文件大小:1048576
    • 提供者:youol
  1. Modelsim基本仿真流程手册

  2. 对系统进行仿真验证时,如文件中存在FPGA厂商提供的IP,如设计中使用了quartus ii 中的megafunction的模块,需要在仿真中加入对应的simulation module lib文件。为便于仿真工作,可在安装modelsim软件后,编译好对应的库。下面以Altera公司的FPGA仿真开发为例,描述采用GUI方式的库编译过程。
  3. 所属分类:硬件开发

    • 发布日期:2017-12-01
    • 文件大小:598016
    • 提供者:liang_20120830
  1. Modelsim后仿真

  2. ModelSim,synplify,ISE后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2009-02-06
    • 文件大小:327680
    • 提供者:xiaotiejiang929
  1. FPGA后仿真流程

  2. 时序(综合后)仿真 时序仿真将时延考虑进去,包括综合后产生的(与、或、非)门时延,还有布局布线产生的时延。 综合(Synthesize),就是将HDL语言设计输入翻译成由与、或、非门和RAM、触发器等逻辑单元组成的网表。综合后可生成综合后仿真模型(Generate Post-Synthesis Simulation Model)。 综合后,进行ISE的实现(Implement),包括翻译、映射、布局布线。在这三个过程中都可以生成一个仿真模型(翻译和映射不会产生延时,因此常用布局布线后产生的仿真
  3. 所属分类:其它

    • 发布日期:2018-06-21
    • 文件大小:808960
    • 提供者:mapleking1990
  1. EDA/PLD中的FPGA设计全流程

  2. 第一章 Modelsim编译Xilinx库 本章介绍如何编译HDL必须的Xilinx库和结构仿真。 创建将被编译库的目录 在编译库之前,最好先建立一个目录(事实上必须建立一个目录),步骤如下。(假设Modelsim的安装目录是“$Modeltech_6.0”,ISE的安装目录是“$Xilinx”) ◆ 在“$Modeltech_6.0/”目录下建立一个名为XilinxLib的文件夹; ◆ 启动Modelsim后,从“File”菜单项中点击“Change Directory”并指定到刚刚建立的那个
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:82944
    • 提供者:weixin_38743968
  1. ModelSim仿真入门

  2. 严格来讲,FPGA设计验证包括功能仿真、时序仿真和电路验证,它们分别对应整个开发流程的每一个步骤。仿真是指使用设计软件包对已实现的设计进行完整的测试,并模拟实际物理环境下的工作情况。功能仿真是指仅对逻辑功能进行模拟测试,以了解其实现的功能是否满足原设计的要求,仿真过程没有加入时序信息,不涉及具体器件的硬件特性,如延时特性等,因此又叫前仿真,它是对HDL硬件描述语言的功能实现情况进行仿真,以确保HDL语言描述能够满足设计者的最初意图。时序仿真则是在HDL可以满足设计者功能要求的基础上,在布局布线后
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:1048576
    • 提供者:weixin_38716519
  1. ModelSim仿真入门

  2. 严格来讲,FPGA设计验证包括功能仿真、时序仿真和电路验证,它们分别对应整个开发流程的每一个步骤。仿真是指使用设计软件包对已实现的设计进行完整的测试,并模拟实际物理环境下的工作情况。功能仿真是指仅对逻辑功能进行模拟测试,以了解其实现的功能是否满足原设计的要求,仿真过程没有加入时序信息,不涉及具体器件的硬件特性,如延时特性等,因此又叫前仿真,它是对HDL硬件描述语言的功能实现情况进行仿真,以确保HDL语言描述能够满足设计者的最初意图。时序仿真则是在HDL可以满足设计者功能要求的基础上,在布局布线后
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:1047552
    • 提供者:weixin_38626984
  1. FPGA设计全流程

  2. 章 Modelsim编译Xilinx库 本章介绍如何编译HDL必须的Xilinx库和结构仿真。 创建将被编译库的目录 在编译库之前,先建立一个目录(事实上必须建立一个目录),步骤如下。(假设Modelsim的安装目录是“$Modeltech_6.0”,ISE的安装目录是“$Xilinx”) ◆ 在“$Modeltech_6.0/”目录下建立一个名为XilinxLib的文件夹; ◆ 启动Modelsim后,从“File”菜单项中点击“Change Directory”并指定到刚刚建立的那个文件夹“
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:80896
    • 提供者:weixin_38707192
« 12 »