您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. NiosII软件开发者手册

  2. 适合NiosII初学者,介绍ALTERA的FPGA芯片,NiosII软件开发。
  3. 所属分类:iOS

    • 发布日期:2010-03-01
    • 文件大小:1048576
    • 提供者:zzsy2003czm
  1. 基于FPGA的SOPC嵌入式系统设计与典型实例光盘实例2 DMA_UART-SDRAM

  2. 内容简介《基于FPGA的SOPC嵌入式系统设计与典型实例》全书通过核心技术与典型实例的形式,全面系统、深入浅出地介绍了基于FPGA的嵌入式SOPC系统设计技术与应用实例。全书共分14章,第1~3章简要介绍了FPGA硬件结构知识、VerilogHDL编程基础、FPGA常用开发工具,引导读者入门;第4~7章重点对嵌入式SOPC系统设计技术进行了细致阐述,内容包括:SOPC硬件系统开发、SOPC软件系统开发、Avalon总线规范、NiosII外围设备及其编程;第8~14章通过7个典型实例,对基于FP
  3. 所属分类:硬件开发

    • 发布日期:2010-03-11
    • 文件大小:10485760
    • 提供者:ayi711
  1. FPGA和SOPC平台硬件讲解

  2. 一、FPGA的仿真和SignalTapII实验。 二、SOPC的基础实验。 三、SOPC的自定义外设设计。 四、SOPC的软硬件结合设计。 五、NiosII定时器中断实验 六、基于SOPC的uC/OSII 嵌入式操作系统实验。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-20
    • 文件大小:1048576
    • 提供者:zwf252
  1. 基于FPGA的数字时钟设计

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒、。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数模块、处理器及外设模块,并且使用QuartusII运用VHDL语言对分频和计数两个模块进行硬件电路设计和电路波形仿真,运用sopc技术嵌入内核并创建了系统所需的外部设备FLASH和SRAM软件通过使用NiosII运用C语言进行编程然后下载到硬件电路中
  3. 所属分类:C

    • 发布日期:2010-06-16
    • 文件大小:1048576
    • 提供者:mavellous1986
  1. niosii开发教程

  2. Nios CPU 是一种采用流水线技术、单指令流的RISC 处理器,其大部分指令可以在一 个时钟周期内完成。Nios 处理器又是一种软核CPU,专门针对Altera 的可编程逻辑器件, 以及片上可编程系统的设计思想,做了相应优化。
  3. 所属分类:iOS

    • 发布日期:2010-07-12
    • 文件大小:3145728
    • 提供者:zhouquan0206
  1. 一种基于FPGA/SOPC的逻辑分析仪设计

  2. 摘要:设计一种基于FPGA/SOPC的逻辑分析仪器,通过自定义的软核把各个外围功能部件和数字逻辑电路连结在一 块FPGA中,在Nios.II软核的控制下自动实现32个通道、100 MHz采样速率、256 K存储深度的逻辑信号的采集、触发、存 储及显示等功能。文中详细介绍逻辑分析仪的SOPC设计思想和实现原理,同时叙述了采样和数据存储电路以及触发核 中序列触发的设计方法。实践表明,该设计方法是有效和切实可行的。
  3. 所属分类:硬件开发

    • 发布日期:2010-11-11
    • 文件大小:309248
    • 提供者:wc110888
  1. 基于大规模fpga的bmp图库管理

  2. 数码相框是时尚的电子消费品,也是家庭必备的装饰品。继承了数码的时尚和传统相框的温情,用途十分广泛。 本文设计的是基于大规模FPGA的BMP图库管理,完成了数码相框的一部分功能。并且本文详细地介绍了BMP图库管理的软硬件实现,即采用Altera的CyclonII系列EP2C20F484C7作为主控芯片,内嵌32位的NiosII软核,采用SDRAM作为内存,把存储在SD卡内的二进制图片信息读入内存,并控制TFT彩色液晶,读取图片数据送到液晶上显示。整个过程的所有设备都是通过Avalon总线挂在Ni
  3. 所属分类:嵌入式

    • 发布日期:2011-05-30
    • 文件大小:3145728
    • 提供者:wuweigreat
  1. 基于FPGA的SOPC嵌入式系统设计与典型实例光盘文件A

  2. 基于FPGA的电子系统设计技术是21世纪电子应用工程师必备的技能之一,而基于FPGA的SOPC设计技术是当前电子系统设计领域最前沿的技术之一。SOPC设计具体包括以32位NiosII为核心的嵌入式系统的硬件配置、硬件设计、硬件仿真、软件设计以及软件调试等。本资料是基于FPGA的SOPC嵌入式系统设计与典型实例光盘文件中的1,2,3,4设计实例
  3. 所属分类:专业指导

    • 发布日期:2011-09-08
    • 文件大小:44040192
    • 提供者:yuyebiaofeng
  1. 基于FPGA的SOPC嵌入式系统设计与典型实例光盘文件B

  2. 基于FPGA的电子系统设计技术是21世纪电子应用工程师必备的技能之一,而基于FPGA的SOPC设计技术是当前电子系统设计领域最前沿的技术之一。SOPC设计具体包括以32位NiosII为核心的嵌入式系统的硬件配置、硬件设计、硬件仿真、软件设计以及软件调试等。本资料是基于FPGA的SOPC嵌入式系统设计与典型实例光盘文件中的5,6,7设计实例
  3. 所属分类:专业指导

    • 发布日期:2011-09-08
    • 文件大小:38797312
    • 提供者:yuyebiaofeng
  1. FPGA中DRAM,SRAM,SDRAM,FLASH的区别

  2. 文档详细讲解了DRAM、SRAM、SDRAM、FLASH在FPGA中的作用及区别,适合NiosII初学者对系统中存储器的概念不清楚的人学习
  3. 所属分类:硬件开发

    • 发布日期:2011-12-03
    • 文件大小:25600
    • 提供者:mxp198971
  1. 基于FPGA的SOPC嵌入式系统设计与典型实例5,6,7

  2. 基于FPGA的电子系统设计技术是21世纪电子应用工程师必备的技能之一,而基于FPGA的SOPC设计技术是当前电子系统设计领域最前沿的技术之一。SOPC设计具体包括以32位NiosII为核心的嵌入式系统的硬件配置、硬件设计、硬件仿真、软件设计以及软件调试等。本资料是基于FPGA的SOPC嵌入式系统设计与典型实例光盘文件设计实例5,6,7
  3. 所属分类:嵌入式

    • 发布日期:2011-12-22
    • 文件大小:38797312
    • 提供者:xingheasd123
  1. NIOSII那些事儿

  2. 通过该文档可以轻松地了解NIOS II开发的各种环节,并介绍了基本的编程规范,设计了多种实验,包括:LED、中断、串口、RTC、SPI、IIC、定时器、SDRAM、EPCS、FLASH、USB、AVALON、数码管等。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-28
    • 文件大小:6291456
    • 提供者:zhangyi_lqy
  1. NiosII嵌入式系统开发手册VER1.0.0_20130113

  2. 本《Nios II嵌入式系统开发手册》是以“Nios II嵌入式系统开发平台(XuX_Nedp)”为基础的软件开发手册。 Nios II嵌入式系统开发平台(XuX_Nedp)包括软件开发平台和硬件平台。《Nios II嵌入式系统开发手册》 将介绍NIos II嵌入式系统软件开发平台的安装、应用、linux下使用Altera Tools进行软件开发、 u-boot的使用、uclinux移植及其调试手段等。概括了Nios II处理器及其嵌入式系统的基础学习到综合应用的内容。 为增加读者的兴趣,在本
  3. 所属分类:C

    • 发布日期:2013-01-13
    • 文件大小:20971520
    • 提供者:xuxin813
  1. 基于FPGA和NiosII的MPEG-4视频播放器

  2. 本系统在NiosII和FPGA构成的SOPC平台上,使用NiosII的用户自定义指令以硬件逻辑方式实现MPEG-4解码中的IQ、IDCT、MC等计算复杂、高度耗时的功能模块,极大地提高解码速度。从而在以GPL协议发布的XviDCodec基础上,实现SimpleProfile视觉框架下,L1级、QCIF(177×144分辨率)、25fps的MPEG-4实时解码,并通过DMA方式在LCD上加以显示。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:311296
    • 提供者:weixin_38567873
  1. 基于NiosII的MPEG-4视频播放器设计

  2. 本系统在NiosII和FPGA构成的SOPC平台上,使用NiosII的用户自定义指令以硬件逻辑方式实现MPEG-4解码中的IQ、IDCT、MC等计算复杂、高度耗时的功能模块,极大地提高解码速度。从而在以GPL协议发布的XviDCodec基础上,实现SimpleProfile视觉框架下,L1级、QCIF(177×144分辨率)、25fps的MPEG-4实时解码,并通过DMA方式在LCD上加以显示。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:300032
    • 提供者:weixin_38654415
  1. 通信与网络中的基于NiosII的嵌入式网络通信系统

  2. 摘  要: 设计基于当前流行Altera公司的第二代片上软核处理器NiosII和嵌入式网络通信领域非常成熟的协议栈uIP,文中对NiosII软核处理器进行了简单的介绍,详细介绍了网络通信系统的设计,包括整个片上系统的配置和校验和计算自定义指令;软件设计,包括网络接口芯片底层驱动程序和uIP协议栈程序在NiosII上的移植。   关键字: NiosII/uIP/FPGA/网络通信 1 引言  随着internet技术的发展,在许多领域都引起了飞跃性的变化。嵌入式系统应用领域中一个新的趋势就是开
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:126976
    • 提供者:weixin_38595850
  1. 【NiosII训练】第五篇、FPGA驱动DHT11.zip

  2. 博主在这篇文章中所用资料、演示视频以及自己的工程资料都放在这里。文章网址(https://blog.csdn.net/learning1232/category_10614317.html)
  3. 所属分类:其它

    • 发布日期:2020-12-15
    • 文件大小:173015040
    • 提供者:Learning1232
  1. 【NiosII训练】第四篇、FPGA驱动DS18B20.zip

  2. 博主在这篇文章中所用资料、演示视频以及自己的工程资料都放在这里。文章网址(https://blog.csdn.net/learning1232/category_10614317.html)
  3. 所属分类:其它

    • 发布日期:2020-12-15
    • 文件大小:277872640
    • 提供者:Learning1232
  1. 【NiosII训练】第二篇、FPGA驱动AD9854高级篇.zip

  2. 博主在这篇文章中所用资料、演示视频以及自己的工程资料都放在这里。文章网址(https://blog.csdn.net/learning1232/category_10614317.html)
  3. 所属分类:其它

    • 发布日期:2020-12-15
    • 文件大小:240123904
    • 提供者:Learning1232
  1. 【NiosII训练】第一篇、FPGA驱动AD9854基础篇.zip

  2. 博主在这篇文章中所用资料、演示视频以及自己的工程资料都放在这里。文章网址(https://blog.csdn.net/learning1232/category_10614317.html)
  3. 所属分类:其它

    • 发布日期:2020-12-15
    • 文件大小:227540992
    • 提供者:Learning1232
« 12 3 4 5 6 »