您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 可编程逻辑器件,课堂好资源

  2. 低密度的PLD器件的基本框图如图1.1所示,它由输入缓冲、与阵列、或阵列、输出缓冲等四部分功能电路组成。根据与门阵列、或门阵列和输出结构的不同,低密度的PLD可分为四种基本类型:PROM,FPLA,PAL,GAL。
  3. 所属分类:专业指导

    • 发布日期:2010-05-08
    • 文件大小:254976
    • 提供者:LOVE_98
  1. 嵌入式系统/ARM技术中的基于ARM和CPLD的可重构检测系统设计

  2. CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆("在系统"编程)将代码传送到目标芯片中,实现设计的数字系统。   检测系统的可重构设计是检测技术的发展方向。可重构设计是指利用可重用的软硬件资源,根据不同
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:181248
    • 提供者:weixin_38608379
  1. 模拟技术中的在CPLD基础上的电器定时开关控制系统设计

  2. CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。     随着当今社会工作和生活节奏的加快,人们对许多电器、仪器、设备的自动化要求也越来越高,但
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:159744
    • 提供者:weixin_38660802
  1. 嵌入式系统/ARM技术中的简便的包含嵌入式存储器的FPGA结构实现

  2. 1.引言   传统上 FPGA只能实现相对较小的逻辑电路,随着工艺技术的提高,FPGA的容量和性能也不断提高,FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。目前以硬件描述语言(Verilog 或 VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:168960
    • 提供者:weixin_38693506
  1. 模拟技术中的FPGA开发外设子板模块电路设计详解

  2. FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单片机(无论是冯诺依曼结构还是哈佛结构)的顺序操作有很大区别,也造成了FPGA开发入门较难。目前国
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:229376
    • 提供者:weixin_38626242
  1. 集成电路中的FPGA开发外设子板模块电路设计

  2. FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单片机(无论是冯诺依曼结构还是哈佛结构)的顺序操作有很大区别,也造成了FPGA开发入门较难。目前国
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:207872
    • 提供者:weixin_38704922
  1. EDA/PLD中的PAL器件的基本结构

  2. PAL器件的构成原理以逻辑函数的最简与或式为主要依据,其基本结构如图1所示。在PAL器件的两个逻辑 阵列中,与阵列可编程,用来产生函数最简与或式中所必需的乘积项。因为它不是全译码结构,所以允许 器件有多个输人端。PAL器件的或阵列不可编程,它完成对指定乘积项的或运算,产生函数的输出。例如,图1所示的与阵列有4个输入端,通过编程允许产生10个乘积项。或阵列由4个四输人或门组成,每个或门允许输人4个乘积项,或阵列的每个输出端可以输出任意4个或少于4个乘积项的四变量组合逻辑函数。 图1 PAL器件的
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:96256
    • 提供者:weixin_38719540
  1. 元器件应用中的GAL器件的基本结构

  2. GAL(Generic Array Logic)是一种电擦除可重复编程的可编程逻辑器件,具有灵活的可编程输出结构 ,使得为数不多的几种GAL器件几乎能够代替所有PAL器件和数百种中小规模标准器件。而且,GAL器件采 用先进的EECMOS工艺,可以在几秒钟内完成对芯片的擦除和写入,并允许反复改写,为研制开发新的逻辑 系统提供方便,因此,GAL器件得到了广泛的应用。   GAL可分为普通型GAL和新一代GAL两类,普通型GAL器件与PAL器件有相同的阵列结构,均采用与阵列可 编程、或阵列固定的结构
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:284672
    • 提供者:weixin_38518376
  1. EDA/PLD中的PAL的输出和反馈结构

  2. 1.专用输出的基本门阵列结构   专用输出结构如图1所示,组合逻辑宜采用这种结构。图中的输出部分采用或非门,因而也称这种结构为 输出低电平有效。若输出采用或门,则称为高电平有效器件;若将输出部分的或非门改为互补输出的或门 ,则称为互补输出器件。 图1 专用输出结构   2.可编程I/O结构   可编程I/O结构如图2所示。其中最上面一个与门所对应的乘积项用于选通三态缓冲器。如果编程时使此 乘积项为“0”,即将该与门的所有输人项全部接通,则三态缓冲器保持高阻状态,这时对应的I/O引脚就 可
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:223232
    • 提供者:weixin_38629449
  1. EDA/PLD中的基于可编程逻辑器件的数字电路设计

  2. 可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。   随着数字集成电路的不断更新和换代,特
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:207872
    • 提供者:weixin_38522029
  1. EDA/PLD中的可编程逻辑器件在高准确度A/D转换器中的应用

  2. 1 引 言    可编程逻辑器件(PLD)是当今国际上流行的新一代数字系统逻辑器件。它主要是一种“与-或”两级式结构器件,除了具有高速度、高集成度性能之外,其最大的特点就是用户可定义其逻辑功能。因此PLD能够适应各种需求,大大简化系统设计,缩小系统规模,提高系统可靠性,受到广大工程技术人员的青睐。    可编程逻辑器件种类繁多,性能各异,主要有以下几种基本类型:可编程只读存储器(PROM),现场可编程逻辑阵列(FPLA),编程阵列逻辑(PAL),通用阵列逻辑(GAL)。通用阵列逻辑GAL(Gen
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:72704
    • 提供者:weixin_38569109
  1. 在CPLD基础上的电器定时开关控制系统设计

  2. CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。     随着当今社会工作和生活节奏的加快,人们对许多电器、仪器、设备的自动化要求也越来越高,但现有
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:182272
    • 提供者:weixin_38528517
  1. 利用CPLD实现AD574控制器的设计

  2. CPLD  CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。  CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:303104
    • 提供者:weixin_38515573
  1. 大咖详谈FPGA,简介、工作原理等

  2. 工作原理与简介  如前所述,是在PAL、GAL、EPLD、CPLD等可编程器件的基础上进一步发展的产物。它是作为ASIC领域中的一种半定制电路而出现的,即解决了定制电路的不足,又克服了原有可编程器件门电路有限的缺点。  由于需要被反复烧写,它实现组合逻辑的基本结构不可能像ASIC那样通过固定的与非门来完成,而只能采用一种易于反复配置的结构。查找表可以很好地满足这一要求,目前主流FPGA都采用了基于SRAM工艺的查找表结构,也有一些军品和宇航级FPGA采用Flash或者熔丝与反熔丝工艺的查找表结构
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:168960
    • 提供者:weixin_38588854
  1. 可编程逻辑器件改变数字系统设计方法

  2. 0 引 言 可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:477184
    • 提供者:weixin_38680308
  1. PAL的输出和反馈结构

  2. 1.专用输出的基本门阵列结构   专用输出结构如图1所示,组合逻辑宜采用这种结构。图中的输出部分采用或非门,因而也称这种结构为 输出低电平有效。若输出采用或门,则称为高电平有效器件;若将输出部分的或非门改为互补输出的或门 ,则称为互补输出器件。 图1 专用输出结构   2.可编程I/O结构   可编程I/O结构如图2所示。其中上面一个与门所对应的乘积项用于选通三态缓冲器。如果编程时使此 乘积项为“0”,即将该与门的所有输人项全部接通,则三态缓冲器保持高阻状态,这时对应的I/O引脚就 可作
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:283648
    • 提供者:weixin_38723242
  1. PAL器件的基本结构

  2. PAL器件的构成原理以逻辑函数的简与或式为主要依据,其基本结构如图1所示。在PAL器件的两个逻辑 阵列中,与阵列可编程,用来产生函数简与或式中所必需的乘积项。因为它不是全译码结构,所以允许 器件有多个输人端。PAL器件的或阵列不可编程,它完成对指定乘积项的或运算,产生函数的输出。例如,图1所示的与阵列有4个输入端,通过编程允许产生10个乘积项。或阵列由4个四输人或门组成,每个或门允许输人4个乘积项,或阵列的每个输出端可以输出任意4个或少于4个乘积项的四变量组合逻辑函数。 图1 PAL器件的基本
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:118784
    • 提供者:weixin_38617297
  1. 基于可编程逻辑器件的数字电路设计

  2. 可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。   随着数字集成电路的不断更新和换代,特
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:280576
    • 提供者:weixin_38570202
  1. 简便的包含嵌入式存储器的FPGA结构实现

  2. 1.引言   传统上 FPGA只能实现相对较小的逻辑电路,随着工艺技术的提高,FPGA的容量和性能也不断提高,FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。目前以硬件描述语言(Verilog 或 VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:198656
    • 提供者:weixin_38583286
  1. FPGA工作原理与简介

  2. FPGA工作原理与简介  如前所述,FPGA是在PAL、GAL、EPLD、CPLD等可编程器件的基础上进一步发展的产物。它是作为ASIC领域中的一种半定制电路而出现的,即解决了定制电路的不足,又克服了原有可编程器件门电路有限的缺点。  由于FPGA需要被反复烧写,它实现组合逻辑的基本结构不可能像ASIC那样通过固定的与非门来完成,而只能采用一种易于反复配置的结构。查找表可以很好地满足这一要求,目前主流FPGA都采用了基于SRAM工艺的查找表结构,也有一些军品和宇航级FPGA采用Flash或者熔丝
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:215040
    • 提供者:weixin_38557530
« 12 »