您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. pads9.0电子设计软件

  2. PADS 9.0版产品的出现标志着下一代PADS流程技术的诞生。与以往的旧产品相比, PADS 9.0修复和改善了之前版本软件的不足和缺点,集成了许多全新的功能,拥有了更高的可扩展性和集成度,从而使设计者能够结合Mentor Graphics众多独特的创新技术,实现设计、分析、制造和多平台的协作。而且, 与PADS 9.0的可扩展定制流程策略相对应,Mentor Graphics提供了一系列预置的PADS套件,使之能够满足各种产品设计不同的技术要求,然而代价却十分低廉。LS和ES产品包就是因应
  3. 所属分类:嵌入式

    • 发布日期:2009-12-15
    • 文件大小:29696
    • 提供者:cadeda2009
  1. 基于PCIExpress架构高速交换系统设计和信号完整性分析

  2. 随着计算机网络技术的迅猛发展,网络流量的迅速增加,系统对 带宽的需求不断扩大"并行总线的带宽已经不能满足当前及下一代计 算机系统的需求,串行总线凭借其传输速度快,扩展性好等优点,在 许多领域已经开始替代传统的并行总线"但是,高速数字化的趋势也 带来了日益严重的信号完整性问题"这些问题给系统硬件设计带来了 更大的挑战"高速串行系统的设计必然要面对反射!串扰!传输线之 间的祸合情况!差分信号!仿真模型以及互连延迟引起的时序等一系 列信号完整性问题"因此在高速串行系统设计中能否处理好系统的信 号互连
  3. 所属分类:硬件开发

    • 发布日期:2013-02-19
    • 文件大小:8388608
    • 提供者:pengwangguo
  1. 模拟技术中的解析高速PCB设计中的时序分析及仿真策略

  2. 在网络通讯领域,ATM交换机、核心路由器、千兆以太网以及各种网关设备中,系统数据速率、时钟速率不断提高,相应处理器的工作频率也越来越高;数据、语音、图像的传输速度已经远远高于500Mbps,数百兆乃至数吉的背板也越来越普遍。数字系统速度的提高意味着信号的升降时间尽可能短,由数字信号频率和边沿速率提高而产生的一系列高速设计问题也变得越来越突出。当信号的互连延迟大于边沿信号翻转时间的20%时,板上的信号导线就会呈现出传输线效应,这样的设计就成为高速设计。高速问题的出现给硬件设计带来了更大的挑战,有许
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:205824
    • 提供者:weixin_38656676
  1. PCB技术中的高速PCB设计中的时序分析及仿真策略

  2. 摘要:详细讨论了在高速PCB设计中最常见的公共时钟同步(COMMON CLOCK)和源同步(SOURCE SYNCHRONOUS)电路的时序分析方法,并结合宽带网交换机设计实例在CADENCE仿真软件平台上进行了信号完整性仿真及时序仿真,得出用于指导PCB布局、布线约束规则的过程及思路。实践证实在高速设计中进行正确的时序分析及仿真对保证高速PCB设计的质量和速度十分必要。 关键词:公共时钟同步 源同步 信号完整性 时序 仿真在网络通讯领域,ATM交换机、核心路由器、千兆以太网以及各种网关
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:111616
    • 提供者:weixin_38731979