您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于PLB总线的用户IP开发详细教程

  2. 基于PLB总线的用户IP开发详细教程,有较为详细的步骤说明
  3. 所属分类:专业指导

    • 发布日期:2010-05-01
    • 文件大小:1048576
    • 提供者:leonzyz
  1. plb总线 ip开发

  2. plb总线是一种十分复杂的总线,本文主要是讲解基于plb总线的ip核的开发
  3. 所属分类:硬件开发

    • 发布日期:2011-04-20
    • 文件大小:1048576
    • 提供者:mynameryan
  1. 基于PLB总线的用户IP开发详细教程

  2. 好不容易找到的Xinlinx EDK下的IP核开发教程
  3. 所属分类:嵌入式

    • 发布日期:2011-12-06
    • 文件大小:1048576
    • 提供者:tc_xjyxhd
  1. IBM_PLB 4.7

  2. 这是非常难得的介绍PLB总线的总线协议,完全符合EDK总线操作标准,适合初学者入门使用
  3. 所属分类:硬件开发

    • 发布日期:2012-03-30
    • 文件大小:3145728
    • 提供者:kangxiaokkk
  1. plbv46_axi_bridge(AXI总线、PLB总线详解)

  2. plbv46_axi_bridge(AXI总线、PLB总线详解)
  3. 所属分类:硬件开发

    • 发布日期:2012-05-17
    • 文件大小:1048576
    • 提供者:ljwx211314
  1. Nexys3_BSB_Support_v_2_7

  2. nexys3的bsp,该版本为2.7,内部有详细的说明文档,并支持两种总线结构:AXI与PLB。支持的功能有:8位拨码开关;4位按钮开关;8位LED灯;4位七段译码管;以太网;usb;存储器读写模块。亲测可正常使用,快速入手nexys3开发板的必备资料。
  3. 所属分类:硬件开发

    • 发布日期:2013-12-28
    • 文件大小:2097152
    • 提供者:wurenfei
  1. 一种基于AMBA协议的双通道以太网MAC的设计与实现_霍卫涛.pdf

  2. :千兆以太网接口已经成为高性能嵌入式处理器SoC 最重要的通信接口。在一款处理器SoC 的双通道以太网MAC 设计时,由于处理器采用AMBA 总线且管脚资源有限,直接复用已有IP 核存在总线协议不兼容、引脚数目太多等问题。 文章提出一种基于AMBA 协议的双通道以太网MAC 架构,通过设计RGMII 接口单元,实现双通道以太网MAC 接口 的引脚复用,有效地降低了芯片管脚数目,同时通过设计PLB2AHB 协议转换单元,实现通信数据AHB 总线与PLB 总 线之间协议转换及以太网DMA 功能。最
  3. 所属分类:其它

    • 发布日期:2019-10-09
    • 文件大小:401408
    • 提供者:chen200130
  1. I/A S集散控制系统在老系统合成氨装置中的应用.pdf

  2. I/A S集散控制系统在老系统合成氨装置中的应用pdf,I/A S集散控制系统在老系统合成氨装置中的应用过程控制与信息管理 32硬件配置 老系统合成氨装置I/ A Series系统主要由节点总线、处理机组件、现场总线及现场总线组件组成,网 络结构如图1所示: PC PC AW5111 WP5112 WP5117 cMP打印机 无纸记录仪 COMP 31 ESD系统 NodeBus --L CP6101 lAMps Fielden FBI10E FBI1DE FBI10E FBI10E 268.7
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:474112
    • 提供者:weixin_38744435
  1. IA 系列 DCS 在宝钢化工有限公司的应用.pdf

  2. IA 系列 DCS 在宝钢化工有限公司的应用pdf,IA 系列 DCS 在宝钢化工有限公司的应用道对DCS的组态和操作人员来说是全透明的。 系统中除工程师站外,所有工作站的主机都安装在工业机桓中。指定一台AW作为工 程师站,安装在杋柜间。操作员站的显示器和键盘安裝在控制室屮的操作台上。报警、报 表打印札也安裝在控制室 2.3DGS设备简介 2.3.1工作站处理机 每套裝置仝少配置了一台AW51B,安装控制组态、历史数据库、报表、设备管理、系 统管理以及用户要求的其他应用软件,用来管理WP5IB、
  3. 所属分类:其它

    • 发布日期:2019-10-14
    • 文件大小:226304
    • 提供者:weixin_38744207
  1. 基于PLB总线的用户IP开发详细教程

  2. 基于PLB总线的用户IP开发详细教程 详细教程
  3. 所属分类:硬件开发

    • 发布日期:2012-06-26
    • 文件大小:1048576
    • 提供者:ljwx211314
  1. 基于SOPC的异步串行通信IP核设计

  2. 异步串行通信协议(UART)以低成本、高可靠性等优点而广泛应用于嵌入式系统中,多篇文献也讨论了UART协议的硬件设计方法,但多数只限于讨论UART协议的硬件实现,缺少从SoPC系统的角度论述UART IP核的设计方法。本文以UART IP核和PLB总线为例,讨论了在SoPC系统下UART IP核的设计方法,该方法对其他IP核的设计有一定的参考作用。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:107520
    • 提供者:weixin_38711333
  1. EDA/PLD中的OPB总线仲裁器的RTL设计与FPGA实现

  2. 摘要:本文详细介绍了OPB总线仲裁器的信号和仲裁机理。在QuartusII8.0平台上,分别用固定优先级算法和LRU算法,用硬件描述语言(verilog HDL)对OPB总线仲裁器进行了RTL硬件建模。并用FPGA进行实现,并比较了仿真结果和综合结果,两种算法都通过了RTL和网表之间的形式验证。   0 引言   随着 SOC 设计技术的发展,为了使IP 核集成更快速、更方便,缩短进入市场的时间, 迫切需要一种标准的互联方案。CoreConnect 正是在这一背景下为SOC 设计的总线架构。
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:277504
    • 提供者:weixin_38631599
  1. EDA/PLD中的EDK工具自定义IP核

  2. EDK工具自带了丰富的IP核,方便用户构建复杂的嵌入式系统。用户也可以通过EDK提供的CIP(Create or Import Penpheral)向导来构建自己的IP核实现特定的一些功能来扩充自己的IP库,并达到IP核复用的目的。   CIP在建立用户的P核时,使用了一种专用的接口规范(IPIF)。   IPIF是一个验证并优化的高度参数化的定制接口,其结构如图1所示。它提供了一个简化的总线协议IPIC(IP Interconnect),操作这个总线与直接操作PLB及OPB这些总线相比要简
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:118784
    • 提供者:weixin_38630139
  1. 嵌入式系统/ARM技术中的Xilinx发布新一代完整嵌入式处理平台

  2. 赛灵思公司近日宣布推出新一代嵌入式处理解决方案,致力于在范围广泛的多种应用领域,为设计人员提供增强的系统级性能、更大的灵活性和更高的设计环境生产力。新平台基于增强的32至128位处理器局部总线(PLB)(IBM CoreConnect总线标准组件),为满足将来的性能和特性需求提供了更高的性能和可扩展能力。屡获殊荣的MicroBlaze 32位处理器还率先提供了可编程存储器管理单元(MMU),支持商业级操作系统,同时嵌入式开发套件(EDK)9.2版为新平台提供了丰富的升级IP和设计工具支持。  为
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:65536
    • 提供者:weixin_38519387
  1. 嵌入式系统/ARM技术中的赛灵思推出新一代可配置嵌入式处理解决方案

  2. 可编程逻辑解决方案厂商赛灵思公司(Xilinx)宣布推出新一代嵌入式处理解决方案,致力于在范围广泛的多种应用领域,为设计人员提供增强的系统级性能、更大的灵活性和更高的设计环境生产力。新平台基于增强的32至128位处理器局部总线(PLB)(IBM CoreConnect总线标准组件),为满足将来的性能和特性需求提供了更高的性能和可扩展能力。MicroBlaze 32位处理器提供了可编程存储器管理单元(MMU),支持商业级操作系统,同时嵌入式开发套件(EDK)9.2版为新平台提供了丰富的升级IP和设
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:50176
    • 提供者:weixin_38715097
  1. EDA/PLD中的新一代完整的嵌入式处理平台(Xilinx)

  2. 赛灵思公司(Xilinx, Inc.)宣布推出新一代嵌入式处理解决方案,致力于在范围广泛的多种应用领域,为设计人员提供增强的系统级性能、更大的灵活性和更高的设计环境生产力。新平台基于增强的32至128位处理器局部总线(PLB)(IBM CoreConnect:trade_mark:总线标准组件),为满足将来的性能和特性需求提供了更高的性能和可扩展能力。屡获殊荣的MicroBlaze:trade_mark: 32位处理器还率先提供了业界独家的可编程存储器管理单元(MMU),支持商业级操作系统,同时
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:68608
    • 提供者:weixin_38735101
  1. 嵌入式系统/ARM技术中的赛灵思发布新一代完整的嵌入式处理平台

  2. 赛灵思公司宣布推出新一代嵌入式处理解决方案,致力于在范围广泛的多种应用领域,为设计人员提供增强的系统级性能、更大的灵活性和更高的设计环境生产力。新平台基于增强的32至128位处理器局部总线(PLB)(IBM CoreConnect:trade_mark:总线标准组件),为满足将来的性能和特性需求提供了更高的性能和可扩展能力。屡获殊荣的MicroBlaze:trade_mark: 32位处理器还率先提供了业界独家的可编程存储器管理单元(MMU),支持商业级操作系统,同时嵌入式开发套件(EDK)9.
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:75776
    • 提供者:weixin_38698539
  1. 嵌入式系统/ARM技术中的用PowerPC实现高带宽 TCP/IP 性能

  2. 今天,实现线速 TCP/IP 性能仍旧是一项重大设计挑战。在本文中,我们将讨论限制 TCP/IP 性能的单位字节和单位包的处理成本,并给出在基于嵌入式处理器的应用中实现千兆位以太网 TCP/IP 性能最大化的技术。  千兆位以太网性能的获得是通过利用多端口 DDR 存储器控制器,在嵌入式 PowerPC处理器局部总线 (PLB) 接口与两个数据端口之间分配存储器带宽而实现的。每个数据端口连接到一个直接存储器访问 (DMA) 控制器,从而允许硬件外设对存储器进行高带宽访问。   系统架构  存储器
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:70656
    • 提供者:weixin_38526650
  1. 基于SOPC技术的异步串行通信IP核的设计与实现

  2. 介绍了SoPC(System on a Programmable Chip)系统的概念和特点,给出了基于PLB总线的异步串行通信(UART)IP核的硬件设计和实现。通过将设计好的UART IP核集成到SoPC系统中加以验证,证明了所设计的UART IP核可以正常工作。该设计方案为其他基于SoPC系统IP核的开发提供了一定的参考。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:1048576
    • 提供者:weixin_38543120
  1. OPB总线仲裁器的RTL设计与FPGA实现

  2. 摘要:本文详细介绍了OPB总线仲裁器的信号和仲裁机理。在QuartusII8.0平台上,分别用固定优先级算法和LRU算法,用硬件描述语言(verilog HDL)对OPB总线仲裁器进行了RTL硬件建模。并用FPGA进行实现,并比较了仿真结果和综合结果,两种算法都通过了RTL和网表之间的形式验证。   0 引言   随着 SOC 设计技术的发展,为了使IP 核集成更快速、更方便,缩短进入市场的时间, 迫切需要一种标准的互联方案。CoreConnect 正是在这一背景下为SOC 设计的总线架构。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:371712
    • 提供者:weixin_38605538
« 12 »