您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VerilogHDL数字系统设计

  2. 对数字信号进行算术运算和逻辑运算的电路称为数字电路(Digital Circuit),或数字系统(Digital System)。由于具有逻辑运算和逻辑处理功能,所以数字电路有时也称为数字逻辑电路(Digital Logic Circuit)。数字系统设计(Digital Design)1 过去40年,数字系统经历了巨大改进和提高,单个芯片中包含的晶体管的数目呈现指数规律增长。一块普通芯片内可能包含成百上千,甚至上百万个晶体管。而且芯片体积变得越来越小,速度变得越来越快,成本不断降低,功能越来
  3. 所属分类:硬件开发

    • 发布日期:2015-03-26
    • 文件大小:8388608
    • 提供者:yuexianqingshan
  1. 嵌入式系统/ARM技术中的PLD/FPGA硬件语言设计verilog HDL概述

  2. HDL概述   PLD能完成任何数字器件的功能,上至高性能CPU,下至简单的74电路,都可以用PLD来实现。PLD如同一张白纸或是一堆积木,工程师可以通过传统的原理图输入法,或是硬件描述语言自由的设计一个数字系统。通过软件仿真,我们可以事先验证设计的正确性。在PCB完成以后,还可以利用PLD的在线修改能力,随时修改设计而不必改动硬件电路。使用PLD来开发数字电路,可以大大缩短设计时间,减少PCB面积,提高系统的可靠性。FPGA是现场可编程门阵列(Field Programable Gate Ar
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:91136
    • 提供者:weixin_38686231
  1. PLD/FPGA硬件编程语言Verilog HDL

  2. PLD/FPGA硬件语言设计verilogHDL,HDL概述随着EDA技术的发展,使用硬件语言设计PLD/FPGA成为一种趋势。目前最主要的硬件描述语言是VHDL和verilogHDL及SystemVerilog。VHDL发展的较早,语法严格;而VerilogHDL是在C语言的基础上发展起来的一种硬
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:71680
    • 提供者:weixin_38714162
  1. EDA/PLD中的FPGA芯片在高速数据采集缓存系统中的应用

  2. 引言   在高速数据采集方面,FPGA有单片机和DSP无法比拟的优势。FPGA的时钟频率高,内部时延小,全部控制逻辑都可由硬件完成,而且速度快,组成形式灵活,并可以集成外围控制、译码和接口电路。更最主要的是,FPGA可以采用IP内核技术,以通过继承、共享或购买所需的知识产权内核提高其开发进度。而利用EDA工具进行设计、综合和验证,则可加速设计过程,降低开发风险,缩短了开发周期,效率高而且更能适应市场。本数据采集系统就是基于FPGA技术设计的多路模拟量、数字量采集与处理系统。FPGA的IO端口多
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:210944
    • 提供者:weixin_38672812
  1. EDA/PLD中的CY7C68013与FPGA接口的Verilog HDL实现

  2. 0 引 言   USB(通用串行总线)是英特尔、微软、IBM、康柏等公司1994年联合制定的一种通用串行总线规范,它解决了与网络通信问题,而且端口扩展性能好、容易使用。最新的USB2.0支持3种速率:低速1.5 Mbit/s,全速12 Mbit/s,高速480 Mbit/s。这3种速率可以满足目前大部分外设接口的需要。   本文介绍了目前使用较多的USB2.0控制器CY7C68013芯片与FPGA(现场可编程门阵列)芯片接口的Verilog HDL(硬件描述语言)实现。本系统可扩展,完全可用
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:233472
    • 提供者:weixin_38685876