您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2G/3G多频段射频收发芯片的工作原理及应用设计

  2. 随着中国3G发展步伐的加快,3G网络建设进入规模性发展,室内覆盖成为运营商和设备系统厂商共同关注的焦点。面对未来多系统共存的状况,如何构建一个经济有效、性能稳定、功耗低、体积小且施工灵活的多网合路室内分布系统是现有运营商急需解决的问题,也是建设3G网络的焦点之一。 针对上述应用要求,广嘉设计了一款芯片BG822CX,可实现GSM900、GSM1800、GSM1900、IS-95、 TD-SCDMA、SCDMA、PHS和 WCDMA多种制式收发功能,并且采用高中频输出结构,适合于五类线传输。本产
  3. 所属分类:嵌入式

    • 发布日期:2009-06-19
    • 文件大小:5120
    • 提供者:flair9999
  1. 锁相环路工作原理pdf文件

  2. 锁相环路 PLL是一个能够跟踪输入信号位相变化 ,以消除频率误差为目的的闭环自动控制系统 ,锁相环路 PLL主要由鉴相器 PD、 环路滤波器 LF和压控振荡器 VCO组成 ,工作原理主要是频率牵引和位相锁定。PLL在无 线电技术的许多领域 ,如调制与解调、 频率合成、 数字同步系统等方面得到了广泛的应用 ,已经成为现代模拟与数 字通信系统中不可缺少的基本部件。
  3. 所属分类:C++

    • 发布日期:2009-08-21
    • 文件大小:207872
    • 提供者:shiyonghfut
  1. CDR原理介绍与实际电路介绍

  2. 这份资料详细介绍了数据时钟恢复电路的工作原理与具体的实现结构。其中对CDR组成的每部分电路都有具体的解释,是一份难得学习资料。
  3. 所属分类:专业指导

    • 发布日期:2010-09-05
    • 文件大小:967680
    • 提供者:powell_sun
  1. GSM手机射频工作原理与电路分析

  2. 内容如下: 匹配网络(Matching) 收发双工器(Diplexer) 声表面波滤波器(SAW) 平衡网络(Balance) 锁相环(PLL) 收发器(Transceiver) 衰减网络(Attenuation) 功率控制环路(APC) 滤波网络(Filter) 其它
  3. 所属分类:网络基础

    • 发布日期:2010-09-20
    • 文件大小:901120
    • 提供者:askw2008
  1. 电荷泵基础知识工作原理

  2. 电荷泵基础知识,对于理解电荷泵的PLL电路理解有帮助工作原理,选用
  3. 所属分类:硬件开发

  1. 锁相环的原理和应用.ppt

  2. 介绍锁相环电路的组成、基本工作原理。讨论锁相环(PLL)电路的各种实际应用和电路
  3. 所属分类:专业指导

    • 发布日期:2011-05-09
    • 文件大小:201728
    • 提供者:shizq
  1. 小数分频与快锁芯片ADF4193的原理与应用--千锋培训

  2. 文档介绍了引言,1 ADF4193的特点和PLL工作原理,2分频器对PLL的指标影响,2.1相位噪声,2.2锁定时间,3 FPGA对ADF4193的配置过程,4 PLL指标的测量,4.1相噪的测量,4.2锁定时间的测量,5结束语
  3. 所属分类:硬件开发

    • 发布日期:2011-06-10
    • 文件大小:223232
    • 提供者:coolabcboy
  1. PLL锁相环工作原理

  2. PLL原理简介,从基本原理上讲解,比较基础
  3. 所属分类:C

    • 发布日期:2012-01-11
    • 文件大小:584704
    • 提供者:zhang_zhang11
  1. PLL原理与应用仿真设计

  2. 一本国外文献,详细讲解锁相环的工作原理、以及他的应用和仿真与设计
  3. 所属分类:电信

  1. PLL原理讲义

  2. 详细地讲述了PLL的基本工作原理和基本结构
  3. 所属分类:硬件开发

    • 发布日期:2012-04-22
    • 文件大小:444416
    • 提供者:guanghui422
  1. 锁相环pll工作原理及verilog代码

  2. 锁相环PLL的工作原理及完整的verilog程序代码。分享一下!
  3. 所属分类:硬件开发

    • 发布日期:2012-09-25
    • 文件大小:2097152
    • 提供者:qiuabc511215960
  1. 锁相环(PLL)电路设计与应用

  2. 《锁相环(PLL)电路设计与应用》是“图解电子工程师实用技术丛书”之一,《锁相环(PLL)电路设计与应用》主要介绍锁相环 (PLL)电路的设计与应用,内容包括PLL工作原理与电路构成、PLL电路的传输特性、PLL电路中环路滤波器的设计方法、PLL电路的测试与评价方法、PL L特性改善技术、实用的PLL频率合成器的设计与制作、可编程分频器的种类与工作原理以及电压控制振荡器等。
  3. 所属分类:硬件开发

    • 发布日期:2017-06-13
    • 文件大小:25165824
    • 提供者:hutuyi
  1. 小数分频锁相环工作原理

  2. 资源说明了小数分频锁相环的工作原理,帮助初学者了解小数锁相环和工作原理
  3. 所属分类:硬件开发

    • 发布日期:2018-08-08
    • 文件大小:335872
    • 提供者:yuwwin
  1. GSM手机射频工作原理电路分析

  2. 匹配网络(Matching) 收发双工器(Diplexer) 声 表面波滤波器 ( SAW ) 平衡网络(Balance) 锁相环(PLL) 收发器(Transceiver) 衰减网络(Attenuation) 功率控制环路(APC) 滤波网络(Filter) 其它
  3. 所属分类:网络基础

    • 发布日期:2010-12-16
    • 文件大小:5242880
    • 提供者:llanguang
  1. 三相锁相环SRF-PLL.zip

  2. 搭建的是SRF-PLL锁相环simulink仿真,实现了三相平衡情况下的稳态响应和暂态响应(电压跌落,相位突变),还有三相不平衡情况下的暂态响应,并对SRF-PLL工作原理进行了一定的分析。 内含mdl文件和m文件,压缩在一起了。m文件是画结果的波形图,可以自己添加到model properties下的StopFcn里面,把文件名字写在里面,这里m文件名字是plot_output,就输入plot_output;即可。 仿真是是用2016b做的,需要低版本的可以留言
  3. 所属分类:教育

    • 发布日期:2020-06-29
    • 文件大小:220160
    • 提供者:weixin_46258853
  1. 反馈电路锁相环工作原理

  2. 锁相环路是一种反馈电路,锁相环的英文全称是Phase-Locked Loop,简称PLL。
  3. 所属分类:电子政务

  1. 锁相环的组成和工作原理

  2. 锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:147456
    • 提供者:weixin_38606466
  1. 模拟技术中的AD9958的结构、功能、工作原理及应用

  2. 本文将介绍了AD9958的基本特点和引脚功能,分析了其内部结构和工作原理,给出了AD9958在PLL及数字调制系统中的应用方案。AD9958是Analog Devices公司生产的一款高性能、动态特性优异、可双路输出的DDS器件,每路可单独控制频率,相位/幅度。这种灵活性可用于校正信号之间由滤波、放大等模拟处理或PCB布局失配而引起的不平衡问题。由于两个通道共享一个公共系统时钟,因此它们具有固有的同步性,可支持多个设备的同步。AD9958内部集成了10 bit的输出幅度控制,内部工作频率高达50
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:268288
    • 提供者:weixin_38726255
  1. AD9958的结构、功能、工作原理及应用

  2. 本文将介绍了AD9958的基本特点和引脚功能,分析了其内部结构和工作原理,给出了AD9958在PLL及数字调制系统中的应用方案。AD9958是Analog Devices公司生产的一款高性能、动态特性优异、可双路输出的DDS器件,每路可单独控制频率,相位/幅度。这种灵活性可用于校正信号之间由滤波、放大等模拟处理或PCB布局失配而引起的不平衡问题。由于两个通道共享一个公共系统时钟,因此它们具有固有的同步性,可支持多个设备的同步。AD9958内部集成了10 bit的输出幅度控制,内部工作频率高达50
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:360448
    • 提供者:weixin_38502290
  1. 自动变模控制PLL的工作原理和功能实现设计

  2. 目前数字锁相环在数字通信、雷达、无线电电子学、仪表仪器、高速计算机及导航系统中得到了广泛的应用。与传统的模拟锁相环相比,全数字锁相环克服了模拟锁相环易受电压变化的影响和温度漂移的缺点,因而具有工作稳定、可靠性高、方便实现等优点。随着大规模可编程逻辑器件的发展,不仅为全数字锁相环的设计带来的前所未有的方便,而且可以把整个系统作为一个功能模块,嵌入SoC(SysteIn on Chip)中,构成片内锁相环,提高环路的工作性能,这将具有非常重大的意义。全数字锁相环的结构形式多种多样,但都是以实现锁相速
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:136192
    • 提供者:weixin_38693528
« 12 3 4 5 »