点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - SDRAM接口的VHDL设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
RAM接口设计(VHDL语言)
在数字系统中,一般存在多个芯片,利用不同的特点用于实现不同的功能,一般都包含CPU,FPGA,AD,DA,memory,ASSP(专用标准模块),ASIC等。 CPU用于进行智能控制,FPGA进行硬件算法处理和多设备接口,AD进行模数转换,DA进行数模转换,memory存储临时数据。因此,FPGA如何与其他芯片进行通讯是重要的设计内容。 数据输入,数据输出,双向通讯,指令传递,地址管理,不同时钟的异步通讯问题等等都需要处理。最基本的MEMORY如SRAM(128KX8bbit静态存储器6281
所属分类:
硬件开发
发布日期:2010-04-07
文件大小:223232
提供者:
commonnapples
SDRAM接口 VHDL设计讲解
SDRAM接口 VHDL设计讲解 有详细的步骤和讲解
所属分类:
硬件开发
发布日期:2010-04-14
文件大小:130048
提供者:
pigsun
高级 FPGA 教学实验平台实验指导书-逻辑设计
第一章、ALTERA QUATUSII 5.0 使用介绍...................................... 3 1. 概述 .................................................................. 3 2. QUATUSII 设计过程 ..................................................... 5 2.1. 建立工程 ......................
所属分类:
硬件开发
发布日期:2011-11-12
文件大小:1048576
提供者:
nnectar
计算机USB 接口技术研究
USB的出现为不同的外设提供了一个统一的接口标准,并以其速度快、功耗低、支持即插即用(Plug & Play)、使用安装方便等优点而得到了广泛的应用。目前USB2.0标准的传输速度已达480Mb/s,足以满足目前众多大数据量高速设备的传输要求。本文以Cypress的EZ-USB FX2控制芯片为基础,用FPGA和SDRAM组合构成一个大容量的FIFO(先进先出),从而实现数据流的高速传输,并且比较详细的论述了接口开发的硬件电路设计和FPGA的VHDL程序编写。
所属分类:
硬件开发
发布日期:2008-06-03
文件大小:603136
提供者:
hucg2008
高速图像处理系统中DDR2-SDRAM接口的设计
为了满足高速图像处理系统中需要高接口带宽和大容量存储的目的,采用了FPGA外接DDR2-SDRAM的设计方法,提出一种基于VHDL语言的DDR2-SDRAM控制器的方案,针对高速图像处理系统中的具体情况,在Xilinx的ML506开发板上搭建了简单的图像处理系统平台并进行了连续读/写标准VGA格式图像数据的实验,在显示端得到了清晰不掉帧的图像结果,具有结构简单和高速存取图像的特点。
所属分类:
其它
发布日期:2020-10-21
文件大小:191488
提供者:
weixin_38570459
EDA/PLD中的基于VHDL的SDRAM控制器的实现
在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,从而成为数据缓存的首选存储介制裁。但是SDRAM存储体结构与RAM有较大差异,其控制时序和机制也较复杂,限制了SDRAM的使用。目前,虽然一些能家长微处理器提供了和SDRAM的透明接口,但其可扩展性和灵活性不够,难以满足现实系统的要求,限制了SDRAM的使用。 在详细阐读SDRAM数据文档的前
所属分类:
其它
发布日期:2020-10-21
文件大小:250880
提供者:
weixin_38632488
利用EPLD实现TMS320C5402与SDRAM接口
介绍了基于电可擦除可编程逻辑器件 (EPLD),用VHDL语言设计实现的TMS320C5402与SDRAM的接口电路
所属分类:
其它
发布日期:2020-10-26
文件大小:226304
提供者:
weixin_38732454
EDA/PLD中的SDRAM接口的VHDL设计
RAM(随机存取存储器 是一种在电子系统中应用广泛的器件,通常用于数据和程序的缓存。随着半导体工业的发展,RAM获得了飞速的发展,从RAM、DRAM(Dynamic RAM,即动态RAM)发展到SDRAM(Synchronous Dynamic RAM,即同步动态RAM),RAM的容量越来越大、速度越来越高,可以说存储器的容量和速度已经成为半导体工业水平的标志。 1 任务背景 SDRAM具有大容量和高速的优点,目前其存取速度可以达到100~133MHz,单片容量可以达到64Mbit或更高,
所属分类:
其它
发布日期:2020-11-20
文件大小:113664
提供者:
weixin_38731979
利用FPGA实现MMC2107与SDRAM接口设计
摘要:介绍基于现场可编程门阵列(FPGA),利用VHDL语言设计实现MMC2107与SDRAM接口电路。文中包括MMC2107组成结构、SDRAM存储接口结构和SDRAM控制状态机的设计。 关键词:现场可编程门阵列 SDRAM EBI VHDL 状态机 K4S560832A引言在嵌入式系统中,微控制器中通常有一定容量的存储器,用来存放程序和数据,但由于片内存储器受器件规模和生产成本的制约,其容量通常不能满足用户实际需求,还需要使用半导体存储器件来扩展存储空间。如果采用SDRAM进行存储扩展
所属分类:
其它
发布日期:2020-12-09
文件大小:101376
提供者:
weixin_38622962
工业电子中的基于Nios II的过程控制实验装置的研究
1. 功能描述 1.1 整体设计思路 利用SOPC强大的IP核和容易配置的优势简化设计流程。充分发挥NiosⅡ强大的并行处理能力。该系统主要涉及多个下位机与FPGA的通信问题。通过SOPC设计技术可以很容易的构造多个UART接口,降低系统的设计成本。在Quartus中可以用VHDL/Verilog语言写入总线复用模块,解决SRAM、SDRAM、FLASH之间存在的总线冲突问题。 显示和操作部分的硬件主要在Altera的CycloneⅡEPSC35板上由SOPC Builder配置实现。传感
所属分类:
其它
发布日期:2020-12-09
文件大小:222208
提供者:
weixin_38629801
利用EPLD实现TMS320C5402与SDRAM接口
摘 要: 介绍了基于电可擦除可编程逻辑器件 EPLD,用VHDL语言设计实现的TMS320C5402与SDRAM的接口电路。关键词: 电可擦除可编程逻辑器件 数字信号处理器 同步动态随机存储器 接口电路 VHDL 在多媒体应用中,多媒体信息绝大部分是视频数据和音频数据,而数字化的视频数据和音频数据的数据量是非常庞大的。为了能够及时完整地处理前端采集的数据,一般系统都采用高速DSP和大容量缓冲存储器,且缓冲存储器一般选用同步动态随机存储器(SDRAM)。由于DSP不能直接与SDRA
所属分类:
其它
发布日期:2020-12-08
文件大小:78848
提供者:
weixin_38499349
EDA/PLD中的SDRAM控制器的设备与VHDL实现
在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,从而成为数据缓存的首选存储介制裁。但是SDRAM存储体结构与RAM有较大差异,其控制时序和机制也较复杂,限制了SDRAM的使用。目前,虽然一些能家长微处理器提供了和SDRAM的透明接口,但其可扩展性和灵活性不够,难以满足现实系统的要求,限制了SDRAM的使用。 在详细阐读SDRAM数据文档的前提
所属分类:
其它
发布日期:2020-12-13
文件大小:95232
提供者:
weixin_38727579
SDRAM接口的VHDL设计
RAM(随机存取存储器 是一种在电子系统中应用广泛的器件,通常用于数据和程序的缓存。随着半导体工业的发展,RAM获得了飞速的发展,从RAM、DRAM(Dynamic RAM,即动态RAM)发展到SDRAM(Synchronous Dynamic RAM,即同步动态RAM),RAM的容量越来越大、速度越来越高,可以说存储器的容量和速度已经成为半导体工业水平的标志。 1 任务背景 SDRAM具有大容量和高速的优点,目前其存取速度可以达到100~133MHz,单片容量可以达到64Mbit或更高,
所属分类:
其它
发布日期:2021-01-19
文件大小:111616
提供者:
weixin_38553478
基于VHDL的SDRAM控制器的实现
在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,从而成为数据缓存的存储介制裁。但是SDRAM存储体结构与RAM有较大差异,其控制时序和机制也较复杂,限制了SDRAM的使用。目前,虽然一些能家长微处理器提供了和SDRAM的透明接口,但其可扩展性和灵活性不够,难以满足现实系统的要求,限制了SDRAM的使用。 在详细阐读SDRAM数据文档的前提下
所属分类:
其它
发布日期:2021-01-19
文件大小:234496
提供者:
weixin_38530536