您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 深入了解内存

  2. 深入了解内存清水反应 Ars technica、Aceshardware、simpletech 等 独家编译原文链接:Ace's Guide to Memory Technology原文作者:Johan De Gelas(johan@aceshardware.com)collected by stonefengDRAM 和SRAM 基础知识RAM 模块基础DRAM 读取过程快页模式内存SDRAM 读取过程分析SDRAM 写入过程Aceshardware 所写的关于SDRAM 基本工作原理的文章
  3. 所属分类:专业指导

    • 发布日期:2007-08-06
    • 文件大小:758784
    • 提供者:winampp
  1. 深入了解内存.pdf

  2. 原文作者:Johan De Gelas(johan@aceshardware.com) 已经被翻译成中文 DRAM 和SRAM 基础知识 RAM 模块基础 DRAM 读取过程 快页模式内存 SDRAM 读取过程分析 SDRAM 写入过程
  3. 所属分类:C

  1. 深入了解内存

  2. 深入了解内存清水反应 Ars technica、Aceshardware、simpletech等 独家编译原文链接:Ace's Guide to Memory Technology原文作者:Johan De Gelas(johan@aceshardware.com)collected by stonefengDRAM和SRAM基础知识RAM模块基础DRAM读取过程 快页模式内存SDRAM读取过程分析SDRAM写入过程Aceshardware所写的关于SDRAM基本工作原理的文章
  3. 所属分类:专业指导

    • 发布日期:2008-06-10
    • 文件大小:980992
    • 提供者:uliag
  1. 深入了解内存

  2. DRAM 和SRAM 基础知识 RAM 模块基础 DRAM 读取过程 快页模式内存 SDRAM 读取过程分析 SDRAM 写入过程 Aceshardware 所写的关于SDRAM 基本工作原理的文章
  3. 所属分类:其它

    • 发布日期:2012-04-16
    • 文件大小:754688
    • 提供者:xxxcneebbk
  1. 深入了解内存.pdf

  2. 内容概要: DRAM 和 SRAM 基础知识 RAM 模块基础 DRAM 读取过程 快页模式内存 SDRAM 读取过程分析 SDRAM 写入过程
  3. 所属分类:专业指导

    • 发布日期:2012-07-17
    • 文件大小:804864
    • 提供者:shokey520
  1. SDRAM页模式读写verilog代码,最大程度利用带宽

  2. SDRAM页模式读写verilog代码,最大程度利用带宽.在特权同学的代码基础上修改,内含两个代码,一个是单缓冲,一个是双缓冲,实际测试带宽利用率90%以上,相比1,2,4,8 burst length,速度快很多
  3. 所属分类:硬件开发

    • 发布日期:2015-12-08
    • 文件大小:8192
    • 提供者:xiaobenyi
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2009-03-04
    • 文件大小:2097152
    • 提供者:xie24
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2019-01-20
    • 文件大小:2097152
    • 提供者:carocaro
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2019-02-06
    • 文件大小:2097152
    • 提供者:linfeiyu2007
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2019-03-13
    • 文件大小:2097152
    • 提供者:qinweixing2006
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2019-07-23
    • 文件大小:2097152
    • 提供者:weixin_42577562
  1. SDRAM_V1.rar

  2. SDRAM(同步动态随机存取内存) 同步动态随机存取内存(synchronous dynamic random-access memory,简称SDRAM)需要不断的刷新,才能保存数据。而且是行列地址复用的,许多都有页模式。SDRAM之所以成为DRAM就是因为它要不断进行刷新(Refresh)才能保留住数据,因为刷新(Refresh)是DRAM最重要的操作。那么要隔多长时间重复一次刷新,目前公认的标准是,存储体中电容的数据有效保存期上限是64ms(毫秒,1/1000秒),也就是说每一行刷新的循
  3. 所属分类:C

    • 发布日期:2019-08-15
    • 文件大小:23068672
    • 提供者:sudaroot
  1. GT2000方舟科技一嵌入式CPU原理图

  2. 方舟2号核心,实现Arca RISC 指令集 ·5级流水线,330-400 MHz主频实现 ·内存管理支持可变页面大小:4KB, 16KB, 1MB和16MB ·提供32路指令TLB和数据TLB ·8KB数据缓存和8KB指令缓存 ·采用循环轮换替换算法, 支持表项锁存 ·提供数据断点、指令断点的硬件支持 ·支持异步中断和异步引导 ·通过JTAG接口与主机相连直接访存控制器 DMA ·4个独立的DMA通道,固定或循环轮换优先级, 传输计数可达16M ·传输单元支持byte, half-word,
  3. 所属分类:专业指导

    • 发布日期:2019-09-12
    • 文件大小:241664
    • 提供者:drjiachen
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2020-02-16
    • 文件大小:2097152
    • 提供者:hlj1013
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2020-01-15
    • 文件大小:2097152
    • 提供者:saturn12345
  1. 嵌入式DSP访问片外SDRAM的低功耗设计研究

  2. 为了降低DSP外部SDRAM存储系统的功耗,针对DSP访问片外SDRAM的功耗来源特点,提出了基于总线利用率动态监测的读写归并方案。该方案动态监测外部存储器接口(EMIF)总线的利用率,根据总线利用率的不同选择开放的页策略、封闭的页策略或休眠模式;设计了简化的指令Cache(I—Cache),采用块读的方法取指令;设计了写后数据缓冲区,由EMIF对同一行的读写进行归并。经计算,根据EMIF总线利用率的不同(10%~40%),该方案相比单纯采用开放的页策略,功耗可减少5%~20%左右。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:134144
    • 提供者:weixin_38656741
  1. 嵌入式实时图像处理系统中SDRAM控制器的实现

  2. 嵌入式实时图像处理系统中SDRAM控制器的实现,介绍一种用于嵌入式实时图像处理系统的SDRAM控制器的实现方案。根据实时系统对数据传输速率及连续性的要求,将SDRAM配置为全页突发操作模式,并采用异步FIFO作为FPGA与SDRAM间的数据缓冲器。为配合SDRAM的全页操作模式,并充分利用其高速读写性能,将FIFO设计为基于乒乓操作的流水线结构,实现了数据的无缝缓存。将该方案用于实时红外热成像系统,经实验结果表明,该SDRAM控制器执行效率高,占用资源少,可移植性强。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:757760
    • 提供者:weixin_38689027
  1. 嵌入式系统/ARM技术中的嵌入式实时图像处理系统中SDRAM控制器的实现

  2. 0 引 言   SDRAM作为大容量、高速度、低价格、低功耗的存储器件,在嵌入式实时图像处理系统中具有很高的应用价值,但其控制机制复杂,因此需要设计控制器,以简化系统对SDRAM的访问。虽然目前许多微处理器及DSP都提供了与SDRAM的直接接口,但这种通用控制器的执行效率很低,难以满足实时系统对速度的要求。鉴于此,介绍一种基于FPGA设计而实现高效SDRAM控制器的方案。结合实际系统,该方案将SDRAM配置为全页突发模式,并采用异步FIFO作为FPGA与SDRAM间的数据缓冲器。分析表明,全页
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:258048
    • 提供者:weixin_38500664
  1. 基于图像处理系统中SDRAM控制器的FPGA实现

  2. 摘要:简要介绍了SDRAM工作原理并认真研究了Altera提供的SDRAM控制器,根据实际系统使用需要加以修改简化,设计了对修改后控制器进行操作的状态机。采用全页突发读写模式,每次读/写后自动刷新,省掉了传统设计中的刷新计数控制逻辑。整个设计采用VHDL实现,已在实际系统中成功使用。   1、引言   在实时视频图像处理系统中,由于要对视频图像进行实时处理,而视频数据流的数据量大,实时性要求高,所以需要高速大容量的存储器作为图像数据的缓存。SDRAM(Synchronous Dynamic
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:211968
    • 提供者:weixin_38559866
« 12 »